Устройство для умножения частоты сигналов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
04085 Союз Советских Социалистических РеспубликИЗОБРЕТЕН И К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ детельства-Зависимое вт, с164757818-24 М. Кл. 6 061 аявлено 16,.197 присоединением заявки-Государственный комитеСовета Министров СССРпо делам изобретенийи открытий риоритет юллетень4 ДК 681.325.5(088.8) 26.Х публиков исания 21.111.1 та опубликования торыобретения. Иванов и М. А. Квардин Заявител УСТРОЙС УМ Изобретение относится к цифровой вычислительной технике и может быть использовано при решении практических задач измерения, управления и регулирования, где необходимо предварительное повышение частоты электрических сигналов,Известное устройство для умножения частоты сигналов, содержащее вычитающие и суммирующий счетчики, пересчетпое устройство, генератор импульсов, управляющие триггеры, логические схемы И и ИЛИ, не обеспечивает расширения частотного диапазона и повышения быстродействия.В предлагаемом устройстве выход суммирующего счетчика подключен к первым входам схем И, вторые входы которых связаны с выходами вычитающих счетчиков, а выход - со входами суммирующего счетчика, выход пересчетного устройства подключен к первым входам схем И, вторые входы которых соединены с выходами первого тригге,ра, подключенных к третьим входам схем И, а выходы - к первым входам вычитающих счетчиков, вторые входы которых соединены с выходами второго триггера, подключенными через схему ИЛИ к счетному входу первого триггера. Это позволяет расширить частотный диапазон и повысить быстродействие.На чертеже представлена схема предлагаемого устройства для умножения частоты сигналов,НИЯ ЧАСТОТЫ СИГНАЛОВ Устройство содержит управляющий триг;гер 1, счетный вход которого является входом устройства по умцожаемой частоте; схему ИЛИ 2, импульсные входы которой под ключены к противофазным выходам 3 и 4управляющего триггера 1, а к ее выходу подсоединен счетный вход второго управляющего триггера 5, повторяющего с некоторой задержкой состояния триггера 1; генератор 6 О импульсов, подсоединенный к его выходу пересчетный блок типа понижающего триггер- ного редуктора 7, выход которого соединен с одним из входов ключей 8 и 9, представляющих из себя схемы И па два входа; при 5 этом вторые входы ключей 8 и 9 подключенысоответственно к выходам 10 и 11 управляющего триггера 5, а к выходам ключей 8, 9 подсоединены соответственно счетные входы гг-разрядных вычитагощих счетчиков 12 и 13. О Устройство включает в себя также суммирующий гг-разрядный счетчик 14, счетный вход которого подключен к выходу генератора б импульсов, а раздельные единичные входы триггеров подсоединены к выходам цепей 25 15 и 16 формирования параллельного переноса, которые представляют собой совокупность схем И ца три входа, импульсные входы которых подсоединены к выходу суммирующего счетчика 14, при этом вторые входы схем И, ЗО составляющих цепи 15 и 16 параллельногопереноса, подключены соответственно к выхо.дам 11 и 10 управляющего триггера 5, а третьи входы соединены с единичными выходами триггеров соответствующих разрядов счетчиков 12 и 13. Шины сброса счетчиков 12 и 13 подсоединены соответственно к выходам 3 и 4 управляющего триггера 1.Устройство работает следующим образом.Импульсы умножаемой частоты ,. со входа устройства подаются на счетный вход управляющего триггера 1, время переключения которого равно текущему значению периода умножаемой частоты. Триггер 1 поочередно сбрасывает в О счетчики 12 и 13 и переключает триггер 5, управляющий ключами 8 и 9, на входы которых поступают импульсы заполнения с выхода понижающего трнггерного редуктора 7. Частота импульсов заполнения определяется частотой импульсов генератора 6 и емкостью понижающего триггерного редуктора 7 1 дре,генУ1 в 1 в =рехВ зависимости от состояния триггера 5 один из ключей, например, ключ 8, открыт, другой - (ключ 9) закрыт. За время открытия ключа 8 на вход а-разрядного вычитающего счетчика 12 проходит У,. импульсов заполнения и регистрируется в нем в виде кодовой величины (2" - У), являющейся дополнительным кодом числа Л, С приходом очередного импульса умножаем ой частоты триггер 1 переключается, сбрасывает в О счетчик 13 и переключает триггер 5, разрешая с некоторой задержкой относительно импульса сброса прохождение импульсов заполнения на вход счетчика 13 и запрещая их прохождение на вход счетчика 12, в котором хранится дополнительный код числа Лпредыдущего периода умножаемой частоты.Хранимая в счетчике 12 кодовая величина (2" - У) параллельно вводится в п-разрядный суммирующий счетчик 14, на счетный вход которого поступают импульсы генератора 6, Перенос кода осуществляется каждым импульсом переполнения счетчика 14 через цепи 15 формирования параллельного переноса, подготовленные разрешающим сигналом с выхода 11 управляющего триггера 5, Цепи 16 формирования параллельного переноса в это время закрыты запрещающим сигналом с выхода 10 управляющего триггера 5. В течение следующего периода умножаемой часто ты кодовое число переносится из счетчика 13через цепи 16 формирования параллельного переноса, в то время как в счетчике 12 запи-.сывается новое значение кода,Коэффициент пересчета счетчика 14 с вво дом в него кодовой величины (2" - У,) равен:Х=1 12" - (2" - Фл.) Ю,15 При этом частота импульсов переполненияс выхода счетчика 14 будет равна:1 1вых - г 1 ген - виген -1 ген -1 х 1Л л " 1 Чх20 где К - коэффициент умножения устройства,задаваемой емкостью понижающего триггерного редуктора 7.Таким образом, на выходе устройства формируется непрерывная частотно-импульсная25 последовательность с частотой в К раз -большей входной умпожаемой частоты. Предмет изобретения30 Устройство для умножения частоты сигналов, содержащее генератор импульсов, подключенный ко входу суммирующего счетчика и пересчетного блока, вычитающие счетчики, триггеры и логические схемы, отличающееся 35 тем, что, с целью расширения частотного диапазона и повышения быстродействия, в нем выход суммирующего счетчика подключен к первым входам схем И, вторые входы которых связаны с выходами вычитающих счет чиков, а выход - со входами суммирующегосчетчика, выход пересчетного устройства подключен к первым входам схем И, вторые входы которых соединены с выходами первого триггера, подключенных к третьим входам 45 схем И, а выходы - к первым входам. вычитающих счетчиков, вторые входы которых соединены с выходами второго триггера, подключенными через схему ИЛИ к счетному входу первого триггера.04085 Составитель Р. АкчуринТехред Е. Борисова Редактор А. Батыгин Корректор Т. Гревцова Заказ 610/10 Изд. М 183 Тираж 647 Подписное ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий Москва, Ж.35, Раушская наб., д, 4/5
СмотретьЗаявка
1647578
Н. С. Иванов, М. А. Квардина
МПК / Метки
МПК: G06F 7/68, H03B 19/00
Метки: сигналов, умножения, частоты
Опубликовано: 01.01.1973
Код ссылки
<a href="https://patents.su/3-404085-ustrojjstvo-dlya-umnozheniya-chastoty-signalov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для умножения частоты сигналов</a>
Предыдущий патент: Арифл1етическое устройство с контролем по четности
Следующий патент: 404086
Случайный патент: Крепежное устройство