Преобразователь фаза—интервал времени

Номер патента: 394830

Авторы: Карасева, Панкин

ZIP архив

Текст

394830 ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советсних Социалистицеских РеспубпинЗависимое от авт. свидетель 8 с 91 О М. К явлено 31,Ч.1971 ( 1661866/18 с присоединением заявкиПриоритетОпубликовано 22.Ч 111.1973. 1 асударстеенный комитет Савета Министров СССР по делам изобретений и открытийллетень3 ДК 681,325(088,8) ата опубликования описания 13.Х 11.19 Авторыизобретения В, Е, Панкин и И. В, Карасев Заявител ИН 1 ЕРВАЛ ВРЕМЕНИ РЕОбРАЗОВАТЕЛЬ лок-схема предлагааза - интервал вре 2 поступаИзобретение относится к области счетно-решающих устройств и может быть использовано при построении аналого-цифровых преобразователей типа вал - фаза - код и цифровых фазометров.Известен преобразователь фаза - интервал времени, в котором величина фазового угла между двумя напряжениями преобразуется в интервал времени с помощью двух пороговых устройств, каждое из которых формирует импулыс в момент прохождения соответствующего входного сигнала через нуль.Недостатком известного устройства является то, что точность преобразования определяется стабильностью работы каждого из пороговых устройств, рассогласование которых увеличивает ошибку преобразования.Для уменьшения ошибки преобразования предъявляются высокие требования к стабильности работы пороговых устройств, вследствие чего последние представляют собой точные, но достаточно сложные устройст 1 ва,Целью настоящего изобретения является повышение точности работы и упрощение устройспва (сниженне требований к пороговому устройству).Указанная цель достигается тем, что преобразование фаза - интервал времени осуществляется с помощью одного порогового устройства, которое с помощью коммутатора последовательно подключается к напряжению, определяющему начало фазового угла, н к напряжению, определяющему конец фазового угла,На чертеже приведена бемого преобразователя фмени, где:1, 2 - электронные коммутаторы входныхсинусоидальных напряжений; 3 - пороговое О устройство; 4 - дифференцирующее устройство; 5 - пусковая схема совпадения; б - стоповая схема совпадения; 7 - пусковой триггер;8 - стоповый триггер; 9 - вход запуска устройства.На вход электронного коммутатора 1 поступает напряжение Уравное:У, = А,з 1 пв 1. (1)На вход электронного коммутатораО ет напряжение Уз, равное:У, = А, з 1 п в 1. (2) В исходном состоянии до подачи импульсаЗапрос (по входу 9) состояние триггера 7 5 (пусковой триггер) таково (в это состояниетрипгер 7 был установлен последним импульсом с выхода схемы 5), что электронный коммутатор 1 и схема совпадеиня 5 закрыты, а электронный коммутатор 2 открыт. В резуль- О тате сннусоидальный сигнал Уз со входа30 электронного коммутатора 2 поступает навход порогового устройства 3, Под действием,входного синусоидального сигнала У пороговое устройство 3 за ,период напряжения (12переключается два раза. В начале, в моментпрохождения напряжения через нуль 02=0( У 2при )О, происход 1 ит срабатывание поНрогового устройства, и на,выходе дифференцируюшего устройства 4 формируется импульс.Затем во второй полчпериод напряжения У,когда 1 а(0 и по величине ранно напряжениювозврата (У,), пороговое устройство возвращается в исходное состояние, Таким образом,в исходном состоянии на выходе дифференцирующего устройства в момент, когда У -- 02при ) 0 в каждом периоде напр якейния У будет формироваться импульс.Однако трипгер 8 последним иипульсом свыхода схемы совпадения б был переведен всостояние, при котором схема совпадения бзакрыта. В результате в исходном состояниисхемы совпадения 5 и б закрыты, и импульсыс выхода дифференцирующего устройства навыходы преобразователя фаза - интервал времени не поступают,При поступлении на вход 9 импульса Запрос триггер 7 переходит в состояние, при котором схемы 1, 5 открыты, электронный коммутатор 2 закрыт, а на одни из входов схемы б поступает запрещающий оигнал. От импульса Запрос триггер 8 переходит в состояние, при котором на вход схемы совпадения б поступает разрешающий сигнал. От импульса Запрос происхсдит срабатывание порогового устройства 3. Далее, в отрицательный полупериод напряиевия С/ь т. е. когда У(0, и в момент, когда l,= - Спроисходит возврат порогового устройсгва в исходное состояние. В следующий момент времени 1 ь когдас(У,01=0 при )О, пороговое устройство 3Нсработает, на выходе дифференцирующего устройства 4 будет сформирован импульс, который, пройдя через подготовленную схему совпадения 5, определяет начало интервала времени, соответствующего, измеряемому фазовому углу. Этот же им 1 пульс переводит триггер 7 в состояние, при котором схемы 1, 5 закрыты, электронный коммутатор 2 открыт, а на вход схемы соврадения б поступает разрешающий сигнал, Схема совпадения огкрьпвается, так 5 10 15 20 25 35 40 45 50 55 как разрешающий сигнал с выхода триггера 8 действует с момента подачи ицпульса Запрос,В .результате на вход порогового устройства поступает сигнал С 2, и в момент, когда 02= - Спороговое устройство возвращается в исходное состояние. Далее в ближайший момент времени ., когда С/.=0 придС,)О, происходит срабатывание порогового устройства 3 и формирование импульса на выходе дифференцирующего устройспва 4. Импульс с выхода дифференцирующего устройства, пройдя через схему совпадения б, определяет окончание интервала времени т=12 - 1 соответствующего измеряемому фазовому углу. Этот же импульс переводит триггер 8 (стоповый триггер в исходное состояние, при котором на один из входов схемы совпадения 6 поступает запрещающий сигнал. В результате преобразователь фаза - интервал,времени возвращается в исходное состояние, в котором его выходы (схемы 5, б) закрыты (сипналами от триггеров 7, 8), и остается в этом состоянои до прихода следующего импульса Запрос. Предмет изобретения Преобразователь фаза - интервал времени, содержащий пороговое устройство, пусковой триггер и пусковую схему совпадения, отличиющийся тем, что, с целью повышения точности работы и упрощения устройства, в него введены стоповый триггер, стоновая схема совпадения, дифферснцпрующее устройство и два коммутатора аналоговых сигналов, управляющие входы которых соединены с соот 1 ветствующими выходами пусконого триггера, а выходы подключены к первому входу порогового устройства, выход которого через дифференцирующее устройство соединен с первыми входами пусковой и стоповой схем совпа"- ния, вторые,входы которых подключены к соответствующим .выходам пускового триггера, выходы пусковой и стоповой схем совпадения соединены с нулевыми входами одноименных трпгтерсв, единичные входы которых, второй вход порогового устройства и третий вход пусковой схемы совпадения соединены со входом запуска устройства, а третий вход стоповой схемы совпадения соединен с единичным выходом стопового триггера,364830 едактор Б, Нанни Подшсное 822 Тираж 602нного когяитета Совета Министров СССм изобретений и открытийЖ.35, Раушская наб., д. 4,5 ставитель М. Черенкоехред Т. Курилко аказ 3307/11 Изд. М ЦНИИПИ Государств по дел Москва, Типография, пр. Сапунова, 2 Корректор Л. Новожилова

Смотреть

Заявка

1661866

В. Е. Панкин, И. В. Карасева

МПК / Метки

МПК: G01R 25/00, H03M 1/50

Метки: времени, фаза—интервал

Опубликовано: 01.01.1973

Код ссылки

<a href="https://patents.su/3-394830-preobrazovatel-fazainterval-vremeni.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь фаза—интервал времени</a>

Похожие патенты