Запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
385319 Союз Соеетскиа Сациалистическиа Респу 0 ликваЗаявлено 10.1.1972 (М 1. Кл. б 11 с 29 0 4 18-24) Комитет ло делам изобретений и открыт ори Совете влинистро СССРоритет УДК 681.327.6(088.8 публиковано 29.Ч.1973 ата опубликования оп летен я 23 ХШ.19 Авторызобретения В. И. Корнейчук, А. В. Горо Киевский ордена Ленина по ь 50-летия Великой Октябрьской Заявитель ПОМИИАЮЩЕ СТРОЙСТВ регистров слова, выходы которых через схему ИЛИ подсоединены к выходному регистру.Это позволяет повысить надежность устройства,На чертеже дана блок-схемаго ЗУ, содержащего, напримертеля.ЗУ содержит регистр адреса (РА) 1 с информационным входом 2. Выход регистра РА 1 связан через дешифратор адреса (ДА) 3 и 4 соответственно с накопителями 5 и б, Накопитель 5 соединен с основным регистром слова (РС) 7, один выход которого связан со схемой равенства кодов (СРК) 8, дополнительным РС 9 и схемой поразрядной проверки (СПП) 10, а другой - со схемами ИЛИ 11. Другой накопитель б соединен с основным РС 12, один выход которого подключен к СРК 8, дополнительному РС 13 и СПП 14, а другой - к схемам ИЛИ 11. Схема СРК 8 через схему И 15 соединена с РС 7. Выход СПП 10 связан с выходом РС 9, а выход СПП 10 - с управляющими входами групп схем И 1 б выходы которых соединены с управляющими входами РС 7. РС 13 соединен с СПП 14, выходы которой подключены к управляющим входам групп схем И 17, выходы которых связаны с управляющими выходами РС 12. Выход схем ИЛИ 11 подключен к выходному регистру РС 12, Выход схем ИЛИ 11 подключен к вы. предложеннодва накопиЗависимое от авт. свидет с присоединением заявкиИзвестно запоминающее устройство (ЗУ), содержащее регистр адреса, выходы которого через дешифраторы, адреса подключены ко входам накопителей, выходы которых подсоединены к соответствующим регистрам слова, схему равенства кодов, входы которой подключены к выходам регистров слова, а выход - к одному входу схемы И, другой вход которой подключен к блоку управления, а выход - к одному из регистров слова, схему 10 ИЛИ, группы схем И по количеству накопителей и выходной регистр.Недостатком известного устройства является то, что при наличии отказов в одноименных запоминающих ячейках накопителей не проис ходит выдачи информации. Это снижает надежность и эффективность известного ЗУ.Описываемое ЗУ отличается от известного тем, что оно содержит дополнительные регистры слова по количеству накопителей, входы 2 которых подключены к выходам соответствующих основных регистров слова, схемы поразрядной проверки по количеству накопителей, одни входы которых подсоединены к выходам соответствующих основных регистров слова, 2 другие - к выходам дополнительных регистров слова, а выходы - к управляющим входам групп схем И, информационные входы которых подключены к блову управления, а выходы - ко входам соответствующих основных 3 ний и А, И, Небукинитехнический институтоциалистической революции3ходкому регистру (ВР) 18, который имеет информационный вход 19 и выход 20. Информационные входы накопителей 5 и 6 соединены с ВР 18. РА 1, РС 7, 9, 12, И, ВР 18, накопители 5, б, схема И 15, информационные входы ГСИ 16 и 17 связаны с блоком управления (БУ) 21, который имеет вход 22 и выход 28.Предложенное ЗУ работает следующим образом,На РА 1 по входу 2 поступает адрес запоминающей ячейки устройства, к которой необходимо обратиться. Из накопителей 5 и б происходит выборка содержимого одноименных запоминающих ячеек собственно на РС 7 и РС 12, Поступившие в РС 7 и РС 12 коды подаются на СРК 8, При наличии равенства СРК 8 вырабатывает сигнал, поступающий через схему И 15 на РС 7 и разрешающий выдачу кода, который с РС 7 переписывается через схемы ИЛИ 11 на ВР 18. В случае невыполнения равенства выдачи не происходит, а содержимое РС 7 и 12 подается соответственно в РС 9 и И. В те же ячейки накопителей 5 и 6 производится запись обратных кодов содержимого РС 7 и 12 с последующим считыванием этих кодов на РС 7 и 12. Коды с РС 7 и 9 поступают на СПП 10, а с РС 12 и И - на СПП 14. При несовпадении прямого и обратного кодов одноименных разрядов СПП 10 выдает через группы схем И 16 разрешающие сигналы на РС 7 на выдачу через схемы ИЛИ и ВР 18 только этих разрядов. Выдача содержимого разрядов РС 7 происходит в обратном коде, т. е, на ВР 18 поступает прямой код первоначального содержимого разрядов ячейки накопителя 5. Выходы разрядов РС 7, прямой и обратный коды которых совпадают, блокируются, и записи цифр этих разрядов в ВР 18 не происходит. Работа СПП 14, групп схем И 17 происходит аналогично, и с РС 12 через схемы ИЛИ 11 на ВР 18 выдается содержимое тех разрядов, прямой и обратной коды которых не совпадают.Следовательно, в предложенном ЗУ разряды, которые отказали в запоминающей ячейке одного накопителя, записываются в выходной регистр по содержимому одноименных разрядов соответствующей ячейки другого накопителя, что позволяет достоверно воспроизводить информацию.П р и м е р. Допустим, в некоторую ячейку устройства было записано слово 01001101, и при очередном считывании содержимого этой ячейки с накопителей 5 и б на РС 7 выдаетсяЗапоминающее устройство, содержащее регистр адреса, выходы которого через дешифраторы адреса подключены ко входам накопителей, выходы которых подсоединены к соответствующим регистрам слова, схему равенства кодов, входы которой подключены к выходам регистров слова, а выход - к одному входу схемы И, другой вход которой подключен к блоку управления, а выход в к одному из регистров слова, схему ИЛИ, группы схем И по количеству накопителей и выходной регистр, отличающееся тем, что, с целью повышения надежности устройства, оно содержит дополнительные регистры слова по количеству накопителей, входы которых подключены к выходам соответствующих основных регистров слова, схемы поразрядной проверки по количеству накопителей, одни входы которых подсоединвны к выходам соответствующих основных регистров слова, другие - к выходам дополнительных регистров слова, а выходы - к управляющим входам групп схем И, информационные входы которых подключены к блоку управления, а выходы - ко входам соответствующих основных регистров слова, выходы которых через схему ИЛИ подсоединены к выходному регистру,зо 35 40 45 50 5 10 15 го 411001111, а на РС 12 - 00001001 (подчеркнутые цифры соответствуют отказавшим разрядам ячеек). На СРК 8 поступает информация с РС 7 и 12. Условие сравнения не выполняется, и выдача слова на ВР 18 не происходит, Слова, находящиеся в РС 7 и 12, пересылаются соответственно в РС 9 и И, а в накопителях 5 и б происходит запись обратных кодов содержимого регистров РС 7 и 12 и последующее их считывание на эти же регистры. При этом в РС 7 поступит код 10110010, а в РС 12 код - 10110010, СПП 10 через группу схем И 16 разрешает выдачу в обратном коде 1, 3, 4, 5, 6, 7 разрядов (счет ведется с младших разрядов) РС 7, т, е, будет выдан код: 10011.1 (точками отмечен разряд слова, выдача которого блокируется), С выхода СПП 14 через группу схем И 17 поступают сигнал на РС 12 на выдачу в обратном коде 1, 2, 4, о, 6, 8 разрядов РС 12, т. е. будет выдан код; 0.001,01 (выдача содержимого 3, 7 разрядов блокируется). На выходе схемы ИЛИ 11 будет код 01001101, который и записывается в ВР 18. Предмет изобретенияЗаказ 2334/12 Изд, Мо 674 Тираж 576 ПодписноеЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР Москва, Ж.35, Раушская наб., д. 4/5Типография, пр. Сапунова, 2
СмотретьЗаявка
1736514
Киевский ордена Ленина нолитехнический институт лети Великой Окт брьской социалистической революции
витель В. И. Корнейчук, А. В. Городний, А. И. Небукин
МПК / Метки
МПК: G11C 29/00
Метки: запоминающее
Опубликовано: 01.01.1973
Код ссылки
<a href="https://patents.su/3-385319-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Запоминающее устройство</a>
Предыдущий патент: Способ контроля долговременных запоминающих устройств
Следующий патент: Устройство для контроля стержней, покрытых ферромагнитной пленкой
Случайный патент: Устройство для подвода тока к изделию при размерной электрохимической обработке