Устройство приема двоичных сигналов со случайной многолучевой структурой

Номер патента: 377971

Автор: Гертиг

ZIP архив

Текст

ОПИСАНИЕ ЗУУ 9 УИЗОБРЕТЕНИЯ Союз Соввтскиа Сециалистическиз РеолубликК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ тельства М имое от авт. С 41.М. Кл. НО 1 1/ОО 04.Х 1.( 1492068/26 аявле присоединением вкиКомитет ло дела Приоритет аоретений и открытийри Совете МинистровСССР ДК 621.394,62 (088.8 публиковано 17 ЛУ.1973, Бюллетень18ата опубликования описания 28.Ч 1,1973 Автор зобретения. Ю. Герт аявител УСТРОЙСТВО ПРИЕМА ДВОИЧНЫХ СИГНАЛО СО СЛУЧАЙНОЙ МНОГОЛУЧЕВОЙ СТРУКТУРО 2 предназначенаи усиления входом секциходом синхроИзвестны у налов со случ содержащие секционную л ными вычисл маторы, селе числители, к посл едовател ремножителя Однако эти двоичных сигвой структурой, синхронизатор, с корреляционм отводе, сумлинейные выых состоит из умматора и пеИзобретение относится к области радиотех ники и может быть использовано в системах коротковолновой телеграфной связи с движу щимися объектами.строиства приемаайной многолучевходную цепь,инию задержкиителями в каждоктор сравнения иаждый из которьно включенных сна два входа.устройства конструктивно сло жны,С целью упрощения аппаратуры при приеме однополярных сигналов в предлагаемом устройстве выходы корреляционных и линейных вычислителей подключены к суммирующим входам последующих линейных вычислителей группами все сразу с выбыванием по одному со стороны максимальных номиналов задержки, а умножающие входы линейных вычислителей соединены с выходами ближайших по задержке корреляционных вычислителей, которые не включаются в данную цепь суммирования и умножения, причем входы линейных вычислителей, умножающие входы которых остаются свободными, связаны через сумматор со входами селектора сравнения.На чертеже приведена блок-схема предложенного устройства.5 Входная цепь 1 устройствадля предварительной селекциисигналов. Ее выход соединен соонной линии 2 задержки и со внизатора 3.10 Отводы секционной линии 2 задержки,предназначенной для временного разделения лучей сигнала, располагаются на интервале, равном интервалу корреляции используемых телеграфных сигналов. Общая задержка рав на максимально возможной величине запаздывания последнего луча относительно первого, Выходы линии 2 задержки соединены с корреляционными вычислителями 4.Синхронизатор 3 формирует опорные сигна лы корреляционных вычислителей 4 и определяет момент разрешения приема селектором 5 сравнения.Корреляционные вычислители 4 вычисляютвзаимокор реляционные функции принимае мых и ожидаемых сигналов, Сигнальные входы корреляционных вычислителей 4 соединены с выходами линии 2 задержки, а опорные входы - с выходами синхронизатора 3, откуда на каждую группу корреляционных вычисЗ 0 лителей подаются сигналы одного из ожида.5 10 15 20 25 ЗО 35 40 45 50 55 60 65 емых телеграфных сигналов (например, посылка или пауза в бинарной системе),Выходы корреляционных вычислителей 4для одноименных сигналов подключены ксуммирующим входам последующих линейных вычислителей б группами; на один линейный вычислитель - все сразу, на другой -все, кроме выхода корреляционного вычислителя 4 в отводе линии 2 задержки с максимальным значением задержки и т, д. с выбыванием по одному со стороны максимальныхноминалов задержки. Кроме того, выходыкорреляционных вычислителей 4 соединены сумножающими входами ближайших по задержке линейных вычислителей б, в последовательную цепь которых до этого выход данного корреляционного вычислителя не включался.Линейные вычислители б выделяют комбинации принятых лучей путем их взаимокорреляционного перемножения. Суммирующиевходы начала цепи линейных вычислителей бсоединены с выходами корреляционных вычислителей 4.Выходы всех предшествующих линейныхвычислителей б, умножающие входы которыхсвязаны с корреляционными вычислителями 4,подключены к суммирующим входам последующих линейных вычислителей группами:все сразу и с выбыванием по одному со стороны максимальных номиналов задержки.Выходы линейных вычислителей б, умножающие входы которых остаются свободными, соединены с сумматорами 7. Последние предназначены для объединения выходов линейных вычислителей б одного телеграфного сигнала (посылка или пауза). Если применяются не бинарные, а многоосновные сигналы, то число групп корреляционных вычислителей 4, связанных с ними линейных вычислителей б и сумматоров 7 равно основанию кода. Выходы сумматоров 7 подключены к селектору 5 сравнения.Селектор 5 сравнения предназначен дляразрешения приема того сигнала, у которогосигнал сумматора 7 наибольший. Сигнальныевходы селектора 5 сравнения, число которыхравно основанию кода, соединены с выходами сумматоров 7, а синхронизирующий вход -связан с синхронизатором 3,Устройство работает следующим образом.Пришедший многолучевой сигнал поступает в линию 2 задержки, где па некоторых отводах в моменты времени, заданные синхронизатором 3, возникают сигнал и шум, а набольшинстве отводов - только шум.На выходах корреляционных вычислителей 4, где есть лучи сигнала, напряжение всреднеквадратическом больше, чем на тех,где есть только шум. Выходные сигналы этихвычислителей связаны с треугольной матрицей 8 линейных вычислителей б, перемножающей сигналы корреляционных вычислителей 4 по одному, по два и т. д. всеми ожидаемыми сочетаниями. 4Так на линейном вычислителе б, суммирующие входы которого связаны со всеми корреляционными вычислителями 4 своей группы, умножающий вход оказывается свободным, а на выходе этого линейного вычислителя присутствует линейная комбинация всех сигналов корреляционных вычислителей 4, подаваемая далее на сумматор 7,На выходах линейных вычислителей б первой строки матрицы 8 имеются все возможные произведения сигналов корреляционных вычислителей по два; все эти выходы объединяются линейным вычислителем б, у которого оказывается свободным умножающий вход, поэтому его выход соединен с сумматором 7.На выходах линейных вычислителей б второй строки матрицы 8 имеются все возможные произведения сигналов корреляционных вычислителей по три, они объединяются соответствующим линейным вычислителем б и поступают на сумматор 7 и т. д,При такой обработке произведения малых сигналов корреляционных вычислителей 4 (только шум) становятся еще меньше, а произведения больших сигналов (сигнал, суммированный с шумом) - относительно возрастают.Таким образом, наибольшим является произведение сигналов корреляционных вычислителей 4, на которых имеются сигналы лучей, суммированные с шумом. На выходах корреляционных вычислителей 4 других сигналов напряжение определяется только действием шума, так как телеграфные сигналы выбираются ортогональными,Селектор 5 сравнения принимает тот сиг нал, выходной эффект сумматора 7 для котс рого наибольший. Предмет изобретения Устройство приема двоичных сигналов со случайной многолучевой структурой, содержащее входную цепь, синхронизатор, секционную линию задержки с корреляционными вычислителями в каждом отводе, сумматоры, селектор сравнения и линейные вычислители, каждый из которых состоит из последовательно включенных сумматора и перемножителя на два входа, отличающееся тем, что, с целью упрощения аппаратуры при приеме однополярных сигналов, выходы корреляционных и линейных вычислителей подключены к сум; мирующим входам последующих линейных вычислителей группами все сразу с выбыванием по одному со стороны максимальных номиналов задержки, а умножающие входы линейных вычислителей соединены с выходами ближайших по задержке корреляционных вычислителей, которые не включаются в данную цепь суммирования и умножения, причем входы линейных вычислителей, умножающие входы которых остаются свободными, связаны через сумматор со входами селектора сравнения.Изд.148 Тираж 678 делам изобретений и открытий при Совете Москва, Ж.35, Раушская наб., д. 4/5 Подписное нистров СССР

Смотреть

Заявка

1492068

О. Ю. Гертиг

МПК / Метки

МПК: H04L 1/00

Метки: двоичных, многолучевой, приема, сигналов, случайной, структурой

Опубликовано: 01.01.1973

Код ссылки

<a href="https://patents.su/3-377971-ustrojjstvo-priema-dvoichnykh-signalov-so-sluchajjnojj-mnogoluchevojj-strukturojj.html" target="_blank" rel="follow" title="База патентов СССР">Устройство приема двоичных сигналов со случайной многолучевой структурой</a>

Похожие патенты