Номер патента: 372717

Авторы: Кислюк, Тахтаров

ZIP архив

Текст

ОПИСАНИЕ ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социалистических Республик,Ч. К 04 Ь 3,46 Заявлено 08.11.1971 ( 1626192/26 с присоединением заявкийомитет по деламобретений и открытийри Совете МинистровСССР Приоритет ДК 621.394.662.2(088,8 публиковано 01.1 И.1973. Бюллетень13ата опубликования описания 18 Х 1973 Авторы Л, Д, Кислюк и Б. В. Тахтар БСЕСО 1 021-1 А ЯБИБ 111 А зобретепп" Заявител рователя прямой и дополнительной величин рассогласования подключены выход импульсов границ посылок основного делителя частоты непосредственно и входы переключения входных и выходных коммутаторов - через делитель на два.На чертеже приведена функциональная схема устройства.Устройство состоит из опорного генератора О 1, основного делителя частоты 2, блока 3управления коэффициентом деления, делителя исключения 4, делителя добавления 5, выделителя символов б, фазового дискриминатора 7, содержащего перемножитель полупосы.5 лок 8, входные электронные коммутаторы 9 и10, счетчики 11 и 12 разности энергий полу- посылок, выходные электронные коммутаторы 13 и 14, формирователь 15 прямой и дополнительной величин рассогласования, узел О 1 б выбора прямой величины рассогласованияи делитель на два 17. Узлы к торым от 5 новной д ния коэф искл юче ботают и Выдел О дискретнольца фазовой автопо носятся задающий г елитель частоты 2, б фициентом деления и ия и добавления соо звестным способом. тель символов ую информацию,дстроики, к ко енератор 1, осаок 3 управледелители 4 и 5 тветственно раб, принимающийтакже известен,РОЙСТВО ФАЗИРОВАНИ Изобретение относится к электросвязи.Известны устройства фазирования по элементам сигнала, содержащие опорный генератор, соединенный через блок управления коэффициентом деления с основным делителем; при этом к первому и второму входам блока управления коэффициентом деления подключены делитель исключения, соединенный с основным делителем, делитель добавления, соединенный с фазовым дискриминатором полупосылок, и выделитель символов.Цель изобретения - повышение точности фазирования при наличии дроблений сигнала. Достигается она тем, что в предлагаемом устройстве фазовый дискриминатор выполнен в виде двух счетчиков разности энергий полу- посылок, ко входам которых через два входных электронных коммутатора подсоединены выход перемножителя полупосылок и выход формирователя прямой и дополнительной величин рассогласования, а выходы счетчиков разности энергий полупосылок подключены ко входу делителя добавления через два выходных электронных коммутатора, формирователь прямой и дополнительной величин рассогласования и узел выбора прямой величины рассогласования, ко второму входу которого подключен выход выделителя символов. При этом ко входу делителя исключения и входу установки в исходное состояние формиЛЕМЕНТАМ СИГНАЛА37271 3Принцип работы предлагаемой схемы фазового дискриминатора 7 заключается в следующем. Входным сигналом фазового дискриминатора является последовательность информационных посылок постоянного тока. Этот сигнал поступает на перемножитель 8, который умножает посылку информационной последовательности на опорное напряжение симметричного прямоугольного колебания с периодом следования Т, синфазного с импульсами границ посылок, вырабатываемыми устройством фазирования. Опорное напряжение поступает на перемножитель с потенциального выхода 18 триггера старшего разряда основного делителя частоты 2. Перемножитель выполнен на сумматоре по модулю два.Интегрирование выходного сигнала пере- множителя в пределах одной посылки позволяет определить величину сигнала рассоглаЬсования по фазе р= - 2 л, где Ь - величинатвременного рассогласования. Для этой цели применяются два счетчика 11 и 12, по очереди накапливающие сигналы рассогласования каждой из посылок информационной последовательности.Когда один из счетчиков, например 11, накапливает число и; для 1-ой посылки (режим накопления), с другого счетчика снимается число и;предыдущей (1 - 1)-ой посылки (режим считывания). Для последовательного переключения счетчиков с режима накопления в режим считывания служат входные электронные коммутаторы 9, 10 и выходные электронные коммутаторы 13 и И, входы переключения которых через делитель 17 подсоединены к выходу 19 импульсов границ посылок основного делителя частоты 2.На импульсные входы 20 и 21 счетчиков 11 и 12 разности энергий полупосылок с выхода задающего генератора 1 поступают тактовые1 импульсы с частотой следования Ж - , гдеТ У - коэффициент деления каждого счетчика и основного делителя частоты. В режиме накопления счетчик 11 (12) считает входные тактовые импульсы при наличии на его потенциальном входе 22 (28) разрешающего потенциала, поступающего через входной коммутатор 9 (10) с выхода перемножителя 8.В конце интегрирования в счетчик 11 (12) записывается число и, характеризующее величину рассогласования фаз. Однако приЛприеме символа 1 и= - Л (прямая велиТчина рассогласования), а при приеме симвоЬла О и=У(1 -- ) (дополнительная велиУчина рассогласования), что препятствует непосредственному использованию результатов считывания со счетчика 11 (12) для коррекции фазы.Эта двузначность устраняется подачей иа фазовый дискриминатор 7 сигнала, соответствующего значению регенерируемой посыл 5 10 15 20 25 30 35 40 45 50 55 60 65 74ки, который используется для формирования выходного сигнала рассогласования в виде значения и при приеме символа 1 или (Л - и) при приеме символа О.Во время очередного режима считывания (длительностью . Т) на выходе формирователя 15 прямой и дополнительной величин рассогласования, выполненного на триггере типат Ю, в течение интервала времени и - созУ дается уровень 0, а в остальное времяТ(Т и - ) - уровень 1.М11 олученный сигнал с двумя уровнями О и 1 далее логически перемножается со значением регенерированной посылки. В результате такого перемножения образуется одиночный импульс, длительность которого соответствует прямой величине рассогласования Ь при приеме символов как 1, так и О.В режиме считывания потенциальный вход 22 (23) счетчика 11 (12) подключается к выходу формирователя 15, а импульсный вход 20 (21) счетчика 11 (12) подсоединяется ко входу 24 записи единиц формирователя 15.Импульс границ посылок с выхода 19 основного делителя частоты 2, поданный на вход 25 формирователя 15, устанавливает формирователь в исходное состояние. В результате этого выходной сигнал формирователя с уровнем О поступает на потенциальный вход 22 (23) счетчика 11 (12) разности энергий полу- посылок по цепи, образованной входным коммутатором 9 (10). При этом счетчик 11 (12) начинает считать тактовые импульсы и считает их до тех пор, пока на его выходе не появится импульс переноса. Этот импульс поступает на вход 24 записи единиц формирователя 15, в результате чего на его выходе сигнал изменяется с уровня О (разрешающий потенциал) на уровень 1 (запрещающий потенциал), благодаря чему происходит блокировка входа счетчика 11 (12) в момент окончания считывания и установки счетчика в исходное состояние, В связи с этим длительность выходного сигнала формирователя 15 сТ уровнем О определяется выражением и - .У Длительность сигнала с уровнем 1, в течение которого происходит блокировка входа счетчика 11 (12), ограничивается очереднымТ импульсом границ посылок (Т - и - ),УЛогическое перемножение выходного сигнала формирователя 15, несущего в интервале Т информацию как о прямой, так и о дополнительной величине рассогласования принимаемой посылки, с восстановленным значением этой же посылки, полученной на выходе выделителя символов б, позволяет выделить одиночный импульс, длительность которого соответствует прямой величине временного рассогласования данной посылки Ь. Такое перемножение выполняет узел 1 б выбора прямой величины рассогласования на сумматоре по372717 Предмет изобретения Составитель С. Лукинская Техред 3. Тараненко Корректор Т, Гревцова Редактор Б. федотов Заказ 1364/12 Изд.310 Тираж 678 ПодписноеЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР Москва, Ж.35, Раушская наб., д. 4/5 Типография, пр, Сапунова, 2 модулю два, на первый вход которого поступает сигнал с выхода формирователя 15, а на второй - регенерируемая посылка с выхода выделителя символов б.Сигнал временного рассогласования каждой посылки принимаемого сообщения, снимаемый с выхода узла 1 б выбора прямой величины рассогласования фазового дискриминатора 7, используется для управления работой делителя добавления б.При полной спнфазностп и при отсутствии искажений посылок сигнал временного рас 1согласования в интервале ТЬ - Т, а число21импульсов добавления равно У, где тд -21 пдкоэффициент деления делителя добавления 5.Одновременно с цепью добавления работает цепь исключения, основной целью которой является создание условий двустороннего корректирования фазы. Эту задачу решает делитель исключения 4, счетный вход которого подсоединен к выходу 19 импульсов границ основного делителя частоты 2. В связи с этим за каждый импульс границ посылок вход основного делителя частоты отключается отт задающего генератора 1 на время ти - (гдеУУта= -- коэффициент деления делителя2 тлисключения), что соответствует исключению тп импульсов из общей последовательности, поступающей на вход основного делителя. Поэтому при полной синфазности число импульсов добавления равно числу импульсов исключения. Если фаза сигнала смещена в сторону отставания или опережения, число импульсов добавления соответственно больше или меньше числа импульсов исключения, Тогда в результате действия кольца автопод 6стройки фаза импульсов границ посылок основного делителя частоты сдвигается на величину, пропорциональную рассогласованию фаз.5 Устройство фазирования по элементам сигнала, содержащее опорный генератор, соеди ненный через блок управления коэффициентом деления с основным делителем, при этом к первому и второму входам блока управления коэффициентом деления подключены делитель исключения, соединенный с основным 15 делителем, делитель добавления, соединенныйс фазовым дискриминатором полупосылок, и выделитель символов, отличающееся тем, что, с целью повышения точности фазированпя при наличии дроблений сигнала, фазовый дис криминатор выполнен в виде двух счетчиковразности энергий полупосылок, ко входам которых через два входных электроннь 1 х коммутатора подсоединены выход перемножителя полупосылок и выход формирователя прямой 25 и дополнительной величин рассогласования, авыходы .счетчиков разности энергий полупосылок подключены ко входу делителя добавления через два выходных электронных коммутатора, формирователь прямой и дополни тельной величин рассогласования и узел выбора прямой величины рассогласования, ко второму входу которого подключен выход выделителя символов, при этом ко входу делителя исключения и входу установки в исход ное состояние формирователя прямой и дополнительной величин рассогласования подключены выход импульсов границ посылок основного делителя частоты непосредственно и входы переключения входных и выходных 40 коммутаторов - через делитель на два:

Смотреть

Заявка

1626192

Л. Д. Кислюк, Б. В. Тахтаров

МПК / Метки

МПК: H04B 3/46

Метки: всесоюаная

Опубликовано: 01.01.1973

Код ссылки

<a href="https://patents.su/3-372717-vsesoyuanaya-i.html" target="_blank" rel="follow" title="База патентов СССР">Всесоюаная i</a>

Похожие патенты