Декадное пересчетное устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 372706
Текст
372706 О П И С А Н И Е ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Соватоки Социалиотичеокиа РеспубликЗависимое от авт. свидетельстваЗаявлено 28.Х 11.1970 ( 1610002/26-9)с присоединением заявкиПриоритет М. Кл. Н 63 с 23/26 Комитет по делам иаобретвиий и открытий при Совете Миииотров СССРДЕКАДНОЕ ПЕРЕСЧЕТНОЕ УСТРОЙСТВО Изобретение относится к импульсной технике,Известно декадное пересчетное устройство, реализованное на транзисторно-транзисторных элементах, содержащее триггеры, а также входной логический блок, выполненный на основе схем И - НЕ.Недостатком этого устройства является ограниченность его функциональных возможностей.Цель изобретения - расширение функциональных возможностей устройства, а также сокращение внешних связей за счет использования фазоимпульсного представления информации,Достигается она тем, что предлагаемое устройство содержит выходной формирователь, выполненный на основе схемы И - НЕ, один из входов которой подключен к счетному входу декады, а остальные входы соединены с единичными выходами первого и четвертого триггеров, выход схемы И - НЕ соединен с шиной выходного сигнала, причем шина счетных импульсов через инвертор и шина управляющих импульсов непосредственно подключены ко входу схемы И - НЕ входного логического блока, выход которой соединен с одним из входов другой схемы И - НЕ, второй вход которой подключен к шине синхронизирующих импульсов, а выход - к счетному входу декады. На фиг. 1 дана функциональная схема описываемого устройства; на фиг. 2, 3 - временные диаграммы ее работы в различных режимах.5 В состав устройства входят триггеры 1 - 4с общим входом установки в нуль, соединенные с шиной 5 установки в нуль через инвертор б, входные логические устройства, выполненные на трех схемах И - НЕ 7 - 9, 10 и выходная схема И - НЕ 10 формирователявыходных сигналов. Выход схемы И - НЕ 7 соединен со счетным входом триггера 1 и одним из входов схемы И - НЕ 10; один из входов схемы И - НЕ 7 соединен с шиной 11 15 синхронизирующих сигналов, второй вход схемы И - НЕ 7 соединен с выходом схемы И - НЕ 8, один из входов которой соединен с шиной 12 управляющих сигналов, а второй - с выходом схемы И - НЕ 9, Вход схемы 20 И - НЕ 9 соединен с шиной И счетных сигналов. Выход 14 триггера 1 соединен со счетными входами 15 и 1 б триггеров 2 и 4 и с одним из входов схемы И - НЕ 10. Выход 17 триггера 2 соединен со счетным входом 18 25 триггера 8 и со входом 19 установки в нультриггера 4, к аналогичному входу 20 триггера 4 подключен выход 21 триггера 8. Выход 22 триггера 4 соединен с одним из входов схемы И - НЕ 10, а его выход 28 - со входом Зо 24 установки в нуль триггера 2.После подачи сигнала на шину 5 все триг5 до 15 го 25 35 40 45 50 геры устанавливаются в нулевое состояние. Последовательность импульсов (фиг. 2 а), поступающая на шину 11, через схему И - НЕ 7 воздействует на счетный вход триггера 1 и далее после пересчета на два (фиг. 2 б), поступает на счетный вход триггера 2, а затем после пересчета на четыре (фиг. 2 в) - на вход И триггера 3,Триггер 4 поддерживается в нулевом логическом состоянии сигналами с выходов триггеров 2 и 3, если хотя бы один из них находится в нулевом состоянии. В случае, если триггеры 2 и 3 находятся в единичном состоянии (т. е. на единичных плечах триггеров имеется высокий уровень), то сигнал с выхода триггера 1 (фиг. 2 б) устанавливает триггер 4 в единичное состояние (фиг, 2 г). Сигнал с выхода 23 по цепи обратной связи, воздействуя на вход 24 триггера 2, удерживает этот триггер в нулевом состоянии в момент перехода триггера 4 в состояние нуль.Выходной сигнал (фиг. 2 д) появляется на выходе схемы И - НЕ 10 в момент прихода одного из импульсов последовательности (фиг. 2 а), совпадает во времени с состоянием декады 1001 и удерживается на выходе до момента переключения декады в состояние 0000.Таким образом схема функционирует как десятичный счетчик,При работе схемы, как декады с фазоимпульсным представлением информации, состояние декады определяется фазовым положением выходного сигнала по отношению к некоторой (опорной) последовательности (фиг. 2), частота которой равна ти: 10, На фиг. 2 показано, что схема находится в состоянии девять.Для записи информации в декаду достаточно на шину 5 сброса триггеров в нулевое состояние подать сигнал в требуемом фазовом соотношении с опорной последовательностью импульсов, На фиг. 3 показано, что до подачи сигнала записи девять (фиг. 3 е) декада находилась в состоянии единица, в соответствии с которым выходной импульс совпадал во времени с фазовой константой единица. В момент подачи сигнала записи на шине 5 происходит установка в нуль всех двоичных разрядов. После снятия сигнала записи возобновляется пересчет и на выходе декады появляется сигнал в фазе с константой девять в соответствии с записанным числом.Для пересчетного управления схемой в прямом направлении достаточно на шину 13 по. дать сигнал прямого счета (фиг, 3 ж), не совпадающий во времени ни с одним из тактовых, при одновременной подаче разрешающего сигнала на шину 12 управления,Это аналогично добавлению единицы к числу, хранящемуся в декаде, т. к. появление такого импульса на пересчетном входе декады приводит к дополнительному переключению в течение интервала времени между импульсами опорной последовательности и, следовательно, к смещению фазы выходного сигнала в большую сторону (фиг. 3 а - е).Импульсы счета необходимо подавать в интервале между константами нуль и девять.Если на шину 11 при разрешающем сигнале на шине 12 подать импульс (фиг, 3 и), длительность которого достаточна для перекрытия во времени двух импульсов тактовой последовательности, то это аналогично подаче импульса обратного счета, так как при этом происходит уменьшение на единицу числа переключений декады в течение интервала времени между импульсами опорной последовательности и, следовательно, - смещение фазы выходного сигнала в меньшую сторону (фиг. 3 а - е). Предмет изобретения Декадное пересчетное устройство, реализованное на транзисторно-транзисторных элементах, содержащее триггеры, а также входной логический блок, выполненный на основе схем И - НЕ, отличающееся тем, что, с целью расширения функциональных возможностей, а также сокращения внешних связей за счет использования фазоимпульсного представления информации, оно содержит выходной формирователь, выпоненный на основе схемы И - НЕ, один из входов которой подключен к счетному входу декады, а остальные входы соединены с единичными выходами первого и четвертого триггеров, выход этой схемы И - НЕ соединен с шиной выходного сигнала, причем шина счетных импульсов через инвертор и шина управляющих импульсов непосредственно подключены ко входу схемы И - НЕ входного логического блока, выход которой соединен с одним из входов другой схемы И - НЕ, второй вход которой подключен к шине синхронизирующих импульсов, а выход - к счетному входу декады.37 О 06 в актор В. Д бе Подписноее Министров СССР аказ 1356/12 Изд.289 Тираж 780ЦНИИПИ Комитета по делам изобретений и открытий при СМосква, Ж.35, Раушская наб., д. 4/5 ипография, пр. Сапунова
СмотретьЗаявка
1610002
МПК / Метки
МПК: H03K 23/72
Метки: декадное, пересчетное
Опубликовано: 01.01.1973
Код ссылки
<a href="https://patents.su/3-372706-dekadnoe-pereschetnoe-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Декадное пересчетное устройство</a>
Предыдущий патент: Счетчик с регулируемым коэффициентом пересчета
Следующий патент: Управляемый делитель частоты следования импульсов на тиристоре
Случайный патент: Электронно-лучевая трубка с электростатической отклоняющей системой