Всесоюзная __. л; р1п-: л,: _v, . j, g -_i: hiiiigt; amp; i-eha мба -i4eckaf

Номер патента: 370632

Авторы: Захаров, Здй, Нестеренко

ZIP архив

Текст

370632 ОПИСАНИЕИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союэ Советскин Социалистическиа Республик,Ч. 1 т;л. 6 08 с 2504 Заявлено 22,1.1971 (И 1611846/26-9)с присоединением заявки-Приоритет -Опубликовано 15.11.1973. Бюллетень11Дата опубликования описания 21.1 Ч.1973 Комитет по делаю иаооретеиий и открытий при Совете рлииистров СССРЗаявитель УСТРОЙСТВО ДЛЯ СТАТИСТИЧЕСКИХ ИСПЫТАНИЙ КАНАЛОВ СВЯЗИИзобретение относится к технике связи и может быть применено для получения статистических данных о характере распределения ошибок трансформации символов и ошибок синхронизации в каналах связи.Иэвест 1 но успройство для стапистических испытаний каналов связи, содержашее передающий преобразователь последовательности с обратными .связями и приемный преобразователь без обратных связей.Однако с помощью этого устройства нельзя автоматически разделять ошибки трансформации символов и сбоев цикловой (кодовой) синхронизации, т. е, выпадений или вста. вок символов. В результате невозможно получить статистические данные о характере распределения ошибок синхронизации,Целью изобретения является автоматизация процесса испытаний реальных каналов связи за счет разделения ошибок трансформации и ошибок синхронизации.Для этого предложенное устройство снабжено дополнительным преобразователем последовательности с управляемой обратной связью, счетчиком подряд идущих нулей, динамическим триггером и ячейкой запрет. Вход преобразователя последовательности с управляемой обратной связью соединен с выходом приемного преобразователя без обратных связей и входом счетчика подряд идущих нулей, выход которого соединен с входом динамического триггера и одним из входов ячейки запрет. Выход динамического триггера связан со входом ячейки И в цепи упратА ления обратной связью преобразователя последовательности, выход которой соединен со вторым входоем ячейки запрет, а ее выход подключен к управляющему входу динамичеокого триггера.10 Блок-схема гредложенного устройствапредставлена на чертеже.Преобразователь 1 последовательности наи разрядов с обратными связями генерирует на выходе последовательность, структура ко торой полностью определена его передаточнойфункцией 20 где У(Р) - последовательность на выходепреобразователя, записанная в виде многочлена задержки,Х (Р) - последовательность на входепреобразователя 1, также запи санная в виде многочлена задержки.Если на вход преобразователя 1 подать последовательность, состоящую только из одной 1, то на его выходе последовательность бу- ЗО дет представлять собой результат деления35 40 45 50 55 60 этой единицы на передаточную функцию преобразователя, т. е,Преобразователь 2 последовательности на и разрядов - без обратных связей с такой же передаточной функцией, но умножает входную последовательность на передаточную функцию Р(0).Следовательно, на его выходе при отсутствии помех может появиться только одна единица в момент запуска преобразователя 1, а все последующее время работы преобразователей на выходе преобразователя 2 будут идти нули. То есть, последовательность У(0), получаемая на выходе преобразователя 1, является нулевой последовательностью для преобразователя 2. Преобразователь 2 без обратной связи, поэтому его реакция на единичное воздействие заканчивается через число тактов, равное числу элементов задержки в преобразователе, т. е. через и тактов. Структура реакции также определяется передаточной функцией Р(0).Следовательно, если на вход преобразователя 2 поступает последовательность, представляющая собой сумму по т, нулевой последовательности У(0) и любой другой У(О) (в том числе последовательности ошибок, вызываемой помехой в канале связи), то на его выходе оудет последовательность, представляющая собой реакцию Уф (О) преобразователя на ненулевую последовательность У(0). По структуре реакция У(О) представляет собой результат умножения ненулевой последовательности У(О) на передаточную функцию преобразователя 2. Если такую последовательность У(Ю) подать теперь на вход преобразователя д последовательности на п разрядов с управляемой обратной связью с,передаточной функцией 1 (О), но осуществляющего деление входной последовательности У" (О) на передаточную функцию Р(0), то на его выходе получим последовательность У" (0) = У(0), так как У(О) Р(0) = Уф(0);,= - Г(0),Г"(О;Р(0) на выходе преобразователя 8 выделяется последовательность ошибок, которая вызывает трансформацию символов О - 1 или 1 - эО в нулевой последовательности У(0).Счетчик 4 подсчитывает 1 подряд идущих нулей на,выходе преобразователя 2 и тем са,мым сигнализирует о том, что входная последовательность У(0) является нулевой для преобразователя 2, и о там, что помехи в канале отсутсввуют. Выход счетчика 4 соединен со входом динамического триггера Б, который после запуска ооеспечивает замыкание цепи 5 10 15 20 25 зо обратной связи преобразователя 2 через ячейку И б и разрывает эту связь при обнаружении сбоя цикловой синхронизации до следующего пускового сигнала с выхода счетчика нулей.Обнаружение циклового сбоя осуществляет ячейка 7 запрет, которая устанавливается в состояние 1 каждой единицей в по. следовательности У" (0), а в состояние О без считывания каждой 1 - единицей в последовательности Уф(0). Если ошибки в канале являются ошибками трапсформации, то после последней 1 в последовательности У":(О) счетчик 4 отсчитает 1 нулей, сигналом на его выходе считает содержимое в ячейке 7, которая окажется в нулевом состоянии. Если же ошибки являются ошибками синхронизации, то ячейка 7 окажется в состоянии 1 к моменту ее опроса сигналом со счетчика 4, и сигналом на ее выходе остановится динамический триггер 5, который разорвет цепь обратной связи в преобразователе 3, Преобразователь 8 через п тактов обнулится, а сигнал с выхода ячейки 7 подается к счетчику сбоев цикловой синхронизации, После подсчета счетчиком 4 1 нулей цепь обратной связи в преобразователе 3 восстанавливается, и устройство готово к анализу состояния канала. В результате обеспечивается автоматизация процесса испытания каналов связи, так как не требуется участия оператора в восста,новлении испытательного прибора в состояние цикловой синхронизации,Предмет изобретения Устройство для статистических испытаний каналов связи, содержащее передающий преобразователь последовательности с обратными связями и приемный преобразователь без обратных, связей, отличающееся тем, что, с целью автоматизации процесса испытаний реальных каналов связи за счет автоматического разделения ошибок трансформации и ошибок синхронизации, оно снабжено дополнительным преобразователем последовательности с управляемой ооратной связью, счетчиком подряд идущих нулей, динамическим триггером и ячейкой запрет, причем вход преобразователя последовательности с управляемой обратной связью соединен с выходом приемного преобразователя без обратных связей и входом счетчика подряд идущих нулей, выход которого соединен со входом динамического триггера и одним из входов ячейки запрет, а выход динамического триггера связан со входом ячейки И в цепи управления обратной связью преобразователя последовательности, выход которой соединен со вторым входом ячейки запрет, а ее выход подключен к управляющему входу дина,мического триггера.370632 равцова едакто аказ 187/688 Изд.227 Тираж 602 ПодписноеНИИПИ Конитета по делаи изобретений и открытий при Совете Министров СССРМосква, Ж, Раушская наб., д. 4/5 Тип. Харьк. фил. пред. сПатеит оставитель С. Вольноваехред Т. Курилко Корректоры С. Сатагулова и Е. Миронова

Смотреть

Заявка

1611846

Авторы изобретени витель

В. Ф. Нестеренко, А. И. Захаров, А. С. Здй рий

МПК / Метки

МПК: G08C 25/04

Метки: hiiiigt, i-eha, i4eckaf, всесоюзная, мба, р1п

Опубликовано: 01.01.1973

Код ссылки

<a href="https://patents.su/3-370632-vsesoyuznaya-l-r1p-l-v-j-g-i-hiiiigt-amp-i-eha-mba-i4eckaf.html" target="_blank" rel="follow" title="База патентов СССР">Всесоюзная __. л; р1п-: л,: _v, . j, g -_i: hiiiigt; amp; i-eha мба -i4eckaf</a>

Похожие патенты