Умножитель частоты
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 354412
Автор: Лебедев
Текст
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ висимое от авт. свидетельства1501405/1 М. Кл. 6 061 7/52 влено 02,.1 рисоединением заявки Комитет по деламизобретений и открыти ПриоритетОпубликовано 09.Х.1972. Бюллетень3Дата опубликования описания ЗО.Х.1972 2.087(0 У ри Совете Министров СССР. Н. Лебе Заявитель ИТЕЛЬ ЧАСТОТЪ УМ 1Изобретение относится к области измерительной техники и может быть использовано в устройствах измерения частоты с предварительным умножением.Известен быстродействующий умножитель частоты, содержащий генератор калиброванной частоты, соединенный со схемой формирования импульсов через схему. вычитания импульсов и счетчик коэффициента умножения, первый и второй регистры приращения периода, связанные со схемой сравнения кодов, формирователь импульсов умножаемой частоты, схему управления, первый и второй триггеры, логические схемы И и ИЛИ,Известные умножители частоты имеют динамическую погрешность и запаздывание умножаемой частоты, зависящее от значения входной частоты.Предлагаемый умножитель частоты отличается тем, что, с целью исключения динамической погрешности и приведения запаздывания к постоянной величине, в него дополнительно введен счетчик приращения периода, выходы триггеров которого соединены со входами схемы сравнения кодов и с первыми входами клапанов переписи информации из счетчика приращения периода в первый регистр приращения периода, выходы триггеров которого подключены к первым входам клапанов переписи информации первого регистра приращения периода во второй регистр приращения периода и ко входам схемы сравнения кодов, а выход последней соединен со вторыми входами клапанов переписи информации из5 первого регистра приращения периода во второй регистр приращения. Кроме того, выход формирователя импульсов умножаемой частоты подключен к первому логическому входу первого триггера, выход этого триггера - к 10 первому логическому входу второго триггераи ко входу схемы И, выход которой соединен со вторым логическим входом первого триггера; выходы второго триггера подключены ко второй схеме И, выход которой соединен со 15 входом счетчика приращения периода, и к входу схемы управления; первый выход схемы управления подключен ко вторым входам клапанов переписи информации из счетчика приращения периода, а второй выход - к шине 20 сброса счетчика приращения периода и ко второму логическому входу второго триггера.Блок-схема предлагаемого умножителя изображена на чертеже.Умножитель содержит формирователь 1, 25 формирующий импульсы прямоугольной формы из импульсов произвольной формы, выход которого соединен с одним из логических входов первого триггера 2, Выход триггера 2 подключен к одному из логических входов второ го триггера 3 и к одному из входов первогоклапана 4, второй вход которого подключен к генератору калиброванной частоты 5, к одному из входов второго клапана б и ко входу 7 схемы управления 8.Первый клапан 4 и первый триггер 2 предназначены для выделения первого импульса каждого периода умножаемой частоты, т. е. для задержки фронта импульса умножаемой частоты до фронта первого импульса генератора калиброванной частоты; этот выделенный импульс переключает второй триггер 3,Один из выходов второго триггера 8 соединен со входом второго клапана б, а другой - со входом 9 схемы управления 8, На выходе 10 схемы управления 8 формируется импульс, который непосредственно после получения кода приращения периода в счетчике 11 приращения периода осуществляет перепись кода приращения периода из счетчика 11 через клапаны переписи 12 в первый регистр 18 приращения периода.Импульс со второго выхода 14 схемы управления сразу же после переписи информации из счетчика 11 сбрасывает последний, а также второй триггер 8 в исходное состояние.,В схеме сравнения кодов 15 сравниваются прямой код счетчика приращения периода и обратный код первого регистра приращения периода, Импульс с выхода схемы сравнения кодов осуществляет перепись прямого кода из первого регистра И приращения во второй регистр 1 б через клапаны 17 переписи информации,Выходы триггеров счетчика 18 коэффициента умножения соединены со входами схемы 19 формирования импульсов, число выходов которой равно числу триггеров счетчика 18.Выходы схемы формирования импульсов соединены с первыми входами схем И 20, вторые входы которых подключены к выходам триггеров второго регистра 1 б приращения периода. Выходы схем И 20 через схему ИЛИ 21 соединены со входом схемы 22 вычитания импульсов, которая осуществляет вычитание импульсов, поступающих с генератора 10 15 20 25 30 35 40 45 5 на вход счетчика коэффициента умножения, причем на каждый импульс со схемы ИЛИ 21 вычитается один импульс из последовательности, поступающей в счетчик 18 с генератора 5,Предмет изобретения Умножитель частоты, содержащий генератор калиброванной частоты, соединенный со схемой формирования импульсов через схему вычитания импульсов и счетчик коэффициента умножения, регистры приращения периода, связанные со схемами сравнения кодов, формирователь импульсов умножаемой частоты, схему управления, триггеры и логические схемы, отличающийся тем, что, с целью повышения точности работы умножителя, в него дополнительно введен счетчик приращения периода, выходы триггеров которого соединены со входами схемы сравнения кодов и с первыми входами первой группы клапанов, включенных между счетчиком приращения периода и первым регистром приращения периода, причем Выходы триггерОВ последнего подключены к первым входам второй группы клапанов, включенных между первым и вторым регистрами приращения периода, и ко входам схемы сравнения кодов, выход которой соединен со вторыми входами второй группы клапанов; выход формирователя импульсов умножаемой частоты подключен к первому входу первого триггера, выход этого триггера к первому логическому входу второго триггера и ко входу первой схемы И, выход которой соединен со вторым логическим входом первого триггера, выходы второго триггера подключены ко второй схеме И, выход которой соединен со входом счетчика приращения периода, и ко входу схемы управления, первый выход которой подключен ко вторым входам первой группы клапанов, а второй выход - к шине сброса счетчика приращения периода и ко второму логическому входу второго триггера,354412 Составитель И. Горелова Техред Е, Борисова Редактор И. рректор Т. Гревцо ова ппография, пр. Сапунова, 2 аказ 3576/17 Изд. Мо 1475 Тираж 406 ПодписноеЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР Москва, Ж.35, Раушская наб., д. 4/5
СмотретьЗаявка
1501405
В. Н. Лебедев
МПК / Метки
МПК: G06F 7/68, H03K 23/00
Метки: умножитель, частоты
Опубликовано: 01.01.1972
Код ссылки
<a href="https://patents.su/3-354412-umnozhitel-chastoty.html" target="_blank" rel="follow" title="База патентов СССР">Умножитель частоты</a>
Предыдущий патент: Устройство для моделирования конечных автоматов
Следующий патент: Сумматор с обнаружением ошибок
Случайный патент: Способ получения углеродсодержащего материала