318938
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 318938
Текст
ОПИСАНИ ИЗОБРЕТЕНИ К АВТОРСКОМУ СВИДЕТЕЛЬСТВ Союа Соеетокиа Социалистически РеслублииПриоритетОпубликовано 28,Х Дата опубликован Комитет ло делам аобретений и открытий лри Совете Министров СССР,19 Бюллетень М 5.53 (088,8 писания 3 УЪ Авторыизобретеги вленко, Н. А. Танцюра, В. Г. Прибыш и Г. Е. Дромен 3 аявптел иевский государственный университет им. Т, Г. Шевченко УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ ЧИСЕЛ ИЗ ДВОИЧНОДЕСЯТИЧНОЙ СИСТЕМЫ СЧИСЛЕНИЯ В ДВОИЧНУ 1 Овозможность бе лектро нных уст тх регистров, про (двоичное десять) 20 где о - скорость распростр ка по проводу 1;- часто ледовательного кода. Передающая катушка 8 с рователем 7. Приемные кату 25 чены соответственно к усил литель 8 подключен к логи И 11, 12, а усилители 9, 1 но к логическим элемента вторые входы которых заве 30 жения по шине 16 с дешифрпения ультразв а импульсов пос оединена с формишки 4 - 6 подклюителям 8 - 10. Усическим элементам О - соответственм И 13, 14, на ден признак умно- тора 16.(магнитотремя вызвукопровозадержки) Изобретение относится к области вычислительной техники и может быть использовано в электронных вычислительных машинах и устройствах, где необходимо преобразование информации из двоично-десятичной системы счисления в двоичную.Известны устройства для перевода чисел из двоично-десятичной системы счисления в двоичную, в которых операция перевода выполняется либо по программе, либо с использованием сложных схем, содержащих большое количество дорогостоящих элементов.Цель предлагаемого изобретения заключается в упрощении схемы и конструкции устройства, сокращении количества входящих в устройство дорогостоящих элементов и повышении надежности работы устройства.Предлагаемое устройство преобразования целых чисел из двоично-десятичной системы счисления в двоичную состоит из магнитострикционной линии задержки, которая имеет один вход и три выхода, предназначенных для съема содержимого магнитострикционной линии задержки, и одноразрядного сумматора последовательного действия, подключающегося с помощью логической схемы к различным выходам магнитострикционной линии задержки.Такое подключение дастрикционной линии с ходами к сумматору дает з дополнительных сложных эройств, например сдвигающийизвести умножение на 10105 за один цикл.Схема устройства преобразования целых чисел из двоично-десятичной системы счисления в двоичную представлена на чертеже.Звукопровод 1, изготовленный из материа ла, обладающего магнитострикционным эффектом, концами закреплен в демпферах 2, предназначенных для гашения ультразвуковых колебаний. На звукопроводе расположены передающая катушка 8 и приемные ка тушки 4, 6, 6. Шаг расположения приемныхкатушек определяется формулой:Дешифратор 16 подсоединен к выходам счетчика циклов 17 и счетчика тактов 18, подсчитывающего тактирующие импульсы 19. Счетчик тактов соединен со счетчиком циклов 17 через логический элемент И 20, на второй вход которого подан сигнал по шине 21 ввода десятичной цифры,Кодовые шины 22 клавиатуры подсоединены к логическим элементам И 23 - 26. На эти же логические элементы, управляемые признаком сложения по шине 27 с дешифратора 16, поданы соответственно первые четыре такта по шинам 28 - 31 счетчика тактов 18. Выходы логических элементов И 23 - 26 поданы на схему ИЛИ 32, а элементов И 12 и 14 - на ИЛИ 33, выходы которых, в свою очередь, соединены со входными шинами сумматора 34.Выход сумматора 34 подсоединен к логической схеме ИЛИ 35, на второй вход которой заведен выход логического элемента И 11, упр авляемого сигналом рециркуляции (шина) Зб. Выход логической схемы ИЛИ 35 поступает на вход формирователя 7.Перевод целых десятичных чисел в двоичные осуществляется по схеме Горнера:У = а 1010 + а ) 1010 +где и - номер разряда; а; - цифра -го разряда в двоично-десятичном коде; 1010 - основание десятичной системы счисления в двоичной системе.Двоичный эквивалент десятичной цифры поступает на логические элементы И 23 - 26, каждый из которых будет открыт в цикле сложения во время первого - четвертого тактов соответственно. В первые четыре такта счетчика тактов 18 на сумматор 34 поступит последовательно, начиная с младшего двоичного разряда, эквивалент заносимой десятичной цифры. Сумматор 34 производит сложение кода цифры десятичного числа с содержимым магнитострикционной линии задержки, поступающим с усилителя 8 через логический элемент И 12, который управляется признаком сложения по шине 27.Код цифры старшего десятичного разрядапереводимого числа складывается с нулевым содержимым магнитострикционной линии задержки.Сумма с выхода сумматора 34 в виде последовательного кода заносится в магнитострикционную линию задержки через логическую схему ИЛИ 35, позволяющую осуществить либо запись из сумматора 34, либо рециркуляцию содержимого магнитострикционной линии задержки. Цепь циркуляции числа: с усилителя 8, связанного с приемной катушкой 4, на логический элемент И 11, управляемый сигналом рециркуляции (шина 36), с выхода элемента И 11 на схему ИЛИ 35, а затем на вход формирователя 7, соединенного с передающей катушкой 3.Предмет изобретения Устройство для преобразования чисел из двоично-десятичной системы счисления в двоичную, содержащее регистр, логические элементы И и ИЛИ, сумматор, выход которого через первый логический элемент ИЛИ и формирователь соединен со входом регистра, счетчики, дешифратор, входы которого соединены с выходами счетчиков, отличающееся тем, что, с целью уменьшения количества оборудования и повышения надежности работы устройства, регистр выполнен в виде маг нитострикционной линии задержки с двумя 55 60 65 При поступлении сигнала по шине 21 вводадесятичной цифры следующего разряда на логический элемент И 20 с выхода дешифратора 16 подается признак умножения по шине 15, который открывает логические элементы И 13 и 14 для прохождения содержимого магнитострикционной линии задержки сусилителей 9 и 10 на сумматор 34.Добавление приемных катушек 5 и б в10 магнитострикционной линии задержки позволяет получить частичные произведения от умножения на 10 (двоичное два) и 1000 (двоичное восемь), так как расстояние между катушками 4 и 5 магнитострикционной линии15 задержки вносит задержку, равную смещениюсодержимого на один разряд влево, а расстояние между катушками 4 и б - вносит задержку, равную смещению на три разряда влево,и, следовательно, позволяет заменить операцию умножения на 1010 сложением частичныхпроизведений, которое производится за одинцикл.Результат умножения записывается в магнитострикционную линию задержки.25 После окончания умножения на выходе дешифратора 16 появляется признак сложенияпо шине 27, позволяющий сложить код цифры следующего десятичного разряда с содержимым магнитострикционной линии задеря 30 ки.Таким образом, процесс перевода одной десятичной цифры в двоичную состоит из двухциклов: умножения содержимого магнитострикционной линии задержки на 1010, которое благодаря описанному выше расположению приемных катушек 5 и б на магнитострикционной линии задержки заменено сложением частичных произведений, и сложениядвоичного эквивалента десятичной цифры с4 О содержимым магнитострикционной линии задержки от перевода цифр старших разрядов.Последняя вводимая цифра, независимо отколичества предшествующих, будет сложенас предварительно умноженным на 1010 содер 45 жимым магнитострикционной линии задержИспользуя описанное устройство, можно переводить числа любой разрядности, котораяограничивается максимальным количествомбит, записываемым в магнитострикционнуюлинию задержки, т. е. ее длиной,318938 Составитель Н. Попов Корректор Е. Михеева Тсхред 3, Тараиенко Редактор Б, Нанкина Заказ 3846/3 11 зд.1513 Тираж 473 ПодписносЦНИИПИ Комитета по делам изобретений и открытий прп Совете Министров СССРМосква, )К, Рауп 1 ская наб., д. 4/5 Типография, пр. Сапунова, 2 дополнительными выходами, первый дополнительный выход и основной выход которой соединены через первый и второй логические элементы И и второй логический элемент ИЛИ с первым входом сумматора, а второй дополнительный выход через третий логический элемент И соединен с первым входом 6третьего логического элемента ИЛИ, второй, третий, четвертый и пятый вход которого соединены с выходами четвертого, пятого, шестого и седьмого логических элементов 5 И, выход третьего логического элементаИЛИ соединен со вторым входом сумматора.
СмотретьЗаявка
1386555
МПК / Метки
МПК: H03M 7/12
Метки: 318938
Опубликовано: 01.01.1971
Код ссылки
<a href="https://patents.su/3-318938-318938.html" target="_blank" rel="follow" title="База патентов СССР">318938</a>
Предыдущий патент: Устройство для преобразования кодовых сигналов
Следующий патент: Устройство для преобразования двоичного кода в избыточный циклический код
Случайный патент: Коник лесозаготовительной машины