265965
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 265965
Автор: Кислюк
Текст
ИЗОБРЕТЕ ТОРСКОМУ СВИДЕТЕЛЬС от авт. свидетельства9.Ъ.1968 ( 1243859/18-24) виси мое л, 21 а 4, 22/04 аявл Приорите МПК Н 041 т 1/10 УДК 538.563(088,8 йомитет по делам изобретений и открытий при Совете Министров СССР17,111.1970, Бюллетеньуоликов Дата опубликования описания 1.Л 1.1970 второбретения. Кислю Заявител ТРОЙСТВО ДЛЯ ПРИЕМА ДИСКРЕТН ФОРМАЦИИ с присоединением заявкиИзобретение относится к области радиотех-.ники.Известны устройства для приема дискретной информации, содержащие коррелятор фазового пуска, анализатор ошибок, блок управления, корректор, накопитель информации,накопитель сигналов достоверности, блок выбора и коммутатор. Сложение информацииосуществляется при помощи кодов с обнарухкением ошибок, Недостатком таких устройств является их заниженная помехоустойчивость,Сущность изобретения заключается в том,что прием кодовых комбинаций производитсяс исправлением ошибок и последующим выбором наиболее достоверного экземпляра. Навыход устройства проходит тот сигнал, длякоторого сумма числа ошибок, исправленныхв кодовой комбинации и фазовом пуске, минимальна. 20Предлагаемое устройство отличается от известного тем, что в нем первый выход ошибоккорректора подсоединен через накопитель сигналов достоверности ко входу сложения блока выбора, второй выход ошибок корректора 25подсоединен ко входу вычитания блока выбора, первый выход блока управления подсоединен ко входам коммутации первого и второгоанализаторов ошибок, второй выход блокауправления подсоединен ко входам считыва- ЗО ния первого и второго анализаторов ошибок, выходы блокировки первого и второго анализаторов ошибок подсоединены через ключи считывания ко входам сложения и вычитания блока выбора. Это позволяет уменьшить число непринятых знаков.На чертеже приведена функциональная схема предлагаемого устройства. Схема содержит коррелятор 1 фазового пуска, выход 2 ошибки коррелятора фазового пуска, анализаторы 8 и 4 ошибок, выход 5 блокировки анализатора 4, выход б пускового импульса коррелятора 1, блок 7 управления, выходы 8 и 9 блока 7, корректор 10, выход 11 управления корректором, выходы 12 и 18 исправленных знаков корректора, накопитель 14 информации, выходы 15 и 1 б ошибок корректора, накопитель 17 сигналов достоверности, коммутатор 18, блок 19 выбора, вход 20 сложения блока, ключи 21 считывания и вход 22 вычитания блока 19,Устройство может работать в одном из пяти режимов. В коррелятореосуществляется суммирование по модулю 2 принимаемой последовательности символов с генерируемым в нем образцовым сигналом фазового пуска, Результат суммирования с выхода 2 ошибок коррелятора поступает на входы анализаторов ошибок. В 1-м режиме работает анализатор 4. Если число 1 превышает кратность5 10 15 20 25 30 35 40 45 исправляемых ошибок в сигнале фазового пуска, то на выходе 5 блокировки анализатора ошибок вырабатывается сигнал, который проходит в коррелятор и блокирует выход б пускового импульса коррелятора. В противном случае пусковой импульс поступает в блок 7 управления, и устройство переходит во 2-й режим работы, При этом с выхода 8 блока управления подается сигнал на входы коммутации анализаторов ошибок, в результате чего к коррелятору подключается анализатор 3 взамен анализатора 4. Кроме того, с блока 7 па корректор 10 по цепям от выхода 11 поступают синхронизирующие сигналы, благодаря чему обеспечивается возможность исправления ошибок в знаках 1-го экземпляра сообщения. С выхода 12 исправленные знаки поступают в накопитель 14 информации. Одновременно с выхода 15 ошибок корректора сигнал числа исправленных символов (для кода с исправлением одиночных ошибок это 0 или 1) поступает в накопитель 17 сигналов достоверности. В момент окончания приема 1-го экземпляра сообщения устройство переходит в 3-й режим (у;у означает момент перехода устройства из у-го в у-й режим работы) соответствующий приему 2-го экземпляра сигнала фазового пуска.Если в интервале времени Т после момента окончания приема 1-го экземпляра на выходе 6 появляется пусковой импульс, то устройство переходит в 4-й режим. Отрезок времени Тпрсдставляет собой максимально возможный интервал между двумя экземплярами одного и того же сообщения. При этом исправленпые знаки 2-го экземпляра сообщения с выхода 18 корректора поступают одновременно со знаками с накопителя 14 на коммутатор 18, из которых паиболес достоверный (определяется сигналом с блока 19) проходит на выход устройства.На вход 20 сложения блока выбора поступает сигнал а, (а=О или 1 - число исправленных ошибок в 1-м экземпляре знака) с накопителя 17 и сигнал Лу с анализаторов ошибок через ключи считывания, где Лу = =у, - у при у,)у, и Лу,=0 при у,(у у -число исправленных ошибок в Й-м экземпляре сигнала фазового пуска. На вычитающий вход 22 поступает сигнал а (а,=О или 1 - число исправленных ошибок во 2-м экземпляре знака) с выхода 1 б корректора и сигнал Лу с анализаторов ошибок через ключи считывания, где Лу -- у, - у, при у)у, и Ау=О при у(у.Для формирования сигналов у на входы считывания анализаторов ошибок подаются пачки импульсов считывания с выхода 9 блока управления.В блоке выбора образуется число р=у -- у;+а, - а,. В зависимости от знака р подается сигнал управления на коммутатор 18. Если р)0, то на выход устройства проходит знак 2-го экземпляра сообщения, в противном случае - 1-го.Если в интервале Т после момента окончания приема 1-го экземпляра на выходе б пусковой импульс не появляется, то устройство переходит в 5-й режим. При этом информация с накопителя 14 через коммутатор 18 поступает на выход устройства. Предмет изобретенияУстройство для приема дискретной инфор. мации, содержащее коррелятор фазового пуска, анализатор ошибок, блок управления, корректор, накопитель информации, накопитель сигналов достоверности, блок выбора и коммутатор, отличающееся тем, что, с целью уменьшения числа непринятых знаков, первый выход ошибок корректора подсоединен через накопитель сигналов достоверности ко входу сложения блока выбора, второй выход ошибок корректора подсоединен ко входу вычитания блока выбора, первый выход блока управления подсоединен ко входам коммута. ции первого и второго анализаторов ошибок, второй выход блока управления подсоединен ко входам считывания первого и второго ана лизаторов ошибок, выходы блокировки первого и второго анализаторов ошибок подсоединены через ключи считывания ко входам сло. жения и вычитания блока выбора.. Г. Михайлова Техред А. А, Камышникова Корректор Л. И. Гаврилова Редакто Типография, пр. Сапунова Заказ 1654/10ЦР 1 ИИПИ Коми Тираж 480о делам изобретений и открытийМосква Ж, Раушская наб., д ПодписноеМинистров СССР
СмотретьЗаявка
1243859
Л. Д. Кислюк
МПК / Метки
МПК: H04B 1/10
Метки: 265965
Опубликовано: 01.01.1970
Код ссылки
<a href="https://patents.su/3-265965-265965.html" target="_blank" rel="follow" title="База патентов СССР">265965</a>
Предыдущий патент: Измеритель глубины модуляции
Следующий патент: Преобразователь частотб1
Случайный патент: Способ производства кондитерских изделий