189622
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 189622
Текст
Оп ИСАНИ ЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Саветскик Сациалистическиа Республик,Ч 11.1965 ( 1017341/26-2ением заявкиЗаявленос присоед ПК б 061 Комитет по делам обретеиий и открытийритет К 681.142.07 53 08 Бюллетень М но-исследовательский институт счетного машиностроени Заявитель АНАЛОГО-ЦИФРОВОЙ ПРЕОБРАЗОВАТЕЛ, цифр ии по схеме одится посвыполнениюеобр азова ни Известные аналого-цифровые преобразователи, работающие по принципу следящего преобразования или поразрядного кодирования, обладают рядом недостатков. При следящем преобразовании время преобразования зависит от количества разрядов, а при поразрядном кодировании повышаются динамические ошибки,Предложенный преобразователь, построенный на использовании как поразрядного кодирования, так и следящего преобразования, позволяет сделать характеристики устройства, близкие к оптимальным как по времени, так и по динамической ошибке. Для этого в нем выходы устройства управления соединены с единичными входами триггеров запоминающего регистра реверсивного счетчика через схемы совпадения, вторые входы которых связаны с нулевым выходом дополнительного триггера регистра, единичный выход которого подключен к управляюшим входам схем совпадения, связывающих вход и шины сложения и вычитания реверсивного счетчика с формирователями этих сигналов, а также тем, что выходы схемы управления через собирательную схему связаны с входом реверсивного счетчи ка, при этом вход схемы управления соединен через собирательную схему с клеммой внешнего запуска и с последним выходом самой схемы управления, для чего второй вход собирательной схемы подключен к этому выходу схемы управления при помощи устройствасовпадения, управляющий вход которого через элемент задержки связан с выходом до 5 полнительного триггера регистра.На чертеже показана схема описываемогопреобразователя.Она содержит схему 1 сравнения сигналов,триггер 2 потенциальный, схему 3 совпадения,10 схему 4 управления, формирователь 5 сигналов, диодную собирательную схему б, аналого-цифровой преобразователь 7 с поразрядным кодированием, линию задержки 8 оаналоговый преобразователь 9,15 Основу устройства составляет аналого-цифровой преобразователь с поразрядным кодированием, построенный по известной схеме. Онвключает в себя цифро-аналоговый преобразователь, схемы сравнения 1, триггерный ре 20 гистр 2 т и схему совпадения 34. Управляющие сигналы для преобразователя с поразрядным кодированием формируются схемой 4 управления и поступают через устройство совпадения на единичные входы триггеров25 2 и на вторые входы схемы совпадения 34.Операция поразрядного кодирования входного сигнала осуществляется известным спосо.бом.Переход к операц "ЗО следящего пр я произвле выполнения поразрядного кодирования, длячего триггер-регистр 2 т, построен по схемереверсивного счетчика.Управление шинами сложения (+) и вычи.тания ( в ) счетчика производится сигналами,поступающими через схемы совпадения 3, отформирующего устройства 5. На вход устройства б подается усиленный сигнал рассогласования с выхода схемы 1 сравнения. Входныеимпульсы реверсивного счетчика формируютсясхемой 4 и через диодную собирательную схему б и схему совпадения 3 поступают насчетный вход триггера младшего разряда 2,Процесс преобразования начинается с момента подачи сигнала Измерение через схему б, на вход схемы 4.Генерируемые схемой управления импульсыпоследовательно поступают по выходным шинам в преобразователь 7. С приходом последнего импульса (и+1) заканчивается процесспоразрядного кодирования и устанавливаетсяв единичное состояние вспомогательный тригогер 2, ,Чтобы переключить схему в режим следующего преобразования выходными сигналамитриггера 2,д запираются схемы 3 .- и открываются схемы 3 и 3;. Входные импульсы, поступающие через схему совпадения 3на счетный вход триггера 2, младшего разряда реверсивного счетчика, генерируютсясхемой управления при повторном ее запуске.Поворотный запуск схемы управления для генерации серии входных импульсов счетчикапроизводится сигналом, поступающим на диодную собирательную схему 6 с выхода схемы 3 которая сразу же после формированиязапускающего импульса запирается задержанным линией задержки 8 выходным сигналомтриггера 2,. 1(оличество импульсов на входе реверсивного счетчика следящего преобразователя определяется числом входов в схеме б 2) но не может быть больше величины лравной числу разрядов в коде выходного числа.Время преобразования в предлагаемом устройстве определяется суммой Т - пТ, ++ИТ,1896224где Т, - время исполнения одной операции сравнения, равное интервалу между двумя соседними импульсами схемы управления;и - число тактов поразрядного кодирова 5 ния;пТ -- время выполнения поразрядного кодирования;Й - число тактов следящего кодирования;ИТ - время выполнения следящего кодиро вания.Предмет изобретения151. Аналого-цифровой преобразователь, содержащий схему сравнения, цифро-аналого.вый преобразователь, триггерный регистр, схемы совпадения, собирательные схемы и 20 устройство управления, отличающийся тем,что, с целью уменьшения динамических погрешностей и последовательного использования операций поразрядного и следящего преобразования, выходы устройства управления 25 соединены с единичными входа ми триггеровзапоминающего регистра реверсивного счетчика через схемы совпадения, вторые входы которых связаны с нулевым выходом дополнительного триггера регистра, единичный вы- ЗО ход которого подключен к управляющим входам схем совпадения, связывающих вход и шины сложения и вычитания реверсивного счетчика с формирователями этих сигналов.2. Устройство по п. 1, отличающееся тем, 35 что, с целью осуществления следящего преобразования после поразрядного кодирования, выходы схемы управления через собирательную схему связаны с входом реверсивного счетчика, при этом вход схемы управления 40 соединен через собирательную схему с клеммой внешнего запуска и с последним выходом самой схемы управления, для чего второй вход собирательной схемы подключен к этому выходу схемы управления при помощи уст ройства совпадения, управляющий вход которого через элемент задержки связан с выходом дополнительного триггера регистра.189622 Жабер Составитель С, ЖовинскииРедактор Л. А, Утехина Техред Т. П. Курилко Корректоры; С. М. Белугинаи Г. Е. Опарина Типография, пр. Сапунова Заказ 4148714 Тирак 1075 Формат бум. 60(90/аЦНИИПИ Комитета по делам изобретении и открытиМосква, Центр, пр. Серова бъем 0,24 изд. л, Подписное прп Совете Министров СССР 4
СмотретьЗаявка
1017341
МПК / Метки
МПК: H03M 1/48
Метки: 189622
Опубликовано: 01.01.1966
Код ссылки
<a href="https://patents.su/3-189622-189622.html" target="_blank" rel="follow" title="База патентов СССР">189622</a>
Предыдущий патент: Запоминающее устройство цифровой вычислительной машины с блоком контроля
Следующий патент: 189623
Случайный патент: Способ предотвращения загустевания упаренной магнийсодержащей эктракционной фосфорной кислоты