Устройство для приема сигналов относительной фазовой телеграфии
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1706051
Автор: Ледовских
Текст
(51)5 Н 04 1. 27/22 ОПИСАНИЕ ИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМПРИ П 4 НТ СССР(71) Воронежский политехнический институт(54) УСТРОЙСТВО ДЛЯ ПРИЕМА СИГНАЛОВ ОТНОСИТЕЛЬНОЙ ФАЗОВОЙТЕЛЕГРАФИИ(57) Изобретение относится к технике связи и может использоваться при построении приемников с повышенной помехоустойчивостью. Целью изобретения является новы. шение помехоустойчивости. Устройство содержит приемник 1, согласованный фильтр 2, блоки 3 и 11 вычисления косинуса разности фаз, компараторы 4 и 12, блоки 5 и 7 задержки, синхроблок б, блок 8 выбора минимума, ключ 9, регистр 10 сдвига, сумматор 13 по модулю два и прерыватель 14. Цель достигается за счет обнаружения ошибок по результатам сравнения сигналов на выходах блоков 3 и 1 в блоке 8 выбора минимума и их исправления в сумматоре 13 по модулю два. 2 ил.1 И)бретение относится к технике связи может использоваться нри построении 3 риечникон ОФТ сигнаг)ов с повышенной Нче оустоцвостью.11,)ь изобртения повышение помехуст ойц и ности.1 д фиг. 1 нриведенд структурнзя э.)ект.ицескдн схема нрелложеннио устройства; нд фи 2 временныс диаграммы, поясник)нси( е)0 работу.Лс)рост)30 цдержи) приечник 1, соглал)ш;)ныи филь)р 2, нервыи б,н)к 3 ныцисле. нии ки инлсд р;)з)ис)и фдз, первый кочпа. р;)гор -1, )ц рвый блок 5 задержки, синхробг)ок 6, вгорой блок 7 задержки, блок 8 вы 60 рд чинимлмд, клюц 9, регистр 10 сдвига, )3)орой блок 11 выцисления косинуса раз. )ин") и фа (ВВКРФ), второй кочнардтор 12,,с ройс) )и лли нриемд ФГ си)налив р;160 г;иг сл(,су к)шиы обр)зоч..Нгнд.) С)Ф 1 (фиг. 2 и) с длительнстьк и)фо,мационных нюсь)Г)ок, равной длите,)ьнс) и инОрл)1)цонцх сичволои Т нд нер; 00(и сорон(., нос,1 е он Гимл 3 ной 1)ильтр,н)ии со),)д( овн нол) фи.)ь Гре 2 нос Г) н)1( Г н;3 и(р)31,)с 3)холы 1 эВКРФ 3 и 1 Иеосредст.1) н):.О. и нд тор),)е их в;оды с 33)ержко) )и ии ч(ни, оог)3 гственно рдвшй 7 и 27. В реу )ь)д е и чоленты, (оот)3 )с)вую)цие 1),3)0,И)л ичну,)ьсдм синхро 6.)ок; (2 6), н;3 выхо.ц блока 3 дествук) си 1- 1)д ы, нроиор)иин;)линце ксинусдм рдзнос)и 3 сл(жных но вречени выходных си)- нн(: 1",2,1,. ит д (фи) 2 н),;ш и,) )1(к;) 11 си) н)3.)ь), ироири)н;3,)ь- )11,1 Ко ИН)Р)1 НОС Г фДЗ 1)Ь)ХОД)Ь 1 . И) Н)1- 11 )1, 11 1); , 1) )3 11 есе 11 1 ь) х 11 3 1) ы ( н и 1)1 И )1)р И,),1,11,1) 2 7 1 - 3, 2 - 4, . и( 1131 ) . 1., ) и )и СИ 1131)л 11 10.)ож 1(Г 11 н 11,0 1 3 к () 1 1 ; ) р , 3 1 О 11 х 1 и 1 2 13 Ы 0 л 1 е 1 Г Ь) . П И1 13 и 51 ин ) р 1)л)1)л. 1)ои 6,)ок Г) форм и р 10)С 51 1И)еО 1 Ь)0 Т, и НРО)инол) ,31 1 й ()и)ег)ьнОС)и1 1 11 1) с 11)1 ) Одерж)31 Гри р р 5)д)Л К И 1 ,1 И ;1 Рл) КИ ВХОДНО)0 И)Н)3,1): 3:) 1 1 13 3 1 х11 е 1 ) )и )( ) Р (1 3 Р 5 . ; 3 1 еи с т Р111:1 16 1.1(Кки 3 и с выхОд 3 второп) 1 и 1;3 11)33)с(ыыиРх к)тс)1 но ыО,ч,130лк) 1, ,)оке 13иь) холин) л) иГИ),10 л) коыидр,)гор;12 11 дн;)л(н оноы (или дискретно-андлог)иы, ) дкгиру( чоч выходныл)и ичнульсаыолок;) 6) блке 7 (дд( ржкн осу шествляети )ии) )н в)н ч ни сигналов (фиг 2 ) на )Н) рв 3, вречени Г110511(н ни)Йи) н)3,1 и с 1 Гнд,) с вход 3,1 и 111 1.(, 1) ж к 1 3 1)1 1 н ) 11 0 . т13( Г 11 д в х 0,ы 6 ик;) 8, г.) ср;)инивдк)гся и;)бсо,)кгному 3 ш и ник с иыхо )ныл)игн;моы о,н)кд 11 113 ример, н лЫ н), (0033 тсгл)03)с лей , гвикц 1)3 р)0) о 1;)к)оного импу,)ьс;) фи)2 61, и и ы (р,)инииик)гся 3 нГ)ь) 1-, 2).3 и 3.,1. В ;)висиысги О) т)О, какой из 1 К Р 3)НИ)3131)Х И)Н(1,10 В ОК)1 КЕТС 53 ЫИ)л);).13)11)л), 13 6,1)ке ( Орчр) етс 51 (игн;.)нз нервом, втором или третьем выходе.Если в момент действия тактового импульса (фиг. 2на выходе блока 13 и нд первом (втором) выходе блока 8 действуют сигналы 5 1, то считается, цто один из символов, поступивших с выхода блока 4, принят с ошибкой 11 ри этом выходной сигнал блока 13 проходит цсрез прерыватель 14 и открывает клк)ц 9Б результате этого сигнал с первого (второго) и)хода блока 8 изменяет через ключ состояние первого (второго) разряда регистра 10 на противоположное, а блок 14 иод воздействием сигналов с третьего выхода блока 8 (О) с выходов блока 13 и 6 запрешает прохождение сигнала сумматора 3 на вхол кс)кэца 9 на один такт (фиг. 2 а).3)т м осушествляется считывание ин.форыдции с выхода регистра 10 сд)гз (фиг 2 ) 11 о шине регистрО - ключ) Ид 20 вхолы к.)к)цд 9 передается инфорл)дция о состояниях первого и второго разрядов рсистра 10. 11 ри нулевых сигналах на первом и второч выходах блока 8 изменение состояний разрядов регистра 10 не происходит, д в блоке 14 не вырабатывается сигнал прерывания на олин такт.бнзружение ошибок в устройстве производится в сучлаторе 13 по модулю два, з иснрдв.ц ние ошибок -- ио результатам срав)цния выходных сигналов ЬВКРФ 3 и1 30леленноы тдк)е ошибка обнаружена и исправлена, то )ксрсдством ирерывдте.)я 14 кун)есгвляется запрет исправления ошибок нд олин слеллкпций такт.7 ор)37,)а и:с)67 тнп)35,) С РОИС 1130 ДГ 1 Я НРИ(Ма СиНД.)013 (ТНОС 1- )ельно фдзовой телегрдфии,э,сер 3 д шее ИК,(ЛОВЗПГЕЛЫИ СОЕДИ)Ц ННЬ)Е 3)РИС)ИК, О, 11)С 0 В 1 Н Н Ы И ф И. 1 Ь Т Р, НР В Ы й О, 10И Ы Ц И С, 1(.ни 5 КО(инчс)3 р)3 )ности (1)Зз и иер 3 ьи кОчна рд)ор ериый блок задержки, выход кпорого 3)одкг)ю)ен к второму входч нервно ОЛОК)1 ВЬ 1 ЦИСЛЕНИЯ КОСИН (Д РДЗ НОСТИ фзд, и синхроблок, выход которого соединен с 45 вторыч вхолол первого кол)паратора, а выход сог.)дсованного фильтра подключен к )холам первого блока задержки и синхроблокд. отличающееся тем, цто, с целью нов). 1) ния помехоустойчивости, введены последовательно соединенные второй блок 5 О .ддержк)3, блок выбора минимума, ключ ирегистр сд,н а, выход которого являетси выходом устройства, и последовательш) соединенные второй блок вычисления косинуса разности фаз, второй компаратор, сумматор по ыоду,)к) два и прерыватель, вы.,од кого.55 рого нодклкцен к соответствуюсему входуКГ)кэа, выходы согласованного фильтра и первого блока задержки соединены соответственно с первым и вторым входами второго блока выцисления косинуса разности фаз,1706051 6и регистра сдвига, выход первого компаратора соединен с третьим входом регистра сдвига, второй и третий выходы котороо подключены соответственно к втором у и третьему входам сумматора по модулю два, а остальные выходы регистра сдвига соеди нены с соответствующими входами ключа. аа1 5-б Гоставитсчь И Котиковехрд А, Кранчтк Корректор Л Пилипенко краж Г 1 одписное Редактор Заказ 205 лемеш ВНИИПИ Госуд Г 1 роизводствеарственного комитета по изобретениям 13035, Москва, Ж - 35, Раушская нно.издательский комбинат Патент, г выход которого подключен к соответствующему входу блока выбора минимума, выход первого блока вычисления косинуса разности фаз соединен с первым входом второго блока задержки, выход синхроблока подключен к вторым входам второго блока задержки, второго компаратора, прерывателя и окргятиям зрн ГКНГ О(;Р наб, д. 45Ужгород, ел Гагарина, 101
СмотретьЗаявка
4765262, 04.12.1989
ВОРОНЕЖСКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ
ЛЕДОВСКИХ ВАЛЕРИЙ ИВАНОВИЧ
МПК / Метки
МПК: H04L 27/22
Метки: относительной, приема, сигналов, телеграфии, фазовой
Опубликовано: 15.01.1992
Код ссылки
<a href="https://patents.su/3-1706051-ustrojjstvo-dlya-priema-signalov-otnositelnojj-fazovojj-telegrafii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для приема сигналов относительной фазовой телеграфии</a>
Предыдущий патент: Устройство для формирования частотно-телеграфных сигналов
Следующий патент: Устройство для квазикогерентного приема сигналов с частотно фазовой манипуляцией
Случайный патент: Высоковольтное коммутационное устройство