Цифровой преобразователь сигналов частотных датчиков

Номер патента: 1684711

Авторы: Кирин, Михотин, Прокофьев

ZIP архив

Текст

(56) Ермолов Р.С. ЦЛ,: Энергия, 1973,с.Авторское свидеЛ 3. 529558, кл. Н 03 М Изобретение относится к электроиэмерительной технике и может быть использовано в измерительных приборах, преобразователях и системах для частотных датчиков с нелинейной функцией преобразования,Цель изобретения - повышение точности преобразования.На фиг. 1 представлена функциональная схема цифрового преобразователя сигналов частотных датчиков; на фиг, 2 временные диаграммы его работы,реобразователь сигналов ков содержит генератор 1О-триггер 2, первую линию мирователь 4 интервала вревания, формирователь 5 имсчетчик 6 импульсов, вторую ки, постоянное запоминаю, /п 11 двлаемый делитель 9) ЦИФРОВОЙ ПРЕОБРАЭОВАТ-.1 ГНАЛОВ ЧАСТО 111 ЫХ ДАТЧИКОВ ) Изобретение относится к электроиэме рительной технике. Цель изобретения повышение точности преобрдзовдния Цифоовой преобразователь сигналов чдс тотных датчиков содержит постоянное запоминающее устройство 8 регистр 10 первый счетчик 11 импульсов, второй счет. чик 6 импульсов. Ввнедение генератора 1 опорной частоты, О-триггера 2, первой линии 3 задержки, формирователя 4 интервд ла измерения, формирователя 5 ил 1 пупьсов, второй линии 7 задержки, упрдвляел 1 аго де лителя 9 частоты возволяет повысить точность преобразователя. 2 ил. частоты, регистр 10, первый сче чик 11 импульсов,Выходы первою счетчикд 11 импульсов соединен с информационными входами регистра 10, выходы которого являются выходдлв 1 устройства, информационный вход О-тригге.ра 2 является входом устройства, вход синхронизации О-триггера 2 соединен г, выходом генератора 1 опорной частоты, первьгм входом формирователя 4 интервала времени преобразования, входом синхронизации управляемого делителя 9 частоты, выход О триггера 2 соединен со входом перРой линии 3 задержки и вторым входом форГлирователя 4 интервала времени преобрдзовдч 1 я, выход которого соединен с входол 1 Фгрля 1 ропдтелч 5 импульсов, входами разрешен ич сч тд пер вого и второго счетчиков 11. 6 пл 1 пУР сов счетный вход второго счетчика Б оч 1 уг гов соединен с выходом первой винно 1ки, а выходы - с адресны и чЯН О0 3 Д 1 О Л 1 И Н С Ю Щ Е Г 0 / С Т ) 0 Й С: Г СЭ ) 8, В Ы Х О- д которосо соединены с уцдвллющим 1 эходдг)и упрдвчег 1 осо делисс,лл 9 час)огы, дыход которого соединен со счетныг 1 вх)- дом первого счетчика 11 импульсов, вход усднос и нуля косорого соединен со входом установки нуля второго счетчика б имсульсо 1, входу установки нуля управляемого делителя 9 чэстогы и выходу Гп арой линии 7 задержки, вход которой с)Одицец со входом синхроци здцли регистра 10 и выходом форк 1 ировдтелл 5 импульсов,Преобразовдтсзль работдес следующим образом.Переклсо ения элементов схемы таксцруютсл игсуссьсдс)с сенераторд 1 оцг)рнсй частоты. Длч Обес(10 ниЯ сик)но 1 и безсбойной рдбог усОс:т д ипульс члссоты 1 х ф 1, 2, д) с 0,"тус.з) цд. цг"тивый вход ) ) рис сера 2, на ыходе коО- рого они появляются синхроо с имсульсдми Ос 0)цо 1 чдс) Оты сене)э)д 1,В гсоме с поступления 1-го с 1 цульсд частоты )с фоРмиРователь 4 начинае) вьРдбдтмать фиксироднцый интервал ремени 1; (с)иг. 2, б), течонсе которого счетчик б цодсчигывдет количество импульсов цреобрдзусс 1 ой чдстоты 1 х, поступивших эд время л, 10 дс)т срос 1 сход 1 т сдчицдя с 1- 0 поступившего имгульсд, тдк как персдл пиния 3 эддержки малс)й длител,нос ги) обеспечивает поступление даноо мцульсд д счетный вход после того, кдк переключцлсл формирователь 4 и устаоиле сигдл ца входе разрешения счета б )кд 6 Быхгдцой Н-)а с)ЯС)ЦЫй КОД С Ет ИКД 6 С)ОДЕ)СЛ НД адресные входы Постолного здогсд 0. щего устройства ), .д выходах ко)опогп формируетсл У-эдзрлдный код, упраллющий, в своо очер дь, рабо)ой делителя 9 дстоты,дкиг 06)дзоси, код 1 д в хс)ддх с сепикэ б иэ;1 эслегся в гломенты цосуления импульсов частоты сх по закону 1, 2, Э. , а нд управляющих входах;.,елителя 9 подается воспроизводимый здсОсгдсощим устройством 8 код Г 1, изсенлющийся го закону1, 7, 19, ., (31 - 3 ь 1), ., (1) где - номер периода (фиг. 2, в).Управляемый делитель 9 частоты осу ществляег деление частоты Ьо в соответствии с функцией преобрдзования=-Гв Р) ГДЕ Йсп - МаКСИМаЛЬНЫй КоэффИЦИЕНт ДЕЛЕ- ния; )1 - выходная чдстога делителя 9,Вследствие этого Г теченис. интервала времени преобразования 1, Пд сэс с)дсэ де 10 15 20 л.целя 9 ырабатыдк)тсл импульсы частоты ;, возрастающие г, уеличецием порядкового Омерд 1 периода час цэс , э соответствии с рядом 1) (фиг. 2, с).Импульсы частосы б Подсчитываютсл чегчиком 11 с,фиг, 2, д), работа которосо разрешается в течение ипервдла вреглеци 1 формирователем 4, По окончанию интерад сэ)ег.ецл 1 Т+о)1 иросэдгелелл 5 вырдбдтс,лается импульс, церецисывающий код с выходов счетчика 11 на выходы регистра 10 Ддсгый код предстдвллег собой результат цреобразованил Ы, пропорциональный квадрату значения частоты 1 Лмгульс фор.1 ирователя 5, сройдл линию 7 задержки устанавливает в нулевое состояние счетчи- КИ б И 11, до 1 ЕсЬ чдСТОГЫ 9, ПОдГОГдЛИ- вдл. )аим обрсэз.1 усрг)сгво к Нооглу ик,у рдбоы Циф)ос)ос Г)еос)разо)атель сигналов частогцых дгт)ХОГ соде)ждщий пос)ояг- нос запоминающее устройство, первый счетчик имцульсо. ыходь которого соединены с инфо;)мдционныгли входагли регистра, выходь которого лллотся выходами устройс.вд. д тдкж Ясэи сче)чик импульсов, о т л и ч а о в. 1 и с я тем, что, с целью повыше ия Оос 1:)еобрдзоасия, в несо введены генератор опорной частоть, 0- срисс.е), пепэдя и втордя линии задержки, )Оргирсвггель ин ервдлд времеи преоб- )ЭЗОИл, с)орГИИ)ОЕЭа ГЧ 1 Ь ИМПУЛЬСОВ, УП- равляемый дели) ель часто) ы причем ВХОДОГ 1 УС)ОйСТД ЯВЛЯЕТСЯ Ифо)МДЦИОН- ый с:.с)д с.)-тригерд, вход синхронизации которого соединен с в,ходог 1 генератора опорной частоты, первыи входом формирователя интервала времени преобразования, входом синхроциздци управляемого делителя частоты, выход )-триггера соединен с входом первой линии задержки и вторым модом формирователя интервала времени преобразования, выход которого соединен с входом формирователя импульсов, входами разрешения счета первого и второго счетчиков игл)ульсов, счетный вход второго счетчика импульсов соединен с выходом первой линии задержки, д его выходы соединены с адресными входами постоянного запоминающего устройства, выходы которого соединены с управляющим входом управляемого делителя частоты, выход которого соединен со счетным входом первого счетчика импульсов, вход установки нуля которого соединен с входом установки нуля второго счетчика импульсов, входом установки нуля управляемого делителя час 2530г10Ч 551681711 зации регистра и выходом 1 оп.". пп,л 1 1.импул ьсов. тоты и выходом второй линии задержки вход которой соединен с входом синхрони Фт М ловьетал тор М,Шароеи К Редактор В.Сеглян Подписноеениям и открытиям при ГКН 1 ГССРкая наб., 4/5 Тираж рственного комитета и 113035, Москва, Ж

Смотреть

Заявка

4726028, 27.07.1989

ПЕНЗЕНСКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ

МИХОТИН ВЛАДИМИР ДМИТРИЕВИЧ, КИРИН ЮРИЙ ПЕТРОВИЧ, ПРОКОФЬЕВ ОЛЕГ ВЛАДИМИРОВИЧ

МПК / Метки

МПК: G01R 23/02, H03M 1/50

Метки: датчиков, сигналов, цифровой, частотных

Опубликовано: 15.10.1991

Код ссылки

<a href="https://patents.su/3-1684711-cifrovojj-preobrazovatel-signalov-chastotnykh-datchikov.html" target="_blank" rel="follow" title="База патентов СССР">Цифровой преобразователь сигналов частотных датчиков</a>

Похожие патенты