Двухполупериодный преобразователь фаза-код
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
/Ц в УЕИМйдц 0 НИЕ ИЗОБРЕТЕ И ВИДЕТЕЛЬС ВТОРСНО ованных роник тиков измере ия слвиг овосибирс илетельство ССС 1 01 )х 25/00, 19 ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(7) Томский институт автоматсистем управления и радиоэлек(57) Изобретение может быть использовано нри созлании фазометров и устройств вылеления информации фазовых ралиотехнических систем. Двухполупериолный преобразователь (ДППП) фаза - -кол солержит ДППП 1 фаза - интервал времени, лвухканальный блок 2 квантования, включающий элементы И 8, 9 и генератор 10 счетных импульсов, блок 3 логической обработки, включаюгций элементы И 11, 13, элемент И.1)И 12, инвертор 14, элемент И И 4, лелитель 5 частоты на лва, включающий триггер 15 и элемент И 16, счетчик 6 и времязалающий блок 7, включаюп 1 ий формирователь 17 времени преобразования и генератор 18 тактовых импульсов. ДППГ фаза - код имеет новыгненную точность. 2 ил.Изобретение относится к радиоизмерительной технике и может быть использовано при создании фазометров и устройств вь:- деления информации фазовых радиотехнических систем.Цель изобретения - повышение точности преобразования двухполупериодного преобразователя фаза в к.На фиг. 1 представлена структурная схема устройства; на фиг. 2 - временные диаграммы сигналов (для входной разности фаз больше 180) в отдельных точках указанной схемы.Двухполупериодны й преобразователь фаза - код содержит двухполупериодный преобразователь 1 фаза - интервал времени, выходы которого соединены с первым и вторым входами двухканального блока 2 квантования, блок 3 логической обработки, первый выход которого соединен с одним из входов элемента ИЛИ 4 непосредственно, второй соединен с другим входом элемента ИЛИ через триггерный делитель 5 частоты на два, а входы подключены к выходам двухканального блока 2, счетчик 6, импульсный вход которого подключен к выходу элемента 4, а установочный объединен с входом времязадающего блока 7 и подключен к цепи син хронизации устройства, при этом выход времязадающего блока 7 соединен с управляющим входом двухканального блока 2. Двухканальный блок 2 содержит два эле мента И 8 и 9, первые входы которых объединены и подключены к выходу генератора 1 О счетных импульсов, вторые соединены соответственно с первым и вторым выходами блока 1, третьи объединены и образукт управляющий вход блока 2, соединенный с выходом блока 7, а выходы элементов 8 и 9 соединены соответственно с выходами блока 2.Блок 3 выполнен в виде полусумматора, причем по первому выходу блока вырабатывается сигнал переноса, по второму - сигнал суммы, и, в простейшем случае, состоит из элемента И 11, выход которого соединен одновременно с первым выходом блока 3, элемента ИЛИ 12, входы которого соединены с соответствующими выходами блока 2 и входами элемента И 11, а выход элемента ИЛИ 12 соединен с входом элемента И 13, второй вход которого соединен с выходом инвертора 14, вход которого соединен с первым выходом блока 3, второй выход которого соединен с входом элемента И 13.Триггерный делитель 5 частоты на два обычного типа и включает в себя триггер 15 со счетным запуском, выход которого соединен с одним из входов элемента И 16, другой вход которого объединен с входом счетного триггера 5 и соединен с входом триггерного делителя 5, выход же элемента И 16 соединен с выходом делителя 5. 5 10 15 20 25 30 35 40 45 50 Необходимым и достаточным для однозначного соответствия входной разности фаз и выходного кода устройства является условие М=Тр 1, (1), где М - емкость счетчика 5; Т, - ,время преобразования;частота следования квантующих импульсов на выходе генератора 10.Времязадающий блок 7 представляет собой формирователь 17 времени преобразования на основе триггерного делителя частоты с заданным коэффициентом деления, причем импульсный вход формирователя 17 подключен к выходу генератора 18 тактовых импульсов, управляющий образует вход времязадающего блока 7, а выход формирователя 17 является одновременно выходом этого блока.Устройство (фиг. 1) работает следующим образом.На выходах двухполупериодного преобразователя 1 по положительным и отрицательным переходам входных сигналов (фиг. 2 а) через ноль формируются импульсы (фиг. 2 с,д), длительность которых пропорциональна входной разности фаз (фазовые интервалы). В блоке 2 с помощью элементов И 8 и 9 фазовые интервалы в течение времени Т, (фиг. 2 д), формируемом во времязадающем блоке 7 по приходу синхроимпульса ( ф иг. 21), за пол няются (фи г. 2 К 1) счетными импульсами с выхода генератора 10 ( фиг. 2 е) . Совпада кнцие по временному положению счетные импульсы, заполняющие фазовые интервалы, выделяются с помощью элемента И 11 на первом выходе блока 3 (фиг. 2 и через элемент ИЛИ 4 поступают на импульсный вход счетчика 6. Благодаря инвертору 14 на время действия этих импульсов элемент И 13 закрывается и на втором выходе блока 3 выделяются только несовпадающие по времени счетные импульсы (фиг. 2, прошедшие через элемент ИЛИ 12. В делителе 5 с помощью счетного триггера 15 и элемента И 16 количество этих импульсов за время Тр уменьшается, а длительность приводится к длительности счетных импульсов (фиг. 21), после чего они так же, как и импульсы с первого выхода блока З,через элемент ИЛИ 4 направляются на импульсный вход счетчика 6 (фиг. 2 м). В начале каждого цикла преобразования синхроимпульсом по установочному входу (фиг. 2 счетчик 6 переводится в исходное состояние (нулевое), при этом выходной код устройства соответствует входной разности фаз.При выполнении условия (1) выходной код будет полностью соответствовать входной разности фаз. Формула изобретенияДвухполупериодный преобразователь фаза - код, содержащий двухполупериодный преобразователь фаза - .интервал времени,выходы которого соединены с первым и вторым входами двухканального блока квантования, триггерный делитель частоты на два, времязадающий блок, элемент ИЛИ, выход которого соединен с импульсным входом счетчика, отличающийся тем, что, с целью повышения точности преобразования, в него дополнительно введен блок логической обработки, входы которого подключены к выходам двухканального блока квантоваСоставительТехред И. ВерТираж 772ого комитета СССосква, Ж - 35, Ррафическое предпр ния, а первый выход соединен с одним из входов элемента ИЛИ, другой вход которого подключен к второму выходу блока логической обработки через триггерный делитель частоты на два, при этом управляющий вход двухканального блока квантования подключен к выходу времязадаю 1 цего блока, вход которого объединен с установочным входом счетчика и подключен к цепи синхронизации преобразователя. СтаростинаКорректор М. МаксимишиненПодписноепо делам изобретений и открытийшская наб., д. 45тие, г. Ужгород, ул. Проектная, 4
СмотретьЗаявка
4140200, 24.06.1986
ТОМСКИЙ ИНСТИТУТ АВТОМАТИЗИРОВАННЫХ СИСТЕМ УПРАВЛЕНИЯ И РАДИОЭЛЕКТРОНИКИ
ДЕГТЯРЕВ ГЕННАДИЙ ФЕДОРОВИЧ, ЗЯТИКОВ ВАЛЕРИЙ НИКИФОРОВИЧ
МПК / Метки
МПК: G01R 25/08
Метки: двухполупериодный, фаза-код
Опубликовано: 07.07.1988
Код ссылки
<a href="https://patents.su/3-1408384-dvukhpoluperiodnyjj-preobrazovatel-faza-kod.html" target="_blank" rel="follow" title="База патентов СССР">Двухполупериодный преобразователь фаза-код</a>
Предыдущий патент: Способ измерения угла сдвига фаз между двумя гармоническими сигналами
Следующий патент: Устройство для измерения комплексных коэффициентов отражения свч-двухполюсников
Случайный патент: Устройство для селективной сортировки шариков