Аналого-дискретное интегрирующее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(57) Изоб лительной етение относится ычис" нно технике, аислительным к гиб-.ствам,устро чного дным выч едназна дливольноенным для.т нтегрирован функций вр я про мени,тельног еняющихс ОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ(21) 4019126/24 (22) 07,02,86 (46) 29.02.88. (71) Институт и в энергетике АН (72) Г.И, Грездо и Г,А.Лобок (53) 681. 335 (08 (56) Авторское В 556463, кл. САвторское св В 875407 кл, С (54) АИАЛОГО-ЛИ ЩЕЕ УСТРОЙСТВО изобретения является расширениефункциональных возможностей эа счетоперативного изменения в процессерасширения постоянной времени в широком диапазоне. Аналого-дискретное интегрирующее устройство содержитблок 1 преобразования полярностивходного сигнала, аналоговый интегратор 2, компараторы 3 и 4, счетчик 5, блок 6 определения полярности входного сигнала, блок 7 формирования порогового уровня, элемент ИЛИ8, управляющий триггер 9, блок 10 определения направления счета, формирователь 11 счетных импульсов, дешифратор 12 и масштабный счетчик 13,Введенный в устройство масштабныйсчетчик 13 позволяет дискретнов широком диапазоне изменять постоянную времени интегрирования.Изобретение относится к вычислительной технике, а именно к гибридным вычислительным устройствам, предназначенным для точного и длитель 5ного интЕгрирования произвольно меняющихся Функций времени.Целэ изобретения является расширение Функциональных возможностей устройства за счет оперативного изменения в процессе решения постояннойвремени в широких пределах.На Фиг, 1 представлена функциональная схема аналого-дискретного интегрирующего устройства; на фиг. 2 - 15схема масштабного счетчика.Аналого-дискретное интегрирующееустройство (Фиг, 1) состоит из блока1 преобразования полярности входного сигнала, аналогового интегратора 202, компараторов 3 и 4, счетчика 5,блока 6 определения полярности входного сигнала, блока 7 Формированияпорогового уровня элемента ИЛИ 8,управляющего триггера 9, блока 10 25определения направления счета, формирователя 11 счетных импульсов,,цержит И разрядных ячеек, каждая иэкоторых состоит из элементов И-НЕ14, 15, элемента НЕ 1 б, триггера 17,элемента ИСКЛЮЧА 10 ЩЕЕ ИЛИ 18, и общий,цля всех ячеек выходной элемент И-НЕ19.Устройство работает следующим образом.Входной сигнал поступает черезблок 1 преобразования полярности вход ного сигнала на вход аналогового интегратора 2, Как только напряжениена гыходе интегратора достигнет порогового уровня, срабатывает соответствующий компаратор и знак подынтегральной Функции на выходе блока 1:изменяется на противоположный, Такимобразомпри знакопостоянном входномсигнале компараторы срабатывают поочередно, Блок б определяет полярность входного сигнала и вырабатываетуправляющий сигнал, с помощью которого из входного сигнала и эталонногоопорного напряжения на выходе блока7 Формируется компенсационное порого:вое напряжение, которое подается на:вторые входы компараторов 3 и 4,Счетные импульсы с выхода формирователя 11 счетных импульсов поступают на стробирующий вход дешифратора 12. Значение двоичного кода, поступающего на установочный вход дешифратора 12, определяет номер М; выхода дешифратора, на котором появляются счетные импульсы. Масштабный счетчик 13, представляющий собой реверсивный счетчик с изменяемым кратным двойке коэффициентом пересчета, в зависимости от направления счета на его втором входе накапливает счетные импульсы, поступающие по информационному входу. При этом Формируется дискретная часть постоянной интегрирования. Счетные импульсы, появляющиеся на выходе масштабного счетчика с постоянной интегрирования о, поступают на счетный вход счетчика 5, который осуществляет накопление результата интегрирования.Формула изобретенияАналого-дискретное интегрирующее устройство, содержащее последовательно соединенные блок преобразования полярности входногб сигнала, вход которого является информационным входом устройства, и аналоговый интегратор, выход которого подключен к первым входам компараторов, выходы которых соединены с информационными входами блока определения направления счета и через элемент ИЛИ подключены к входам управляющего триггера и формирователя счетных импульсов, первый выход которого соединен с входом сброса аналогового интегратора, выход управляющего триггера связан с входом управления знаком блока преобразования полярности и управляющим входом блока определения направления счета, блок формирования порогового уровня, потенциальные входы которого подключены к входу опорного напряжения устройства и информационному входу устройства, соединенному через блок определения по лярности с управляющим входом блока Формирования порогового уровня, и счетчик, выход которого является выходом устройства, а вход управления направлением счета подключен к выходу блока определения направления счета, о т л и ч а ю щ е е с я тем, что, с целью расширения функциональных возможностей устройства за счет оперативного изменения в процессе решения1377875 Составитель С, Беланедактор И.Рыбченко Техред И.Дидык ректор: М. Шарош Тираж 704ственного кзобретенийЖ, Рауш 876/ ВНИИ За одписное тета СССРткрытий ПИ Госуд о делам 5, Моск ская на ское предприятие, г, Ужгород, ул. Проектная, 4 Производственно-п г постоянной времени интегрирования вшироких пределах, оно содержит масштабный счетчик и дешифратор, съемныйстробирующий вход которого соединенс вторым выходом формирователя счетного импульса, установочный вход является входом задания постоянной времени интегрирования устройства, выходподключен к информационному входу 1 Омасштабного счетчика, вход управлениянаправлением счета которого соединенс выходом блока направления счета, авыход масштабного счетчика соединенсо счетным входом счетчика, причем 15масштабный счетчик содержит выходной элемент И-НЕ, выход которого является выходом масштабного счетчика,первый вход выходного элемента И-НЕподключен к выходу переноса разрядной ячейки старшего разряда масштабного счетчика, вход переноса каждойразрядной ячейки масштабного счетчика,кроме первой, соединен с выходом переноса предыдущей разрядной ячейки,причем каждая разрядная ячейка содержит триггер, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ,элемент НЕ и два элемента И-НЕ, первый вход первого элемента И-НЕ является входом переноса разрядной ячейки,второй вход первого элемента И-НЕявляется счетным входом разряднойячейки и соединен с соответствующимразрядом информационного входа масштабного счетчика, а выход подключенк первому входу второго элемента И-НЕ,второй вход которого соединен с выходом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, первыйвход которого соединен с входом управления направлением счета масштабного счетчика, а второй вход соединенс прямым выходом триггера, инверсныйвыход которого соединен с его Р-входом, а С-вход через элемент НЕ соединен с выходом первого элемента И-НЕ,
СмотретьЗаявка
4019126, 07.02.1986
ИНСТИТУТ ПРОБЛЕМ МОДЕЛИРОВАНИЯ В ЭНЕРГЕТИКЕ АН УССР
ГРЕЗДОВ ГЕННАДИЙ ИВАНОВИЧ, КОСМАЧ ЮЛИЙ ПЕТРОВИЧ, ЛОБОК ГЕОРГИЙ АЛЕКСАНДРОВИЧ
МПК / Метки
МПК: G06G 7/186
Метки: аналого-дискретное, интегрирующее
Опубликовано: 28.02.1988
Код ссылки
<a href="https://patents.su/3-1377875-analogo-diskretnoe-integriruyushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Аналого-дискретное интегрирующее устройство</a>
Предыдущий патент: Пневматический функциональный преобразователь
Следующий патент: Дифференцирующее устройство
Случайный патент: Катетер