Цифровой частотно-фазовый дискриминатор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(51) 4 ОО О ИЕ ИЗОБРЕТЕНИ ни од -ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ ТОРСКОМУ СВИДЕТЕЛЬСТВУ(56) Авторское свидетельство СССР У 773907, кл, Н 03 0 13/00, 1980.Авторское свидетельство СССР У 1117824, кл. Н 03 Р 13/00, 1984, (54) ЦИФРОВОЙ ЧАСТОТНО-ФАЗОВЫЙ ДИСКРИМИНАТОР(57) Изобретение относится к радиотехнике и может использоваться в цифровых системах фазовой автоподстройки частоты. Цель изобретения - упрощение дискриминатора и повышение его быстродействия. Счетчик 1 подсчитывает импульсы, поступающие на счетный вход 2. В момент поступлея импульса на вход 5 информации со счетчика 1 записывается в статический регистр 4. Разность частот вх ных импульсов, поступающих на вход5, и опорных импульсов, поступающихна вход 3, через блок запрета 10поступает на выход. При изменениизнака разности частот происходитпереход дискриминатора из режимасравнения частот в режим сравненияфаз. Момент этого перехода определяется с помощью элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 6 и 0-триггеров 7,8, накоторые поступают наПряжения с инверсного и прямого выходов знаковогоразряда статического регистра 4, Приэтом сигнал "1" с элемента И-НЕ 12,формирующий старший значащий разрядвыходного кода, отключает младшиеразряды выходного кода, а элементИ-НЕ 11 (знаковый разряд выходногокода), на который поступает напряжение с элемента ИЛИ 9, формируетсоотв. напряжение. Сигнал с элементаИ-НЕ 13 выключает 1) -триггеры 7,8.,2 ил.Изобретение относится к рэдиотсх нике и может быть использовЯНО в цифровых системах фязовой автоподстройки частоты и устройствах контр ля и измерения разности фаз двух импульсных последовятельнастеи,Цель изобретения - упроцение 1 исКРИМИНЯТООЯ И ПОВЬШ 1 Е;-ИЕ ЕГО бЫСТ;)О- действия.На фиг 1 прин една с труктурп15 электрическая схема цифрового часто 1- но-фазового дискриминатора: на фиг," временные диаграмм)1 ы, 11 оясня 1 о 1)яе его работу.Цифровой частотно-фазовый дискриминЯТОр фиг 11 сс)держит счет)."1 к1 вход 2 счетньг, импульсов вход ЭОПОРНЫХ ИМПУЛЬСОВ., СтатИЧЕСКИЙ рвлгистр 4,. вход 5 вхолньж )ющульсоьэлемент ИСКЛЮЧАЮцуЕ Р 11 И 6, певвьп)и второй 0 -три 1" геры 7 . 8) элеме 11 ТИЛИ ч, блок за 11 ре 1 Я 10, 1 ер 1 ый.второй и тветий элементы И-НЕ 11 л 12и :3.Цифровой частотно - фазовь)й дискриминатор работае) следуюшим образом,Опорнымя импульсамч, пост)чаю)55 я 5;.ЧР ВО) , ЧЕТЧН 1 ) 1 1 Я ВЬГ Р)5)послед 1,его устянавл:",ваются ну. - ),1.1 Я счс т)1) вхоп ," че 5 ",1 И 11 а 1 постпЮГ г 11 ЕТ;1) 1 Е Ь 5 л 1 Г)5 л )1 ч Э Гс)М(,", ). ), т:.: разность фз зт:.хс )гналов пь 1 йно бьв Я т 11 ииклак циклу, перссекая 0)ь 180) В НЯПОЯ) -ленни От 360 до 0 и скачком 1;р)1 е"няется у ) ) до .01,И 1 1), БЭ 10 М С ЛУ 5 Я Е ПРН Пл) 1)ЮЧЕ 511)И 5)З Е 150 НОГО Э 1 ХО)З ЗНЯБ РВС)ГО Ра ЗОЯДЯ4-(11+1) ст тического регис тра , и:ВЩЕЕ 11 И 6 и на )в 11 ода:1 ,17 .т;-,;1 г) Яроз7 и ,л буд =5 Сллор)л)1 рон ЯВ ).1. )5 1 кПЕОЕК РД",Елч 55 ПЛ Я РГР т) )У;Е Знл 1;.) )л1 3.;з )1 ).1) н в , . х д,э элемента ИСКЛЮЧАЮЩЕЕ ИЛИ (фиг,2 г)и на входах Л -триггеров 7 и 8 будетсформирована "1" (фиг 2 е,д). Так.",ак во время перепада из )0)5 в 1по входу С 1 а входе 1 второго 3тригера 8 была "1" то на прямомвыход) этого триггепа возникнет уровень логической единицы. На выходе.)торо 5 о элемента ИНЕ 12 )фиг,2 ж), Дт. е. в старшем знячашем разряде выходного кода ц 1;фрового частотнофазового дискрщинатора, появится; 15которая Отключит младшие разряды выходного кода поступяю 1 цегочерез блок запрета 10, На выходеэлемента ИЛИ 9 будет установлена "1",з ня выходе первого элемента И-НЕ 11",фиг.2 з), т.е, в знаковом разрядевыходного кода ЦЧФД - 0" и частст- ") 51но-фазовый дискриминатор перейдетв режим сразнения частот со знаком)Р)Цеое;.Од дискриминатора иэ режимасравн ния частот в режим сравнения;"лз происходит после изменения знакаразности частот, Если изменение знака разности частот произошло послепеэесечения разности фаз значения6. )0 в НЯ 1 равлении От 360 дого перехоп в г)ежим сравнения произзодится после перессчепия рязностьюфаз значения 180 в направлении отО до 360 , В этом спучае при пере;л 1 ачении прямого выхода знаковогоразряда 4-5,"к 1.1) статического регистра )5 иэ "О" в На выходе элемента ИС 1 ДКЧА 1 ОЩЕЕ ИЛИ 6 и на входахГллтриггеров 7 и 9 будет сформирован0. Если изменение знака разности )йчасто". произошло до пересеченияо)т . 0 1,1),г 2 1), : том случае при,С.ЕЕКЛ)ОЧ)=Н 1111 ИНРЕРСНОГ ВЫХОДЯ ЗНЯ -ОБО-Р Одзояна )1-. 1+1) СТЯТЧЧЕСКОГОл )5,ЕГИСтва -1 ИЗ : В ,: На ВЫХОДЕэлемента ИС 1 Сд)ЧАуаЕ. ЖПИ 6 и на" = з в;,);,оде тр тьсго э.1 емен з И - НЕщоы. ,")у ется имп уль с, В 15 ключ яющ 1 и125128 Э а б В) с) д) е) Ж) 3 и фис Составитель З.БорисовТехред Г.Гербер рректор М.Пож Редактор М.Бандура Заказ 4424/56В Тираж 81 б НИИПИ Государственного по делам изобретений и 035, Москва, Ж, РаушсПодписноеомитета СССРоткрытийая наб., д.4/ Производственно-полиграфическое предприятие, г.ужгород, ул.Проектная,4 -Аналогичным образом происходит переход дискриминатора в режим сравнения частот со знаком "1", ког/да 1 ф( 1 и аналогичными двумя способами дискриминатор воз вращается н режим сравнения фаз после изменения знака разности частот. Формула изобретения)О Цифровой частотно-фазовый дискриминатор, содержащий счетчик, статический регистр, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, блок запрета, элемент ИЛИ и трн элемента И-НЕ, при этом вход уста-, )5 нонки нуля счетчика является входом опорных импульсов, счетный вход счетчика является входом счетных импульсов, выходы счетчика соединены с соответствующими входами стати ческого регистра, вход разрешения записи которого является входом цифрового частотно-фазового дискриминатора, инверсный ныход (К+1)-го знакового разряда статического регист В ра соединен с первым входом элемента ИЛИ, выход которого соединен с первым входом первого элемента И-НЕ, выход которого является выходом знакового разряда цифрового частот но-фазового дискриминатора, а второй вход объединен,с первым входом второго элемента И-НЕ, выход которого соединен с вторым входом элемента ИЛИ и с управляющим входом блока запрета, входы которого соединены с выходами И разрядон статического регистра, выходы ш старших разрядов из которых соединены с ш нходами элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, а выход второго элемента И-НЕ и выходы блока запрета являются выходами значащих разрядов цифрового частотно-фазового дискриминатора, о т л и ч а ю щ и й - с я тем, что, с целью упрощения и повышения быстродействия, н него введены два 1) -триггера, при этом инверсный выход (1+1)-го знакового разряда статического регистра соединен с (ш+1)-м входом элемента ИСКЛ 10 ЧАЮЩЕЕ ИЛИ и с С-входом первого Р-триггера, инверсный выход которого соецинен с первым входом нторого элемента И-НЕ, а прямой выход - с первым входом третьего элемента И-НЕс выход которого соединен с инверсными 8-входами обоих В-триггеров, Р-входы которых соединены с выходом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, С-вход которого 3 - триггера соединен с прямым выходом (К+1) -го знакового разряда статического регистра, прямой выходс вторым входом третьего элемента И- НЕ , а инверсныйс вторым входом второго элемента И - НЕ.
СмотретьЗаявка
3859155, 22.02.1985
ПРЕДПРИЯТИЕ ПЯ В-2431
АРИСТОВ ВЛАДИМИР ГРИГОРЬЕВИЧ, ИВАНОВ БОРИС ГЕОРГИЕВИЧ, МАТВЕЕВ СЕРГЕЙ ВАСИЛЬЕВИЧ
МПК / Метки
МПК: H03D 13/00
Метки: дискриминатор, цифровой, частотно-фазовый
Опубликовано: 15.08.1986
Код ссылки
<a href="https://patents.su/3-1251289-cifrovojj-chastotno-fazovyjj-diskriminator.html" target="_blank" rel="follow" title="База патентов СССР">Цифровой частотно-фазовый дискриминатор</a>
Предыдущий патент: Амплитудно-частотный детектор
Следующий патент: Дифференциальный усилитель
Случайный патент: Способ автоматического регулирования работы агрегата обжига серусодержащего сырья