Устройство фазово-импульсной модуляции

Номер патента: 1215170

Авторы: Андреев, Дымович

ZIP архив

Текст

) (И) ш 4 Н 03 К 7/ ИЙЕ ИЗОБРЕТЕНИЯСВИДЕТЕЛЬСТВУ ОПИСАН К АВТОРСКОМ аочный.Дымович ство ССС 4, 1969. ЛМТЦНТИИП ИМПУЛЬСНОЙтся к обласнайти приме Изобретение ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТ(57) Изобретение отности радиотехники и моженекие в системах связи позволяет повысить достоверность передаваемой информации. Устройство содержит генератор 1 опорной частоты,элемент И 2, счетчик 3 импульсов, дешиФратор 4, коммутатор 5,ключ 6, источник 7 постоянного напряжения, буферный и согласующий каскады 8 и 11, детектор 9, конденсатор 10, пороговый блок 12 и блок13 стабилизации разряда конденсатора.Разряд конденсатора 10 происходитдо определенного (нулевого уровняпри котором на выходе пороговогоблока 12 образуется перепад напряжения от потенциала лог, "1" до потенциала лог. "0". 1 ил.1215 30 МИзобретение относится к Радиотехнике и может найти применение в системах связи.Цель изобретения - повышение достоверности передаваемой информации, 5Иа чертеже представлена структурная схема устройства фазово-импульсной модуляции,Устройство содержит генератор 1опорной частоты, элемент И 2, счет Очик 3 импульсов, дешифратор 4, коммутатор 5, ключ 6, источник 7 постоянного напряжения, буферный каскад8, детектор 9, конденсатор 1 О, согласующий каскад 11, пороговый блок 12 15и блок 13 стабилизации разряда конденсатора, при этом выход генератора 1 опорной частоты подключен к первому входу элемента И 2, выход которого подключен к первому входу счетчика 3 импульсов; первый выход счет-.чика 3 импульсов подключен к входудешифратора 4, выход которого подключен к второму входу счетчика 3 импульсов и к первому входу коммутатора 5. Первый выход коммутатора 5 подключен к второму входу элементаИ 2, второй - к входу ключа 6, первый выход которого объединен с первым выходом источника 7 постоянного напряжения и подключен к входубуферного .каскада 8. Второй выходключа 6 и второй выход источника 7постоянного напряжения подключены кобщей нине, Выход буферного каскада 8 подключен к входу детектора 9,выход которого подключен к входусогласующего каскада 11. Выход согласующего каскада 11 подключен к входу порогового блока 12, выход которо; 40го подключен к второму входу компаратора 5. Выход детектора 9 черезконденсатор 10 соединен с общей шиной,Первый и второй выходы блока 13стабилизации разряда конденсатораподключены соответственно к выходу детектора 9 и к общей шине, авход - к входу устройства.Устройство работает следующим образом.50С выхода генератора 1 опорной.частоты сигнал в виде меандра посту пает на первый вход элемента И 2,который открывается на время Ъи== пТО, где Т - период следованияимпульсов, и - число импульсов. С вы. хода элемента И 2 импульсы подаются на первый вход счетчика 3 им 170 2пульсов, который срабатывает только вте моменты времени, когда на второмвходе элемента И 2 присутствует потенциал, соответствующий логической "1".С выхода счетчика 3 импульсовсигнал в виде двоичного кода поступает на дешифратор 4. После прихода Н импульсов на выходе дешифра-тора 4 Формируется импульс сброса,который подается на второй входвход установки нуля) счетчика 3 импульсов и приводит его в исходноесостояние. Импульс сброса подается также на первый вход коммута"тора 5. Коммутатор 5 управляет работой элемента И 2 и ключом 6.Импульс сброса, поступающий сдешифратора 4, воздействует на коммутатор 5 так, что на его первом вы"ходе появляется потенциал логический "0", а на втором (инверсном)выходе логическая "1"Источник 7 постоянного напряженияс высоким внутренним сопротивлениемвырабатывает постоянное напряжение.Это происходит только в те моменты,когда на первом выходе коммутатора 5появляется потенциал логический "0".В это время происходит заряд конденсатора 10 через детектор 9. При появлении потенциала логическая "1" напервом выходе коммутатора 5 открывается ключ 6 и шунтирует источник7 постоянного напряжение с высокимвнутренним сопротивлением, при этомна выходе буферного каскада 8 появляется потенциал логического "0" иконденсатор 10 будет Разряжатьсячерез блок 13,Блок 13 стабилизации разряда конденсатора выполнен в виде источника тока, с помощью которого удается поддерживать постоянной величину тока разряда конденсатора 1 О напротяжении всего времени формирования периода следования импульсов.При подаче сигнала низкой частоты навход блока 13 происходит изменениетока разряда конденсатора 1 О, чтоприводит к изменению периода следования импульсов, т,е. блок 13 осуществляет модуляцво. Разряд конденсатора1 О происходит до определенного (нулевого) уровня, при котором на выходе порогового блока 12 образуется перепад напряжения от потенциалалогическая "1" до потенциала логический "0", эти перепады напряжения поЗаказ 91/59 Тираж 818 ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий13035, Москва, Ж, Раушская наб., д. 4/5,Филиал ППП "Патент", г,ужгород, ул.Проектная, 4 даются на второй вход (вход установки нуля ) коммутатора 5 и управляютего работой. Например, при подаче навторой вход коммутатора 5 потенциалалогический "О" на его первом выходевозникает потенциал логическая "1",а на втором (инверсном) выходе - логический "О", Потенциал логическая"1" от коммутатора 5 подается навторой вход элемента И 2 и открываетего. В результате на втором выходесчетчика 3 импульсов появляется "пачка" импульсов. Формула изобретения Устройство фазово-импульсной модуляции, содержащее генератор опор ной частоты, элемент И, счетчик импульсов, дешифратор, коммутатор, ключ, источник постоянного напряжения, конденсатор, последовательно соединенные буферный каскад, детектор, согласующий каскад и пороговый блок, выход генератора опорной частоты подключен к первому входу элемента И, выход которого подключен к первому входу счетчика импульсов,первый выход которого подключен квходу дешифратора, выход которогосоединен с вторым входом счетчикаимпульсов и первым входом коммутатора, первый выход которого подключенк второму входу элемента И, а второй выход соединен с входом ключа,первый выход которого объединен спервым выходом источника постоянно".1 О го напряжения и подключен к входубуферного каскада, а второй выходподключен к общей шине, выход порогового блока соединен с вторымвходом коммутатора, выход детекто ра через конденсатор соединен с общей шиной, второй выход счетчикаимпульсов является выходом устройства, о т л и ч а ю щ е е с я тем,что, с целью повышения достовернос ти передаваемой информации, введенблок стабилизации разряда конденсатора, первый выход которого объединенс выходом детектора, второй выходподключен к общей шине, а управляю щий вход соединен с входом устройст;ва, второй выход источника постоянного напряжения соединен с общейшиной.

Смотреть

Заявка

3681086, 28.12.1983

СЕВЕРО-ЗАПАДНЫЙ ЗАОЧНЫЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ

АНДРЕЕВ ИГОРЬ АНАТОЛЬЕВИЧ, ДЫМОВИЧ НИКОЛАЙ ДМИТРИЕВИЧ

МПК / Метки

МПК: H03K 7/04

Метки: модуляции, фазово-импульсной

Опубликовано: 28.02.1986

Код ссылки

<a href="https://patents.su/3-1215170-ustrojjstvo-fazovo-impulsnojj-modulyacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство фазово-импульсной модуляции</a>

Похожие патенты