Устройство фазовой синхронизации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1197118
Автор: Иванов-Шидловский
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИН 0 4 Н 04 Ь 7/О ПИСАНИЕ ИЗОБРЕТЕНИАВТОРСКОМУ СВИДЕТЕЛЬСТВУ блок ОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(56) Авторское свидетельство СССР У 882010, кл, Н 04 Ь 7/02, 1980.Лутченко А,Е. Когерентный прием .радионавигационнЫх сигналов. М.: .Советское радио, 1973, с. 189, (54)(57) УСТРОЙСТВО фАЗОВОЙ СИНХРОНИЗАЦИИ, содержащее последовательно соединенные Формирователь управляющего сигнала, управляемый ге,нератор, формирователь последовательности импульсов и временной дис- криминатор, причем информационный вход временного дискриминатора и выход формирователя последовательности импульсов являются соответственно входом и выходом устройства, о т л и ч а ю щ е е с я тем, что, с целью повышения точности синхронизации путем уменьшения влияния импульсной помехи, введены последовательно соединенные детектор минимального уровня сигнала, первый сравнения, блок запрета и блокпамяти, последовательно соединенныеамплитудный детектор, дополнительный временной дискриминатор, накопитель и второй блок сравнения,последовательно соединенные блок задержки, элемент И и ключ, при этомвходы амплитудного детектора и детектора минимального уровня сигналаобъединены с входом временного дискриминатора, выходы амплитудногодетектора и детектора минимальногоуровня сигнала подсоединены соответственно к вторым входам первогоблока сравнения и второго блока сравнения, выход которого подсоединен кзапрещающему входу блока запрета,выход временного дискриминатора.через ключ подсоединен к входу формирователя управлйющего сигнала,выход формирователя последовательности импульсов подсоединен к входу блока задержки, тактовому входудополнительного временного дискриминатора и входу записи блока памяти, выход которого подсоединен квторому входу элемента И,Изобретение относится к электро-связи и радиотехнике и может быть использовано для фазовой синхронизации в системах передачи дискретной информации, в системах навигации и точного времени.Цель изобретения - повышение точности синхронизации. путем уменьшения влияния импульсной помехи. О На чертеже представлена структурная электрическая схема устройствафазовой синхронизации.Устройство фазовой синхронизации15,содержит временной дискриминатор 1,ключ 2, Формирователь 3 управляющего сигнала, управляемый генератор4, формирователь 5 последовательностиимпульсов, блок 6 задержки, элементИ 7, блок 8 памяти, детектор 9 мини 20мального .уровня сигнала, амплитудный детектор 10, первый блок 11 сравнения, дополнительный временнойдискриминатор 12, накопитель 13, вто-.25рой блок 14 сравнения, блок 15 запрета.Устройство, фазовой синхронизацииработает следующим образом.На вход устройства Фазовой синхронизации поступает входнои сигнал, ЭОподверженный влиянию импульсной случайной помехи и флуктуационного шума.Суммарная огибающая входного сиг-нала выделяется на выходе амплитудного детектора 10, уровень шума фиксируется в детекторе 9,а уровеньполезного входного сигнала, превышающего уровень помех, фиксируетсяв дополнительном временном дискриминаторе 2, На его информационный Ювход поступает суммарная огибающаявходного сигнала, а на тактовыйвход - стробирующие импульсы, которые следуют с выхода формирователя5. При этом если сигнал меньше уровня помех, то на входе дополнительного временного дискриминатора,12 вмомент стробирования чаще всего оказывается уровень, равный уровню шума.Поэтому в целоМ импульсные помехи 50слабо влияют на величину выходногоуровня накопителя 13. Если же уровень сигнала превышает уровень шума, то на выход дополнительного временного дискриминатора 12 постоянно проходит (в момент стробирования)сигнал, который постепенно накапли-вается в накопителе 13. Рассмотрим случай малого сигнала,когда его уровень меньше уровня шума.На первый вход первого блока 11сравнения с. выхода детектора 9 поступает сигнал с уровнем, равным уровню шума, а на второй вход первогоблока 11 сравнения поступает с выхода амплитудного детектора 10 - огибающая входного суммарного сигнала.Таким образом, первый блок 11сравнения фиксирует моменты, когдауровень на выходе амплитудного детектора 10 в заданное число раз превышает уровень шума, т.е. моменты появления импульсной помехи ( в случае малого сигнала ). Команда,фиксирующая момент появления импульсной помехи, поступает затемчерез блок 15 запрета на блок 8памяти, в котором запоминается ин-формация, присутствующая на егоинформационном входе в момент, совпадающий с моментом появления стробирующего импульса на входе записи.Т.е. в случае отсутствия импульснойпомехи в момент стробирования элемент И 7 остается в открытом состоянии и информация с выхода времен,ного дискриминатора 1 переписывается через ключ 2 в момент поступле,ния на управляющий вход ключа 2 импульса считывания с блока б задержки.Если момент появлания импульсной помехи совпадает с моментом появления стробирующего импульса, сигнал с выхода первого блока 11 сравнения запоминается в блоке 8 памятии на вход элемента И 7 поступаетзапрещающий потенциал. В результатезапрещается поступление очередногоимпульса считывания на управляющийвход ключа 2, и соответственно предотвращается запись заведомо ложнойинформации в формирователь 3 управляющего сигнала, что позволяет повысить точность устройства фазовойсинхронизации.Если же уровень сигнала превышает уровень шума, напряжение на выходе накопителя 13 превышает напряжение на выходе детектора 9 и срабатывает второй блок 14 сравнения, При этом вырабатывается сигнал, запрещающий прохождение выходного сигнала первого блока 11 сравнения.в блок 8 памяти. При этом на вход1197118 Составитель В,Орлов Техред Ж, Кастелевич орректор,Е. Сирохма озор едакто Тираж 658 По ИИПИ Государственного комитетаделам изобретений и открытии сква, Ж, Раушская наб., д аказ 7632 исноССР Н п 13035, Филиал ППП "Патент"; г. Ужгород, ул. Проектная, 4 формирователя 3 поступают все выборки с выходавременного дискриминатора 1.Если полезный сигнал - непрерывный, напряжения на выходах детектора 9 и накопителя 13 оказываются 5 одинаковыми при любых уровнях сигнала и второй блок. сравнения 14 не .рабатывает. Следовательно, в этом случае при временном совпадении импульсной помехи, превышающей уровень сигнала и шума , со стробирующим импульсом запрещается прохождение ложной информации , в формирова- тель 3 при любом уровне сигнала.
СмотретьЗаявка
3776893, 18.07.1984
ПРЕДПРИЯТИЕ ПЯ А-3644
ИВАНОВ-ШИДЛОВСКИЙ НИКОЛАЙ ВЛАДИМИРОВИЧ
МПК / Метки
МПК: H04L 7/02
Метки: синхронизации, фазовой
Опубликовано: 07.12.1985
Код ссылки
<a href="https://patents.su/3-1197118-ustrojjstvo-fazovojj-sinkhronizacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство фазовой синхронизации</a>
Предыдущий патент: Двухступенчатый регенератор
Следующий патент: Устройство для блочной синхронизации цифровой системы передачи
Случайный патент: Соединительное звено круглозвенной цепи