Номер патента: 1196906

Авторы: Бугров, Маркин

ZIP архив

Текст

(19) (И) 6 КОМИТЕТ СССРНИЙ И ОТНРЫТИЙ ГОСУДАРСТВЕННЫЙ ПО ДЕЛАМ ИЗОБРЕ АНИЕ ИЗОБРЕТЕНИЯ К АВТ управ.одклюОМУ СВИДЕТЕЛЬСТ(56) Ленк Л. "Руководство для пользователей операционных усилителейМ.: Связь, 1978, с.194, рис.4.3.Авторское свидетельство СССР)1 853630, кл. С 06 С 7/18, 1979.Шило В,Л. "Линейные интегральные .схемы". М.: Советское радио, 1979,с. 325-326, рис. 8.12,(54)(57) ИНТЕГРАТОР, содержащий основной операционный усилитель,неинвентирующий вход которого подключенчерез первый масштабный резистор кшине нулевого потенциала, а инвентирующий вход через интегрирующийконденсатор - к выходу основного операционного усилителя, который является выходом интегратора, соединенныепоследовательно первый и второй ключи, включенные между информационнымвходом интегратора и шиной нулевогопотенциала, третий ключ, подключенный первым выводом к выходу основного операционного усилителя,инвертирующий вход которого через второй масштабный резистор подключен к общему выводу первого и второго ключей, причем управляющие входы второ го и третьего ключей непосредственно, а управляющий вход первого ключ через инвертор подключены к управ-. ляющему входу интегратора, о т л и ч а ю щ и й с я тем, что, с целью повышения точности интегрирования,в него введены четвертыи ключ, разделительный диод, третий масштабный резистор и дополнительный операционс ный усилитель, инвертирующий вход Я которого подключен к инвертирующему входу основного операционного усилителя и через последовательно соеди- С" ненные разделительный диод и третий масштабный резистор - к своему вы- С ходу, а неинвентирующий вход подключен к второму вь ьего ключа и через четв - к шине источника питани ом яющии вход четвертого ключаен к выходу инвертора.11Изобретение относится к вычислительной технике и может быть использовано в устройствах с периодическим интегрированием, где требуются интеграторы со сбросом.Цель изобретения - повышение точ, ности интегрирования за счет снижения остаточного напряжения на интегри. .рующем конденсаторе. На чертеже представлена структурная схема предлагаемого интегратора,Интегратор содержит основнойоперационный усилитель 1; информационный 2 и управляющйй 3 входы интегратора, четыре ключа 4-7, тримасштабных резистора 8-10, интегрирующий конденсатор 11, инвертор 12,разделительный диод 13, дополнительный операционный усилитель 14.Интегратор работает следующим образом.При подаче на управляющий вход 3положительного напряжения на выходеинвертора 12 формируется нулевой сигнал, замыкающий ключи 4 и 7, ключи5 и 6 при этом разомкнуты,Напряжение источника положительной полярности через замкнутый ключ7 подается на инвертирующий входдополнительного операционного усилите-.,ля 14. Йа его выходе устанавливается максимальное положительное выход-ное напряжение, Диод 13 закрывает-ся, так как подключен анодом к инвертирующему входу основного операционного усилителя 1, имеющему всегда нулевой потенциал,Ток заряда конденсатора 11 протекает от информационного входа 2через замкнутый ключ 4 иреэистор 9.Величина тока определяется значением входного напряжения и сопротивлением резистора 9. При этом фор 96906 1мируется выходное напряжение интегратора отрицательной полярности.При появлении нулевого сигнала науправляющем входе 3 ключи 4 и 7 разомкнутся, а ключи 5 и 6 замкнутся.Выходное напряжение основного операционного усилителя 1 вызывает появление максимального выходного напряжения на дополнительном операцион О ном усилителе 14 (выводы конденсатора 11 оказываются подключенными квходам дополнительного операционного усилителя 14). Появляется токпереэаряда конденсатора 11 через ди од 13 и резистор 10, определяемыйвеличиной выходного напряжения дополнительного операционного усилителя 14 и сопротивлением резистора 10.При переэаряде величина отрицатель О ного напряжения интегратора уменьшается, а выходное напряжение дополнительного операционного усилителя 14 остается неизменным до техпор, пока напряжения на входах до полнительного операционного усилителя 14 не сравняются. При равенственапряжений на инвертирующем и неин.вертирующем входах дополнительногооперационного усилителя 14 его выходное напряжение становится положительным, а диод 13 закрываетсяи перезаряд конденсатора 11 прекращается, На выходе интегратора напряжение равно О. Точность установки напряжения разряда интегратораопределяется дрейфом дополнительного операционного усилителя 14 и сопротивлением замкнутого ключа 6.При необходимости интегрированиясигналов отрицательной полярности вустройстве необходимо изменить полярность включения диода и использовать источник отрицательной полярности.1196906 каз 7566/49 Тираж ВНИИПИ Госуда по делам изо 113035, Москва, Ж7 Подписное ственного комитета СССРретеннй и открытий35, Раувская наб., д.4/5 Редактор Н.Бобков Составитель С.Бел Техред Л,Мартящов Патент", г.ужгород, ул.Проектная Корректор С.Черни

Смотреть

Заявка

3748324, 01.06.1984

ПРЕДПРИЯТИЕ ПЯ А-1639

МАРКИН НИКОЛАЙ ИВАНОВИЧ, БУГРОВ ВАЛЕНТИН АЛЕКСАНДРОВИЧ

МПК / Метки

МПК: G06G 7/186

Метки: интегратор

Опубликовано: 07.12.1985

Код ссылки

<a href="https://patents.su/3-1196906-integrator.html" target="_blank" rel="follow" title="База патентов СССР">Интегратор</a>

Похожие патенты