ZIP архив

Текст

: -4 О рЯ 6 1 Союз Советеких Социалистицеских РеспубликК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Зависимое от авт Заявлено 22.Х.19 с црцсоединенцех видетельства1 ( 1708247/18-24 г. 6 11 с 11 ки-асударственнын камнт Саввта Мнннстрав ССС аа делам нзааретаний Приоритет Опубликовано 12,Х,1973, Бюлл ДК 681.327.66(088. ецьи сткрыт а опубликования описания 18.11.194 вторзобретен Карп Заявите ТРИЧНОЕ ФЕРРИТ-ДИОДНОЕ ЗАПОМИУСТРОЙСТВО Предлагаемое устройство относится к области вычислительной техники и автоматики и может быть использовано в качестве оперативного блока памяти небольшого объема в специализированных устройствах программ ного управления и в устройствах технической кибернетики.Известны матричные феррит-диодные запоминающие устройства (ЗУ), содержащие цдкопитсльцыс матрицы па фсрритовых ссрдсч - 10 пиках, разрядные шипы которых через форцрователи импульсов записи соединены с выходами числового регистра, адресные шипы, адресный блок, шины считывания и формирсватели импульсов считывания. 15Целью изобретения является упрощение схемы адресного устройства в части выбора адреса и повышение надежности работы ЗУ.Эта цель достигается тем, что предложенное устройство дополнительно содержит тири сторы, адресные шины матрицы соединены с анодами тиристоров, катоды которых соединены с шиной нулевого потенциала, д управляющие электроды подсоединен 1 к выходам адресного блока. Одни концы всех ппш счц тывания соединены с выходом формирователя импульсов считывания, а другие концы каждой шины считывания через диод соединены с соответствующей адресной шиной.Схема устройства приведена на чертеже. зо В качесГВе элемен 1 ОВ памяти матричного ЗУ использованы феррцтовыс кольцевые серде 1 ники 1. ДиОды 2 служат деля рдзделсци 51 цепей. Накопительная матрццд имеет адресные шины 3, . которыз подкл 1 очсцы ко 1 мгцру 10 щие элесцГы, тцр:1 сторпыс ддрссцыс ключи 4. Лцодцым пита:цсм тцрцсторов служит положител 1 Н 1 ос цдпряжсццс импульсов считывания и записи.Лдреспые шпцы 3 сосдц 11 сы чсрс.; рдздсл;1- тельные диоды 5 с НП 1:дмц с;ц 1 ыддццц 6 и чсрез раздслигсльцыс диоды 2 с разрядными шинами 7. К гпп 11 д 7 подкл 10 чспы формцрователи импульсов записи 8 форацвющцс тоКОВьге импульсы НОложцегы 01 полярпосги, Сигналы усилцваюгся усцлцтелямц 9. С адресного блока 10 и; Упрдвл 5 Оццс электроды ключей 4 поступают импульсы выоорд ц адреса, длителыОсть 0 цс мецес полного цикла считывание здццсь. Цикл счпы:дццс - запись ОН 11 едслсгс 1 двммн г 1 кт 11 ц, С.сдующцмц одц 1. з; другцм. В гдк счцтывд 1 Пя формцровдгсль цмул сов с 1 цтьВ;ц 11, когорый подклО:1 сц ко Все:, П 1 пн 11 м с:1 цть 1 вд 1 ця 6, Выдав Г 10 козый импульс положи Гс,1 ь,1 Ой ПО,151 РПОСЦ В ШЦ 11 М СЦГЬ 1 В 11 Ц 1 Н ТОЛЬКО ВЫ- бранно 0 ддрссд. Токовый импульс счцтывдцця проходп через цПю счцтывднц 1 6 ц тцрцстор 4 выбранного адреса ц производит считывание записанной информации с сердеч3 г" Г г оставптсль Д. Гласксрод Л. Грачева ректор Б, федуло У"ся сдакт Тп)гггк о 76Совета Мг всровот: рьгччп Подгпгсао акаа 275 г 6 1 д. Л. О Ц 1-ИИПИ Государствепо. о ко: к;тета по делам обретен Москва, Ж-З 5, Раувскакпограф;5 в, г;ь Сапуповгн 2 ников этого адреса, В вых 1 днх шинах 12 разрядов, где крашлись 1, псявляотея сигналы считанных 1, которые усиливао с усилителя 5 и чтения 9 и затем ноступао на числовой регистр 13 для регенерации и для нсполнсни 5 а Вьход.В 1 а 1 записи записываемын код числа поступает из числового регистра 13 па формирователи импульсов записи 8, откуда по разрядным шипам 7 через разделительные диоды 2 импульсы записи 1 проход т через обмовки записи сердечников на шнп 3 выбранного адреса,Предмет изоорстсння МатРИЧНОЕ фЕРРИт-ДИОДИОС ЗаИОгМННг 1 ОИСЕустройство, содержащее накопительные агат -рицы га фсрритовых сердегниках, разрядные шн 11 ы которых чсрсз формироваели импульсов записи соединены с выходами числового регистра, адресные шины, адресный блок, ши ны с 1 нтывг 1 нн 51 и форыироваели импульсовСгИГЫВгги 51, От,гиггаЮигЕЕСгг тЕМ, ЧтО, С ЦЕЛЬЮ повышения надежности устройства, оно дополнительно содержит тиристоры, адресные ш шы матрицы соединены с анодами тиристо ров, катоды которых соединены с шиной ну, вого потенциала, а управля 1 ощие электроды но;1 сос 711 нСны к выходам адресного блока; сднн концы всех шин считывания соединены с выходом формирователя импульсов счигы 1 о ва 1 ги 51, а ДРУгие конЦы кажДой шины считыва.И 5 через диод соединены с соответствующей адресной шиной.

Смотреть

Заявка

1708247

МПК / Метки

МПК: G11C 11/02

Метки: 402061

Опубликовано: 01.01.1973

Код ссылки

<a href="https://patents.su/2-402061-402061.html" target="_blank" rel="follow" title="База патентов СССР">402061</a>

Похожие патенты