Устройство для умножения аналогового сигнала на цифровой код

Номер патента: 262507

ZIP архив

Текст

262507 Союз Советских Социалистических РеспубликЗависимое от авт. свидетельства М аявлено 31 Х.1966 (Мо 0731/18-24 л. 42 ттт 4, 7/1 с присоединением заявки Мо 1080732/18-2 ПриоритетОпубликовано 26.1.1970, Б МПК Сх 06 дУДК 681,335.5(088.8 Комитет по делам изобретений и открыти при Совете Министров СССРллетень ЛЪ а опубликования описания 8 Х.1 дин и В М Хал 1 тмовский -""краинской ССР,Авторыизобрете ук,А.М чу нститут кибернетики А аявител ТРОЙСТВО СИГНУМНОЖЕНИЯ АНАЛОГОВОГОНА ЦИФРОВОЙ КОД На чертеже приведена блок-схема устройства. Устройство содержит источник 1 эталонного сигнала Ао, ключ 2, интегратор 3, ключ 4, трипер управления 5, схему б выделения на чального уровня, блок 7 формиравания длительности интегрирования, Блок 7 в свою очередь содержит последовательно включенные генератор 8 заполняющих импульсов, ключ 9 формирователя и вычитающий счетчик 10 ко да множителя, вход которого подключен к одному из установочных входов триггера 11 формирователя, а выход через схему 12 выделения нулевого состояния соединен со вторыми установочными входами триггера 11 форми рователя, триггера 5 и вспомогательного триггера синхронизации 18. Кроме того, в устройство вхсдят ключ 14, счетчик результата 15 и генератор импульсов 1 б. Работа Чи,сло й за к 10. Затем ачало опера к 15,в,нул пом огательнжение, при ключ 9, астояние тристоянии), птй иметульс чи :н чи Б всло на вь Изобретение относится,к области приборостроения.Известны устройства для умножения аналогового сигнала,на цифровой код, содержащие интегратор, выход которого через схему выделения начального уровня подключен к установочному входу триггера управления, а входы через управляемые от блока формирования длительности интегрирования и от триггера управления ключи соединены с источниками преобразуемого и опорного сигналов.Предложенное устройство отличается от известных тем, что в нем блок формирования длительности интегрирования содержит последовательно соединенные генератор заполняющих импульсов, ключ формирователя и вычитающий счетчик кода, множителя, вход которого подключен к одному из установочных входов триггера формирователя, а выход через схему выделения нулевого состояния соединен со вторыми установочными входами триггера формирователя, триггера управления и .вопомогательного триггера синхронизации, выход которого подключен к управляющвму входу ключа формирователя, а второй установочный вход соединен с выходом источника управляющих импульсов. Это,позволило повысить точность работыустройства и.упростить его конструкцию. устроиства.писывается в вычитающий счетвнешний запускающий импульс ции (н, о,) устанавливает счет- евое состояние, устанавливает ый триггер синхронизации в по- котором подается разрешение также устанавливает в исходное ггер 5 (если он не был в этом ри котором ключ 2 закрыт, Перчастоты Р от генератора 8 по262507 Предмет изобретения Составитель А, А. МасловРедактор Белявская Техред А. А. Камышникова Корректор Т, А. Абрамова Заказ 1064/10 Тираж 500 ПодписноеЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров ССС 1Москва Ж.35, Раушская паб д. 45 Типография, пр, Сапунова, 2 падает на счетчик 10 и на триггер 11 формирователя, устанавливая его в положение, когда ключ 4 открьыается, и начинается интегрирование величины Аь Последующие импульсы от генератора 8 поступают на эти два,входа, пока в счетчике 10 не уста 1 новится 0. В этот момент срабатывает диодная схема 12 выделения нулевого состояния, благодаря чему триггеры 11 и 13 устанавливаются в исходное положение - при этом закрывается ключ 4 и выдается запрет на ключ 9. Кроме того, триггер 5 устанавливается в положение, при котором открыт ключ 2 и величина Ао интегрируется в обратном направлении, пока схема б выделения, нуля (начального уровня) не установит триггер 5 в исходное положение. На время интегрирования величины Ао подается разрешение на ключ 14, и в счетчик 15 поступают импульсы от генератора 1 б. Число, полученное таким образом в счетчике 15, в конце операции, пропорционально произведению и является кодом этого произведения К,Устройство для умножения аналоговогосигнала на цифровой код, содержащее инте гратор, выход которого через схему выделения начального уровня подключен к установочному входу триггера управления, а входы через управляемые от блока формирования длительности интегрирования и от триггера 10 управления ключи соединены с источникамипреобразуемого и опорного сигналов, отличаюи 1 ееся тем, что, с целью повышения точносги и упрощения устройства, в нем блок формирования длительности интегрирования содер жит последовательно соединенные генераторзаполняющих импульсов, ключ формирователя и вычитающий счетчик кода множителя, вход которого подключен к одному из установочных входов триггера формирователя, а вы ход через схему выделения нулевого состояния соединен со вторыми установочными входами триггера формирователя, триггера управления и вспомогательного триггера синхронизации, выход которого подключен к уп равляющему входу ключа формирователя, а,второй установочный вход соединен с выходом источника управляющих импульсов,

Смотреть

Заявка

1080731

МПК / Метки

МПК: G06G 7/16

Метки: аналогового, код, сигнала, умножения, цифровой

Опубликовано: 01.01.1970

Код ссылки

<a href="https://patents.su/2-262507-ustrojjstvo-dlya-umnozheniya-analogovogo-signala-na-cifrovojj-kod.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для умножения аналогового сигнала на цифровой код</a>

Похожие патенты