Преобразователь амплитуды импульса в цифровой код

Номер патента: 239679

Авторы: Нехай, Смирнов

ZIP архив

Текст

.1,1968 ( 1212371/18-2 аявлено рисоединенпем заявкиМПК 6 061ДК 681 325(088 8) Комитет по делам аобретеиий и открыти при Саеете й 1 ииистрое СССРиоритет Опубликовано 18,11,1969, Бюллетень1 Дата опубликования описания 1.ИШ.1969 вторыобретения. П, Нехай и А. И. Смирновизико-технический институт им. А. Ф. Иоффе Ордена Лен явитель ПРЕОБРАЗОВАТЕЛЬ АМПЛИТУДЫ ИМПУЛЬС В ЦИФРОВОЙ КОДИзобретение относится к области преобразования и кодирования информации,Известны преобразователи амплитуды импульса в цифровой код, содержащие усилитель, выход которого соединен со входом линии задержки, своим выходом, подключенной ко входу усилителя и порогового устройства, подсоединенным ко входу Л-разрядного регистра, схемы совпадения, дешифратор и реверсивный счетчик с преобразователем, подключенным к управляющему входу усилителя. тво отличается тем, д младшего разряда 15 им из входов первой ой вход которой податора, единичный вырегистра соединен ссхемы совпадения, 20дключен к выходу деднего подключен к стра, выход первой исоединен с +1 иного счетчика, а вы реобразователь кода с управляющим вхоозволяет уменьшить нейность шкалы и устройства. 30 Г 1 редложениое устрой что в нем нулевой вых регистра соединен с одн схемы совпадения, друг ключен к выходу дешиф ход младшего разряда одним из входов второи другой вход которой по шифратора, вход посл старшим разрядам реги второй схем совпадения- 1 входами реверсив ход последнего через п в напряжение соединен дом усилителя. Это п дифференциальную нел повысить стабильность На чертеже представлена блок-схема предложенного устройства.Входом устройства является один из входов усилителя 1. Выход усилителя через линию задержки 2 соединен с другим входом усилителя и со входом порогового устройства у. Выход порогового устройства связан с третьим входом усилителя и с регистром 4. Выходы 0 и 1 младшего разряда регистра соединены соответственно со входами схем совпадения 5 п 6. Другие входы схем совпадения соединены с выходом дешифратора 7, входы которого связаны с выходами старших разрядов регистра. Выходы схем совпадения 5 и 6 соединены со входами +1 и- 1 реверсивного счетчика 8. Выход последнего через преобразователь кода в напряжение (ток) 9 соединен с управляющим входом усилителя 1.При подаче на вход сигнала кодирующее устройство, состоящее из усилителя, линии задержки, порогового устроиства и регистра, вырабатывает двоичный код числа, соответствующий входному сигналу. Процесс кодирования осуществляется следующим образом: входной импульс поступает на один из входов линейного усилителя. Усиленный импульс через линшо задержки подается на второй вход усилителя и одновременно на вход порогового устройства, Пороговое устройство срабаТираж 480 по делам изобретений и откр Москва, Центр, пр. СерПодписноеете Министров СССР тпй прива,д.4 Типография, пр. Сапунова,тывает, если амплитуда импульса превосходит порог Ьо. При срабатывании порогового устройства на его выходе возникает уровень, равный - С/о, который подается на третий вход усилителя. В том случае, если входное устройство не,срабатывает, на его выходе поддерживается уровень, равный нулю. Разность сигнала, прошедшего через линию задержки, и уровня - С 1, (или нулевого уровня) снова усиливается, подается на линию задержки и т, д, Этот цикл, повторяется У раз (Ж - число разрядов преобразователя). При этом на выходе порогового устройства возникает последовательность уровней - С/о и О, соответствующая двоичному коду входного сигнала (уровень - Сl, соответствует 1, а нулевой уровень 0 в 0). Эта последовательность запоминается в Л/-разрядном регистре.Код числа, соответствующего входному сигналу, подается на схемы совпадения 5 и б и дешифратор 7, Дешифратор 7 производит выделение участка шкалы преобразования с границами Х, и Х: если код числа на выходе регистра соответствует этому участку, на выходе дешифратора возникает сигнал 1, в противном случае на выходе поддерживается сигнал 0. Схема совпадения 5 производит выделение кодов, соответствующих четным числам, находящимся в пределах выделенного участка; схема совпадения б производит выделение кодов, соответствующих нечетным числам, относящиеся к тому же участку. В том случае, если на выходе регистра имеется четное число, относящееся к выделенному участку, на выходе схемы совпадения 5 возникает сигнал 1, который увеличивает на единицу содержимое реверсивного счетчика. В случае, если число на выходе регистра - нечетное и лежит в пределах выделенного участка, аналогичный сигнал возникает на выходе схемы совпадения б. Этот сигнал уменьшает на единицу содержимое реверсивного счетчика. Сигнал, пропорциональ ный содержимому счетчика, подается черезпреобразователь кода в напряжение на управляющий вход усилителя 1, увеличивая или уменьшая коэффициент усиления этого усилителя на небольшую величину всякий раз, 10 когда к содержимому счетчика добавляетсяпли отнимается единица. Предмет изобретенияПреобразователь амплитуды импульса в 15 цифровой код, содержащий усилитель, выходкоторого соединен со входом линии задержки, своим выходом подключенной ко входам усилителя и порогового устройства, подсоеди.ненным ко входу Л-разрядного регистра, схе мы совпадения, дешифратор и реверсивныйсчетчик с,преобразователем, подключенным к управляющему входу усилителя, отличающийся тем, что, с целью уменьшения дифференциальной нелинейности шкалы и повышения 25 стабильности устройства, в нем нулевой выход младшего разряда регистра соединен с одним из входов первой схемы совпадения, другой вход которой подключен к выходу дешифратора, единичный выход младшего раз ряда регистра соединен с одним из входоввторой схемы совпадения, другой вход которой подключен к выходу дешифратора, вход последнего подключен к старшим разрядам регистра, выход первой и второй схем совпа дения соединен с +1 и- 1 входами реверсивного счетчика, а выход последнего через преобразователь кода в напряжение соединен с управляющим входом усилителя.

Смотреть

Заявка

1212371

А. П. Нехай, А. И. Смирнов Ордена Ленина физико технический институт А. Ф. Иоффе

МПК / Метки

МПК: G06J 3/00, H03M 1/36

Метки: амплитуды, импульса, код, цифровой

Опубликовано: 01.01.1969

Код ссылки

<a href="https://patents.su/2-239679-preobrazovatel-amplitudy-impulsa-v-cifrovojj-kod.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь амплитуды импульса в цифровой код</a>

Похожие патенты