ZIP архив

Текст

ПИСАН ИЕ 187399 Союз Советскиь Сопиалистическик РеспубликЗависимое от авт, свидетельства лено 09.Х 1.19651039709/26-24) 42 тп с присоединением з ПриоритетОпубликовано 11,Х. Дата опубликовани вкиКомитет по делам изобретений и открытий при Совете Министров СССР,Х 1.1966 писания УСИЛИТЕЛЪ СЧИТЫВАНИ Известны усилители считывания на транзисторах со стробированием для запоминающих устройств.Предложенный усилитель отличается от известных тем, что он содержит два запоминающих биакса с обмогками записи, считывания и выходными обмотками, при этом выходная обмотка каждого биакса подключена к базам ггервого и второго транзисторов, а эмиттер первого транзистора соединен с коллектором второго транзистора, что повышает надежность усилителя,На фиг. 1 изображена принципиальная схема усилителя считывания; на фиг. 2 - диаграммы, поясняющие работу усилителя,Усилитель считывания состоит из двух биакс-транзисторных ячеек, соединенных по ключевой схеме. Биакс 1 является к-ым разрядом выбранной числовой линейки запоминающего устройства, Числовой ток, протекающий по обмотке 2, имеет различное направление: при записи информации - в биакс и гри ее стирании перед записью - в ячейку новой информации. По обмотке 3 протекает разрядный ток 1 р, а обмотка 4 является выходной. Э,д.с., наведенная в обмотке 4 при считывании информации с биакса, прикладывается к базе транзистора 5. Обмотка б - считывающая; ток, протекающий по ней, считывает информацию с биакса. Вспомогательный биакс 7 устанавливаетсяв единичное состояние импульсом тока, поступающим в обмотку 8. В единичном состояниибиакс 7 находится постоянно. Э.д.с., наведен 5 ная в выходной обмотке 9 биакса 7, управля.ет рабогой транзистора 10, Обмотка 11 является считывающей.Транзистор 10 и биакс 7 с обмотками управления образуют схему стробирования,.10 В момент времени г в обмотку 8 биакса 7поступает установочный импульс тока 1 ,устанавливающий схему стробирования в единичное состояние, которое сохраняется в те.чение работы усилителя. В момент времени уо1 записывается 1 в к-ый разряд выбраннойчисловой линейки,В момент времени 1 а импульс тока считывания 1, считывает информации с биакса к-горазряда выбранной числовой линейки и опра 20 шивает схему стробирования, Так как в биаксе к-го разряда выбранной числовой линейкии во вспомогательном биаксе записана одинаковая информация, то э.д.с., наведенные в выходных обмотках биаксов, совпадают по фазе.25 Отрицательные э.д.с снимаемые с выходныхобмоток биаксов, переводят транзисторы впроводящее состояние. От заднего фронта импульса считывания в выходных обмотках биаксов наводятся э.д,с. положительной полярЗО ности, в результате чего транзисторы из проКорректоры: Ф. Полионова О. Б. Тюрина аз 3441111 Тираж 1075 формат бум. 60 Х 90/, Объем 0,16 изд. л. ПодписноеИИПИ Комитета по делам изобретений и открытий при Совеге Министров СССРМосква, Центр, пр. Серова, д, 4 Типография, пр. Сапунова, 2 ьодящего состояния переходят в режим отсечки. В момент времени 1 в обмотку 2 биакса 1 поступает числовой ток 1 отрицательной полярности, который стирает информации - устанавливает бпакс 1 в нулевое состояние. В момент воемени 1,.- в обмотку 2 поступает числовой ток амплитудой + -/1 а в обмотку Б - разрядный ток амплитудой - 1/в 1,. Ре. зультирующий ток (+ г/в 1 в,) не изменяет нулевого состояния биакса к-го разряда выбран ной числовой линейки. В момент времени 1, в обмотки б и 11 биаксов 1 и 7 поступает импульс тока считывания 1,. Так как в обоих биаксах записана различная информация, то э. д. с., наведенные при считывании в выходных обмотках 4 и 9, имеют раз. личную полярность. От переднего фронта импульса считывания в выходной обмотке 4 наводятся э. д, с, положительной полярности, а в выходной обмотке 9 биакса 7 - отрицательной полярности. От заднего фронта импульса считьвдннн;полярность и э.д, с., наведенные и выхогрых, обмотках биаксов, будут иметь противоположный знак. От действия этих э.д.с. усилитель счизывания не срабатывает, чго будет соотьетствовать считыванию 0 с к-го разряда.Таким образом, усилитель считывания надежно работает при считывании 1 с к-го разряда выбранной числовой линейки.При считывании О и при действии помех в моменты записи и стирания информации усилитель считывания надежно закрыт. Предмет изобретенияУсилитель считывания на транзисторах со стробированием для запоминающих устройств, отличпющийся тем, что, с целью повышения надежности работы запоминающего устройства, он содержит два запоминающих биакса с обмотками записи, считывания и выходными обмотками, при этом выходная обмотка каждого биакса подключена к базам первого и второго транзисторов, а эмиттер первого транзистора соединен с коллектором второго тран. зистора.

Смотреть

Заявка

1039709

МПК / Метки

МПК: G06K 7/016

Метки: 187399

Опубликовано: 01.01.1966

Код ссылки

<a href="https://patents.su/2-187399-187399.html" target="_blank" rel="follow" title="База патентов СССР">187399</a>

Похожие патенты