Устройство для контроля кмоп-логических схем
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(51)5 6 01 В 31/28 фИ,АЙЯДг1.:, С (н ПИСАНИЕ ИЗОБРЕТЕНИ иВС.Ко СР7. 2.ЛЯ КМ ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(56) Авторское свидетельство ССМ 1430914, кл. 6 01 К 31/28, 19Авторское свидетельство ССМ 1150590, кл. 6 01 Н 31/28, 19(54) УСТРОЙСТВО ДЛЯ КОНТРЛОГИЧЕСКИХ СХЕМЖ 1624368 А 1(57) Изобретение относится к контрольноизмерительной технике и может быть использовано для контроля КМОП-логических схем. Цель изобретения - расширение области применения за счет расширения номенклатуры контролируемых изделий достигается введением элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 7 и запоминающего устройства 3, Устройство также содержит генератор 1, счетчик 2, блок 4 резисторов, клеммы 5, блок 6 сравнения, блок 8 индикации. 1 ил,Изобретение относится к контрольно-измерительной технике и;может быть использовано для контроля КМОП-логических схем.Целью изобретения является расширение области применения за счет расширения номенклатуры контролируемых изделий;На чертеже представлена функциональная схема предлагаемого устройства,Устройство содержит генератор 1, счетчик 2, запоминающее устройство (ЗУ) 3, блок 4 резисторов, клеммы 5 для подключения объекта контроля, блок 6 сравнения, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 7, блок 8 индикации с соответствующими связями,Устройство работает следующим образом.Генератор 1 по импульсу внешнего запуска формирует тактовую последовательность, поступающую на вход счетчика 2, Одновременна этим же импульсом обнуляются счетчик 2 и блок 8 индикации. После окончания импульса внешнего запуска на выходах счетчика 2 формируется адрес 8+2 ячеек запоминающего устройства 3 (ЗУ), с которых считывается тестовая последовательность и управляющие сигналы, тестовая последовательность с М выходов (ЗУ) 3 поступает на вход блока резисторов 4 и на входы "А" блока 6 сравнения.На входы "В" блока сравнения поступает информация через контактное устройство с клемм для подключения объекта контроля. На блок сравнения подается тестовая последовательность через ограничительные резисторы блока 4. Если оба слова равны, то на выходе блока 6 сравнения присутствует сигнал "1", который поступает на вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 7. На второй вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 7 поступает информация об использовании тестового слова для контроля контактирования с 8+2-м разрядом ЗУ. Если в 8+2-м разряде присутствует "0", то контроль контактирования не происходит и "1" с выхода блока сравнения через элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 7 проходит на первый вход блока 8 индикации, В 8+1-ой ячейке ЗУ находится информация о конце теста, Если тест не окончен, та на выходе блока 8 индикации отсутствует сигнал запрещения работы генератора 1 и тест продолжается. Если в И+1-й ячейке ЗУ содержится информация о конце теста, та блок индикации выдает сигнал запрещения работы генератора и индицирует сигнал "Годен". Если в И+2-й ячейке ЗУ присутствует "1", то это означает наличие контроля контактирования с испытуемой схемой. В этом случае в ячейку ЗУ, соответствующую одному из выходов испытуемой30 Формула изобретенияУстройство для контроля КМОП-логических схем, содержащее генератор, счетчик,40 50 55 5 10 15 20 25 схемы. заносят инверсную, по отношению к истинной, информацию. В этом случае, при контактиравэнии испытуемой схемы с устройством, на выходе блока 6 сравнения появляется "0", который инвертируется в элементе ИСКЛЮЧАЮЩЕЕ ИЛИ 7 и поступает на вход блока 8 индикации. Если контактирования с испытуемой схемой нет, та на выходе блока 6 сравнения "1" (тестовое слово и отклик ИС одинаковы), э тат сигнал инвертируется в элементе ИСКЛЮЧАЮЩЕЕ ИЛИ 7 и поступает на вход блока ин. дикации. При наличии "0" на первом входе и "1" на четвертом входе, блок 8 индикации индицирует сигнал "Обрыв" и выдает сигнал запрета работы генератора 1, Если И+1-й и М+2-й разряды ЗУ содержат "0", э тестовые слова и отклик не равны, то блок 6 сравнения выдает сигнал "0", который посгупэет на блок 8 индикации. В результате ан индицирует сигнал "Брак" и запрещает работу генератора 1. Анализ состояния первого входа блока 8 индикации происходит в середине периода тактового импульса, когда все переходные процессы в устройстве и испытуемой схеме закончены. Для этой цели на второй вход блока индикации поступает синхронизирующий сигнал с генератора 1. блок раздели 1 ельных схем, блок срэвнения,блок индикации, причем выход генератора соединен со счетным входом счетчика и вторым входом блока индикации, выход которого соединен с входом запрещения работы генератора, отл ич э ю щеес я тем, чта, с целью расширения области применения, в него введены элеменгы ИСКЛЮЧАЮЩЕЕ ИЛИ и запоминающее устройство, эдресные входы которого соединены с информационными выходами счетчика, а И информационных выходов соединены с входами блока разделительных схем и входами"А" блока сравнения, входы "В" которого присоединены к выходам блока разделительных схем и выводам испытуемой схемы через контактное устройство, первый вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с выходом блока сравнения, э второй вход соединен с 8+2-м выходом запоминающего устройствэ и четвертым входом блока индикации, третий вход которого соединен с 8+1-м выходом запоминающего устройства, выход элемента ИСКЛ ЮЧАЮЩЕ Е ИЛ И соединен с первым входом блока индикации а шина сброса устройства соединена с входом запуска генератора и входами сбросасчетчика и блока индикации.
СмотретьЗаявка
4375942, 15.12.1987
ПРЕДПРИЯТИЕ ПЯ Ю-9270
АШМАРОВ ЮРИЙ ВЛАДИМИРОВИЧ, АФОНИН ГЕННАДИЙ СЕРГЕЕВИЧ, КОРОБКОВ ВЛАДИМИР СЕРГЕЕВИЧ
МПК / Метки
МПК: G01R 31/28
Метки: кмоп-логических, схем
Опубликовано: 30.01.1991
Код ссылки
<a href="https://patents.su/2-1624368-ustrojjstvo-dlya-kontrolya-kmop-logicheskikh-skhem.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля кмоп-логических схем</a>
Предыдущий патент: Устройство для контроля тока и управления автоматом настройки пускорегулирующего аппарата
Следующий патент: Способ обнаружения неисправных элементов электрической схемы
Случайный патент: Устройство для преобразования частоты в код