Устройство для моделирования адаптивных вычислительных систем
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСКИХС 01.1 ИАЛИСТИЧЕСКИХРЕСПУБЛИК 1511 4 С 06 Р 15/20 ОПИСАНИЕ ИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ(56) Авторское свидетельство СССРВ 1020830, кл. С 06 Г 15/20, 1981.(54) УСТРОЙСТВО ДЛЯ МОДЕЛИРОВАНИЯАДАПТИВНЫХ ВЫЧИСЛИТЕЛЪНЫХ СИСТЕМ(57) Изобретение относится к вычислительной технике и может быть использовано для статистического моделирования широкого класса вычислительных систем, в частности для моделирования мультипрограммных ЭВМ,работающих в режиме разделения времени с многошаговым алгоритмом адапЯ 01441416 . А 2 тации. Цель изобретения - расширениефункциональных возможностей устройства за счет моделирования работывычислительных систем с двухпараметрической адаптацией. Для достижения данной цели в пересчегную схему блока управления дополнительновведены второй элемент И; элементИЛИ, элемент задержки, группа элементов И, шифратор и регистр, Характерной особенностью устройства является его пригодность для моделирования широкого класса вычислительных систем, в частности обычных мультипрограммных систем в режиме разделения времени, а также адаптивныхвычислительных систем с шаговой однопараметрической и двухпараметрической адаптациями. 8 ил./5 ЬьФаоизводственно-полиграфическое предприятие, г, Ужгород, ул, Проектна О/53 ВПИИПИ Госуда по делам и 113035, Москва, Тираж 704ственного комитета С обретений и открытий -35, Раушская наб., 1441416Изобретение относится к вычислительной технике и может быть использовано для статистического моделирования широкого класса вьгчислитель ных систем, в частности для моделирования мультипрограммных ЭВ 11, работающих в режиме разделения времени с многошаговым алгоритмом адаптации и является усовершенствованием уст ройства по авт. св. Р 1020830.Цель изобретения - расширение Функциональных возможностей устройства за счет моделирования работы вычислительных систем с двухпарамет рической адаптацией.На Фиг, 1 представлена блок-схема устройства, на Фиг, 2 - функциональ - ная схема блока поиска свободных терминалов; на фиг. 3 - схема управля емого регистра сдвига; на фиг. 4 схема блока моделирования очереди, на фиг. 5 - схема приоритетного блока; на Фиг. 6 - схема блока сравне- . ния; на фиг, 7 - схема блока управления; на фиг. 8 - схема пересчетной схемы.Устройство (фиг. 1 ) содержит блок 1 статистической обработки, включающий в себя счетчики 2-5,блок 6 индикации длины очереди и управляемый генератор 7 имйульсов, генератор Я случайного потока импульсов, геператор 9 произвольно распределенных случайных чисел, блок 10 поиска 35 свободных терминалов, управляемый регистр 11 сдвига, блок 12 моделирования очереди, блок 13 управления, приоритетный блок 14, блок 15 сравнения, блок 16 измерения времени ответа , включающий в себя накапливающие сумматоры 1 и 18, суммирующий счетчик 19, генератор 20 Фиксированного числа имульсов, группу элементов И 2 и элемент 22 задержки, 45 вход 23 блок управления, элементы И 24-27, группу входов 28 устройства. Блок поиска свободных терминалов(фиг. 3) содержит триггеры 44, пер-вую, вторую и третью группы элементов И 45, 46, 47 соответственно, группу выходов 48, шину 49 сдвига.На фиг. 3 показаны также триггеры 29 блока 10 поиска свободных терминалов и группы выходов 41, 42 этого блока, являющиеся входами управляемого регистра сдвига.Блок моделирования очереди (фиг,4) содержит вычитающие счетчики 50, группу блоков элементов И 51, блок 52 элементов И, элемент ИЛИ 53, группы входов 54, управляющий вход 55, выход 56,Приоритетный блок (фиг,5) содержит суммирующий 57 счетчик длительности интервалов, элементы ИЛИ 58, 59, группы элементов И 60-63, приоритетный регистр 64, управляющие входы 65, 66, выход 67.Блок сравнения (фиг. 6) содержит регистр 68, сумматор 69, блоки элементов И 70, 71, элементы И 72, группу элементов И 73, элементы И 74, 75, 76, элемент ИЛИ-НЕ 77, группу элементов ИЛИ 78, з;ементы ИЛИ 79-82, группу элементов ЛИ 83, триггер 84, элементы 85, 86 й 87 задержки, кольцевой регистр 88 сдвига, гругпу регистров 89, управляющий генератор 90 заданного числа импульсов, группу элементов И 91, элемент И 92, вход 93, управ - ляющий вход 94 и группу выходов 95.Блок управления (фиг, 7) содержит первый триггер 96, пересчетную схему 97, выход 98, входы 99 и 1 00 пере- счетной схемы, переключатель 101, генератор 102 импульсов, второй триг - гер 103, второй 104, первый 105 и третий 106 элементы ИЛИ элемент 107 задержки, вход 108 и выходы 109, 110 пересчетной схемы, выходы 111 и 12 блокаПересчетная схема (Фиг. 8) содержит вход 113 начальной установки, второй элемен:- ИЛИ 114, шифратор 115, регистр 116, группу элементов И 117, элемент 118 задержки, первый элемент ИЛИ 119, первый элемент 118 задержки, первый, элемент ИЛИ 119, первый элемент И 120 первый счетчик 121, второй счетчик 122, второй элемент И 23,Для моделирования вычислительных систем с двухпараметрической адаптацией в блок 15 сравнения через входы 28 вводятся значения нескольких временных порогов (Т, Т,".я) качества обслуживания заданий.Качество обслуживдция здддций оценивается средним текущим временем ответа вычислительной системы Т , которое определяется зд период наблюдения Т, После окончания каждого периода наблюдения производится вычисление текущего времени ответа системы Тт, сравнение его с заданными временными порогами (Т, Т,Т,), ТТ , 1 О2"Т . В зависимости от результатонЦсравнения блок управления вырабатывает сигналы для выбора длительности кванта на очередной период Т , а при достижении граничных значений Т, или 5 Т формируются сигналы "Отключить терминал" (Т.) Т ) или "Подключить термиИнал" (Тт( Т ), которые поступают в приоритетный блок 14.Таким образом, н диапазоне изме цгния Т, . ТТя адаптация системы осуществляется зд счет вариации длительности квантов.Моделирование обычных вычислительных систем обеспечивается путем ввода 25 в блок 15 сравнения нижнего порога эталонного времени ответа Т 1 Т где Т.с,к., - предельное значение временя ответа для моделируемой системы. В этом случае измецечие длительности 30 квантов не осуществляется и к систе 45 ме постоянно подлючены все терминалы.Блок 1 статистической обработки обесгечиндет накопление и частичную обработку статистических данцыху 35 характеризующих процесс функционирования моделируемой системы. Счетчики 2 и 3 подсчитывают соответственно суммарное количество заданий, поступающих в систему и принятых на обслуживание. Разность в показаниях этих счетчиков ранна числу заданий, которые получили отказ вследствие занятости или блокировки терминалов. Счетчик 5 подсчитывает количество заданий, обработанных в течение одного интервала наблюдения. Длительность этого интервала определяется временем заполнения счетчика 5.При завершении обработки двух заданий счетчик 5 обнуляется, при этом на его выходе появляется импульс, обеспечивающий включен;. в работу блоков 5 1 6 и 13. Ре зрсивный счетчик 4 содержит зцд гецие текущего количества заданий, брабдтываемых системой в данный момент времени. Блок 6 индикации длины о череди служит для определения вероятностных характеристик очереди здддний, Упрднляемый генератор 7 импульсов вырабатывает импульсы с частотой следования У = пГ, где Г - базовая частота, определяющая точность измерения интерндлон времени пребывания заданий н системе. Импульсы поступают в накапливающий сумматор 17, работающий в режиме счетчика, при этом в нем накапливается значение суммарного времени пребывания заданий в системе, Генератор 8 случайного потока импульсов имитирует моменты поступления задднний на обработку. Генератор 9 произвольц 6 распределенных чисел обеспечивает выработку случайных чисел с герестраиваемым законом распределения. Эти числа характеризуют отрезки времени обслуживания отдельных задании.Блок 10 поиска свободных терминалов выполняет следующие функции. 1 ри наличии хотя бы одного свободного терминала блок 1 0 выдает сигнал, открь:вающий элемент И 24. Состояние терминалов (Свободен, "Занят ) моделируется триггерами 29 (фиг.2), которые последовательно устанавливаются в состояние "1 сигналами с выхода элемента И 24 и в состояние "0" сигналами с вычитающих счетчиков блока 12, По сигналу с выхода элемента И 24 (входная шина 34 блока 10) осуществляется поиск свободного и незаблокированного терминала путем последовательного опроса элементов И 30, 31, При наличии свободного и незаблокированного терминала приоритетным блоком 14 вырабатывается сигнал, открывающий элементы И 27, при этом генератор 9 вырабатывает случайное число, которое записывается в один из вычитающих счетчиков блока 12.Блок счетчика осуществляется сигналоМ, поступающим по одному из выходов 43.Блок 10 выдает сигналы управления на уп- равляемый регистр сдвига. При наличии хотя бы одного занятого терминала блок 10 выдает на шину 36 сигнал, открывающий элементы И 25, 26. Управляемый регистр 11 сдгига обеспечивает последовательное циклическое подключение заданий терминалов на обработку, при этом подключаются только задания занятых терминалов. Если терминал свободен или заблокирован, то соответствующие триггеры 29 (фиг.3)находятся в состоянии "О" и при сдви 11 11г е 1 в управляемом регистре сдвигас помощью элементов И 4 5 , 4 6 , 4 7 и ропускаются в с е разряды , связанные с освободными терминалами , и "" попадает только в то т разряд , которыйсвязан с занятым терминалом . Сигналыс прямых выходов триггеров 4 4 поступают по выходам 4 8 в блок 1 2 и подключ аю т на обработку задания соо тв е тст в ующих терминалов с помощью блока5 2 элементов И (фиг . 4 ) ,Блок 1 2 моделирования очереди(фиг , 4 ) состоит из И вычитающихсче тч иков 5 О . Количество счетчиковопределяет мак симально е число заданий , которые могут о цно временно находить с я в системе , Блок 1 2 моделируе т процесс обработки заданий в паке тном режиме и в режиме р а эделен иявремени . Очередные задания в видеслучайных двоичных ч ис ел , эн аче ниякоторых соответствуют времени обработки задания , поступают по входным шинам 54 на в се группы элементовИ 5 1 . Один из блоков элементов И 5 1открывается сигналом , поступающим изблока 1 О по одному из входов 4 3 , ичислом записывается в соответствующий сч е т чик 5 О . Вычитающие входысчетчиков 5 О через блок 5 2 элементов И , управляемых сигналами , поступающими по входам 4 8 из блока 1 1( фиг . 1 ) , соединены с входом 55 . Н аэтот вхо ц из блока 1 3 управления ч ере з элемент И 2 6 поступают пачкиимпульсов , имитирующих кванты об служив ания . Счетчики 5 О содержат текущее значение оставшегося времени обслужив ания задания ; Когда обработкаодного из э аданий завершается , соо тве тс тв ующий счетчик 5 О переходит внулевое состояние и на его выходеформируется импульс . Этот импулв спо одной из шин группы входов 3 8( фиг , 1 ) поступает в блок 1 0 и уст а навлив а е т соотв е т е твующий триггер2 9 (фиг . 2 ) в нулевое состояние , ч ере з элемент ИЛИ 5 3 поступает на выход 5 6 и далее - н а вычит ающий входреверсивного сч е тчик а 4 и суммирующий вход счетчика 5 ; с выхода 5 6импульс поступает в блок 1 3 управления , прекращая поступление имп ульсов об служив а ния в блок 1 2 ,Приоритетный блок 14 совместно сблоком 10 поиска свободных терминалов и пересчетной схемой 97 выпопняет функции корректирующего звена при моделировании адаптивных вычислительных систем. В процессе адаптивной настройки системы на заданное значение качества обслуживания приоритетных заданий с ростом нагрузки изменяется длительность кванта вы О деляемых для обработки заданий икорректируется структура системы.Сущность корректировки структуры системы заключается в том, что число терминалов, имеющих доступ к системе, из меняется в зависимости от текущеговремени ответа системы Тт, Уровень приоритета определяется номером терминала: наивысший приоритет имеют задания, поступающие в систему с терми нала с,. наибольшим номером. Если текущее значение времени ответа системы Т , больше максимального порога эталонного времени ответа Тг, т.е, Т Тя, то с блока 5 сравнения в 25приоритетный блок 14 поступает одиночный импульс по входу 65 на регистр 64. При этом один .из триггеров регистра с наименьшим номером устанавливается в состояние "1" и соответствующий терминал блокируется, т.е. менее приоритетные задания с этого терминала в систему не поступают. Если в очередном интервале снова ТТ тотимпульсом по входу 65 в единичное ЗБ состояние переводится еще один старший триггер регистра 64 и связанный с ним терминал блокируется. Этот процесс пошаговой блокировки терминалов с низшим приоритетом продолжается постоянно, пока текущее значение времени ответа больше максимального порога Т . Если же Т с Т то с блока 15 сравнения на вход блока 14 поступает импульс, при этом разблокируется наиболее приоритетный из заблокированных терминалов. Таким образом, количество терминалов, имеющих доступ к системе, авто - матически поддерживается такгггг, чтобы обеспечить качество обслуживания заданий, поступающих с терминалов с более высоким приоритетом, на уровне максимального порога 1,.На входы 40 приоритетного блока 4 (фиг. 5) поступают импульсы неудовлетворенных запросов на терминалы вследствие их блокироки, Эти импульсы поступают через соответствующие элементы ". 60, ИЛИ 58 и подсчитываются суммирующим счетчиком 57, в котором накапливается суммарное число заданий, нг обслуженных вследствие блокировки терминалов. Элементы И 61, ИЛИ 59, на которые поступаютсигналы с нулевых выходов триггеров блоков 10 и 14, ооеспечивяют выработку сигнала "Гсть свободные и незабло кированные терминалы".Этот сигнал поступает на выходную шину 67, обеспечивая доступ заданий в систему путем открывания элемента И 27.Блок 1 б измерения времени ответа 1 В служит для оценки текущих значений времгни ответа системы Т . Оценка осуществляется в течение интервала наблюдения Т длительность которого опр;деляется временем заполнения счет ч;:ка 5 (фиг, 1), В нем подсчитывается количество обслуженных заданий, Ес,ги счетчик 5 содержит и разрядов,ято после поступления 2 заданий онеФ устанавливается Г состояние 0а 25 на его в ходе появляется импульс, которы . подается ня генератор 20 фиксированного числя импульсов и на эле;.;е тзздер: ки.Генератор 20:"ьрябатывает г. сдви гающих импульсов, которые поступаютнакапливающий сумматор 17 и обеспечивают сдвиг содержимого сумматора на и разрядов вправо, Так как в су-.чматорс 7 в течение интервала наблюдения Т на.",яплпвяется суммарноеМвремя ответазаданий в системе, то после сд ига на и разрядов вправо содержимое сумматора 17 содгржит среднее значение времени ответа Т . 40Полученное значение Т импульсом с выхода элемента 22 задержки через группу элементов И 21 переписывается в накапливающий сумматор 8, где накапливается сумма величин Ттд = 12 з 45 ,К; К - число интервалов наблюде- . ния за время моделирования), и в блок 15 сравнения. В блоке 15 сравнения значение Т. сравнивается с порогами эталонного значения, При этом 50 по результатам сравнения осуществляется выбор дл.: тгльности кванта ня предстоящий период наблюдения, а при Т )Т ограничивается доступ в систему заданий с наименее приоритетных терминалов.Блок 5 сравнения по сигналу, по. ступающему ня вход 94 с выхода счет. чика 5 через элемент 22 задержки по окончании каждого интервала наблюдения, обеспечивает сравнение текущего значения времени ответа системы, вычисляемого в блоке 16 и записываемого в элемент 71 по входу 93, с ря- . дом пороговых значений эталонного времени ответа, заранее введенных в регистры 89 блока сравнения по входам 28.Сравнение текущего значения времени ответа Тт с величинами Т , Т.( уТ к осуществляется з а Ь тя к то в , формируемых г е не ря то ром 9 0 заданного числя импульсов ( п ри вводе порогов о б я з я т ель но с о блюде ние усло в ия Т, с ( Т , . . . , Т), В ре з уль т а т е с ря вн ен ия н я одйом из выходов 95 блока 15 появляется импульс, поступающий затем на вход шифратора 115 пересчетной схемы блока управления.Пересчетная схема 97 обеспечивает выбор длительности кванта обслуживания на каждь.й предстоящий период наблюдения в зависимости от результатов Т с Т , Перед началом работы устройства на вход 113 выдается им пульс начальной установки. При этом в регистр б записывается двоичный код, соответствующий минимально возможной длительности кванта (такая же длительность кванта устанавливается .при дальнейшей работе блока при поступлении сигнала ,- ТтТ,), который через элементы И по разрешающему сигналу с элемента 118 задержки заносится в счетчик 121. Вход счетчика 121 через элемент И 120 соединен с входом 108 блока, ня который из блока 13 управления поступают тактовые импульсы с генератооа 102 фиг,7), Счетчик 121 в зависимости от кода, сформированного шифратором 15 при поступлении импульса ня один из его входов с блока 15 сравнения и переписанного из регистра 116, определяет длительность кванта о. При установке счетчика 121 в нулевое состояние на выходе 109 формируется сигналКонец кванта", который поступает в блок 13 управления. Этот же сигнал через элемент ИЛИ 119 и элемент 118 задержки открывает группу элементов И 17 и разрешает перезапись кода из регис".а в счетчик 121, переводит триггер 96 (фиг,7) в нулевое состояние, при этом закрывается элемент И 120 и поступлениетактовых импульсов на вход счетчика 121 прекращается, открывается элемент И 123 и начинается заполнение суммирующего счетчика 122. Емкость счетчика определяет величину потерь 3 на переключение заданий. При переполнении счетчика 122 с выхода 110 импульс поступает в блок 13 управления, а также переводит триггер 1 О 96 в единичное состояние, разрешая формирование следующего кванта.По окончании периода наблюдения на вход 23 поступает импульс, стирающий хранящийся в регистре 16 код, 15 подготавливая регистр к записи нового кода длительности кванта на следующий период наблюдения.Блок 13 управления (фиг, 7,1) выдает на блок 12 моделирования очере - 20 ди пачки импульсов. Количество импульсов в пачках соответствует величине квантов обслуживания, последовательно вьделяемых для обработки заданий в режиме разделения времени. 25Интервалы между пачками моделируют временные потери на переключение программ. При работе в пакетном режиме блок управления вьдает непрерывную последовательность импульсов на що выход 11 и далее на один из входов элемента И 26. Выбор режимов (разделение времени, пакетная обработка) осуществляется переключателем 101, Длительность кванта ц и временные по- З тер на переключение программ 8 задаются с помощью пересчетной схемы. Триггер 03 блока управления вырабатывает сигнал, разрешающий вьдачу импульсов обслуживания через элемент 4 О И 26 в блок 1 2. Нормальное состояние триггера 113 - единичное. В нулевое состояние он переводится после окончания каждого кванта сигналом с выхода 109 блока 97 на времяи сигналом на входе 56 на время переходных процессов при смене заданий (время определяется задержкой элемента 107).Устройство работает следующим образом.Перед началом моделирования в блок 15 сравнения по входам 28 вводятся значения порогов эталонного времени ответа вычислительной системы Т, ТТ и производится начальная установка элементов устройства. При этом обеспечивается доступ всех подключенных терминалов и в пересчетной схеме блока управления устанавливается начальная длительность кванта обслуживания.Импульсы с генератора 8 подсчитываются счетчиком 2 и поступают наэлемент И 24 (фиг. 1). Если в системе имеется хотя бы один свободныйтерминал, то импульс с выхода элемента И 24 поступает по входу 34 вблок 1 О. Этот импульс опрашиваетцепочку элементов И 30, 31 и при наличии свободного и незаблокированноготерминала подается на один из выходов 43 (фиг.21, разрешая запись случайного числа с генератора 9 в одномиз счетчиков 50 блока 12 (фиг. 4).Генератор 9 вырабатывает случайноечисло только при наличии свободного инезаблокированного терминала, чтоконтролируется элементами И 61, ИЛИ59 (фиг. 5) блока 4, на выходе 67 которого при соблюдении указанных условий появляется разрешающий сигналоткрывающий элемент И 27,Счетчик 3 подсчитывает число заданий, поступивших в систему, в счетчике 4 хранится текущее число заданийв системе. По мере поступления заданий заполняются счетчики 50 блока 12,Обработка заданий моделируется пу -тем выработки импульсов обслуживания,поступающих с блока 13 управления вблок 12 моделирования очереди. Порядок поступления этих импульсов регулируется элементом И 26. В зависимости от положения переключателя блока управления (фиг, 7) обработка заданий производится квантами или непрерывно до завершения обработки. Впервом случае моделируется режим разделения времени, во втором - пакет -ная обработка, Элемент И 26 управляется разрешающими сигналами, поступающими с блока 10 по дине 36 и сблока 13 по шине 98. Переход от обработки одного задания .к обработке очередного осуществляется по сигналу, выдаваемому на выход 112 блока 13, По этому сигналу сдвигается "1" в регистре 11, при этом открывается очередной элемент И группы 52 и новая пачка кчпульсов вьдается через этот элемент на соответствующий вычитающий счетчик 50(фиг. 4). По завершени обработки задания соответствующий счетчик 50устанавливается н состояние 0 . На его выходе появляется импульс, который по шине 56 поступает в блок 3, прерывая на время переходных процес 5 сов (это время определяется задержкой в элементе 07 блока 13) поступление импульсов в блок 12. Импульс завершения обработки задания поступает также на счетчики 4 и 5. 10Текущее значение длины очереди заданий, находящихся в системе, со счетчика 4 подается в блок индикации длины очереди и в управляемый генератор 7, который вырабатывает импульсы 15 с частотой следования Р = пГ,где Е базовая частота генератора 7, и - число, хранимое в счетчике 4. Эти импульсы поступают в сумматор 17, работающий в режиме счетчика, В суммато ре 7 образуется величина, равная суммарному времени пребывания задая ний в системе. После поступления 2 заданий в систему (и- разрядность счетчика 5) с выхода счетчика 5 вы дается к:.пульс, который поступает в блок 16 измерения времени ответа, обеспечивая вычисление текущего времени ответа системы Т за период наблюдения Т. 30Величина Тт с блока 16, в котором Тсравнивается с Т Т,Тя, поступает в блок 15 сравнения. В зависимости от результатов сравнения на одном из выходов 95 блока 15 появ- З 5 ляется импульс, который поступает в схему блока управления, где по этому сигналу устанавливается определенная для данного значения Тт длительность кванта на предстоящий пе риод наблюдения. Если по результатам сравнения текущее время ответа больше максимального порога эталонного времени отве та (ТТя ), то сигнал об этом выдается на вход блока 14 и изменяет состояние приоритетного регистра 64,обеспечивая тем самым временную блокировку терминала с наименьшим приоритетом. Разблокировка заблокированного тер инала производится после окончания периода наблюдения, если по результатам сравнения текущее время отлета меньше минимального порога эта.55 лонного времени ответа (Т,т Т,)В этом случае сигнал с выхода блока 15 сравнения поступает на вход 66 блока 14, обеспечивая разблокировку заблокированного терминала с наибольшимиприоритетом.Изменение внешних условий функционирования вычислительной системы (вариации интенсивности входного потока заданий, изменения характеристик заданий) может привести к изменению качестваобработки приоритетных заданий, Внешние возмущения в предлагаемом устройстве моделируются путем вариации интенсивностипотока заданий, вырабатываемого генератором 8, и характеристик времени обработки заданий, которые задаются генератором 9.Формула изобретенияУстройство для моделирования адаптивных вычислительных систем по авт. св. В 1020830, о т л и ч а ю щ е е с я тем, что, с целью расширения функциональных возможностей устройства за счет моделирования работы вычислительных систем с двухпараметрической адаптацией, пересчетная схема блока управления дополнительно содержит второй элемент И, первый и второй элементы ИЛИ, элемент задержки, группу элементов И, шифратор и регистр, разрядные входы которого соединены соответственно с выходами шифратора, а разрядные выходы регистра подключены соответственно к первым входам элементов И группы, выходы которых подключены соответственно к разрядным входам первого счетчика, вторые входы элементов И группы объединены и через элемент задержки подключены к выходу первого элемента ИЛИ, первый вход которого и первый вход второго элемента ИЛИ объединены и являются входом начальной установки устройства, второй вход первого элемен- та ИЛИ подключен к выходу обнуления первого счетчика, первый вход второго элемента И соединен с инверсным выходом первого триггера блока управления, а выход второго элемента И соединен с информационным входом второго счетчика пересчетной схемы, второй вход второго элемента И объединен с первым входом первого элемента И пере- счетной схемы блока управления, выход элемента ИЛИ блока моделирования очереди подключен к установочному входу регистра пересчетной схемы, выход второго элемента ИЛИ которой соединен с входом сброса шифратора, ин 3 1441416 14Формационные входы которого и второй соответственно к выходам сравнения вход второго элемента ИЛИ подключены устройства,
СмотретьЗаявка
4263494, 17.06.1987
РИЖСКОЕ ВЫСШЕЕ ВОЕННО-ПОЛИТИЧЕСКОЕ КРАСНОЗНАМЕННОЕ УЧИЛИЩЕ ИМ. МАРШАЛА СОВЕТСКОГО СОЮЗА БИРЮЗОВА С. С
ЛЮБИНСКИЙ ВЛАДИМИР СТЕПАНОВИЧ, ДУДКА НИКОЛАЙ НИКОЛАЕВИЧ, ТКАЧУК ВЯЧЕСЛАВ ОСТАПОВИЧ, ГАНЖА ЮРИЙ ЛЕОНИДОВИЧ
МПК / Метки
МПК: G06N 7/06
Метки: адаптивных, вычислительных, моделирования, систем
Опубликовано: 30.11.1988
Код ссылки
<a href="https://patents.su/12-1441416-ustrojjstvo-dlya-modelirovaniya-adaptivnykh-vychislitelnykh-sistem.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для моделирования адаптивных вычислительных систем</a>
Предыдущий патент: Устройство для исследования параметров графов
Следующий патент: Устройство для вычисления корней
Случайный патент: Устройство для выпрессовки деталей типа вал-втулка