Устройство для определения фазоамплитудной погрешности фазометров

Номер патента: 1597764

Авторы: Кофанов, Николаев, Николаева

Есть еще 3 страницы.

Смотреть все страницы или скачать ZIP архив

Текст

(57) Изобретенийточность и автома озволяет повысить изировать опреденой погрешности утем автоматичесустройства, погщей при изменении ачи аттенюаторов,иг.1 ОСУДАРСТВЕННЫЙ КОМИТЕТа ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМРИ ГКНТ СССР(54) УСТРОЙСТВО ДЛЯ ОПРЕДЕПФАЗОАМПЛИТУДНОЙ ПОГРЕШНОСТИРОВ ление фазоамплитуд(ФАП) фазометровкой коррекции ФАПревности, возникакоэффициента перед ЯО 1597764 и автоматического управления режимами работы узлов устройства. Уровнииспытательных сигналов на выходах2,8 устройства, фиксируемые цифровыми вольтметрами 3,9, устанавливаютсяослаблением выходного сигнала программируемого синтезатора частот(ПСЧ) 15 с помощью аттенюаторов 1,7,коэффициент передачи которых изменяют цифроаналоговые преобразователи16, 17, Двухканальный преобразователь частоты (ДПЧ) 11, на сигнальныхвходах которого включены развязывающие четырехполюсники 4,6, 10, 12,совместно с ПСЧ 13 обеспечивает перенос фазового сдвига, вносимого аттенюаторами 1,7, из диапазона частотна промежуточную частоту. Формирование цифрового кода, соответствующегоэтому фазовому сдвигу, и запись егов информационный регистр 20, осуществляются с помощью преобразователя18 Фаза-код и формирователей 19, 2.1А 24КОММУТ КН 2 СТАНОВКА РЕЖИМА АЗУСТАНОВКА ЧАСТОТЫ КаИТАЦИНВыод 2лорогрмна УС ИЕ У эв ск 33 АВ ЗАДЕРЖКА А 29. А- уо зоЬтт Я-бЛФ-(6. Ю А 12 иаиР А 31д - уМ-Ьгт-у А 7 нетА 1лй,ф АЗ 2 СЧЕТ тАв в ВВОД дАННЫл 9 и-йи в ир А 1ии- а ир гп Уа АЗ Авыхо В А 1 О нет лир Пг4и длв АЗСЧЕТ Р 1 А 1 АПУСК ИЗОМЕТРА 29 а АЗ А 6 готов 7не 37вичисл. и -ди А 1 ввод ур СЧЕТ Е-Р А 18 КОММУТ АРВУС Е Уг а- оф нетВычисл. У 1 фвУ А 2й-б- о А 4 Конец 4 иг.2 равляющими выходами первого и второго цифровых вольтметров, информационного регистра, аналого-цифровогопреобразователя и входной клеммой дляподключения управляющего выхода фазометра, линии выходной шины блока сопряжения подключены к управляющимвходам соответственно первого цифрового вольтметра, коммутатора, второго 10цифрового вольтметра, первого и второго программируемых синтезаторовчастот, первого и второго цифроаналоговых преобразователей, информационного регистра, аналого-цифрового преобразователя и к выходной клеммедля подключения управляющего входафазометра, кроме того, системнаямагистраль блока управления и обработки результатов или вход аналого О цифрового преобразователя являютсясоответственно кодовыми или аналоговыми информационными входными клеммами для подключения информационноговыхода фазометра. 2. Устройство по п.1, о т л и ч а ю щ е е с я тем, что блок сопряжения содержит подключенные к системной магистрали блока управления и обработки результатов регистр управления, селектор адреса и буферный элемент, входы которого являются линиями входной шины, а управляющий вход соединен с одним из выходов регистра управления, остальные выходы которого являются линиями выходной шины, а управляющий вход которого соединен с выходом селектора адреса.1597764 Составитель Ю.МакаревичРедактор Н.ЯцолаТехред Л.Олийнык Корректор М.Пож роизводственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 10 Заказ 3051 Тираж 550 Подписно ВНИИПИ Государственного комитета по изобретениям и о113035, Москва, Ж, Раушская наб. рытиям при ГКНТ СЧСР 4/51597764 импульсов. Алгоритм определения ФАП,реализуемый микроЭВМ 22, включаетдва цикла: калибровки и измерения,состоящих из пяти тактов. В каждомтакте обоих циклов коммутатор 5 переключает сигналы на втором сигнальном входе ДПЧ 11, а ПСЧ 13 изменяет1 Изобретение относится к фазоиэмерительной технике и может быть использовано для аттестации и поверки 15 электронных фазометров.Цель изобретения - повышение точ" ности и ускорение процесса поверки фазометров путем автоматизации определения фазоамплитудной погрешнос ти.На фиг.1 приведена структурная схема устройства; на фиг.2 и 3 структурная схема алгоритма работы микро-ЭВМ, 25Устройство для определения фазоамплитудной погрешности фаэометров содержит первый аттенюатор 1,первую сигнальную выходную клемму 2, первый цифровой вольтметр 3, первый раз вяэывающий четырехполюсник 4, коммутатор 5, второй развязывающий четырехполюсник 6, второй аттенюатор 7, вторую сигнальную выходную клемму 8, второй цифровой вольтметр 9,1 третий развязывающий четырехполюсник 10, двухканальный преобразователь 11 частоты, четвертый развязывающий четырехполюсник 12, первый программируемый синтезатор 13,частот, умножитель 4014 частоты, второй программируемый синтезатор 15.,частот, первый 16 и второй 17 цифро-аналоговые преобразователи, преобразователь 18 фазакод, первый формирователь 19 импульсов, информационный регистр 20, второй формирователь 21 импульсов, блок22 управления и обработки результатов, аналого-цифровой преобразователь 23, блок 24 сопряжения, содержащий регистр 24. 1 управления, селектор 24.2 адреса и буферный элемент24,3, кроме того, устройство содержит входную клемму 25 для подключенияуправляющего выхода фазометра, выходную клемму 26 для подключения управляющего входа фаэометра, информационные кодовые 27 или аналоговые 28входные клеммы для подключения инфорчастоту сигнала на его гетеродинномвходе, микро-ЭВМ 22 обрабатываетнакопленный объем измерительной информации, корректирует полученныйрезультат и управляет режимами работы устройства посредством блока 24сопряжения. 1 з,п. Ф-лы, 3 ил. мационного выхода поверяемого фазометра 29.Выход первого аттенюатора 1, соединенный с первой сигнальной выходной клеммой 2, соединен также с входами первого цифрового вольтметра 3 и первого раэвязывающего четырехполюсника 4, выход которого подключен к первому входу коммутатора 5, второй вход которого соединен с выходом второго развязывающего четырехполюсника 6; вход которогоподключен к выходу второго аттенюатора 7, который соединен с второй сигнальной выходной клеммой 8 и с входами второго цифрового вольтметра 9 и третье" го развязынающего четырехполюсника 10, выход которого соединен с первым сигнальным входом двухканального преобразователя 11 частоты и с входом четвертого развязывающего четырехполюсника 12, выход которого подключен к третьему входу коммутатора 5, выход которого соединен с вторым сигнальным входом двухканального преобразователя 11 частоты, гетеродинный вход которого подключен к выходу первого программируемого синтезатора.13 частот, вход синхронизации которого соединен с входом умножителя 14 частоты и с выходом. опорной частоты второго программируемого синтезатора 15 частот, выход которого подключен к входам первого аттенюатора 1 и второго аттенюатора 7, управляющие входы которых соединены соответственно с выходами первого 16 и второго 17 цифроаналоговых преобразователей.Выход умножителя 14 частоты подключен к входу квантующей частоты преобразователя 18 фаза-код, инфор" мационные входы которого соединены с выходами двухканального преобразователя 11 частоты. Управляющий выход преобразователя 18 фаза-код подключен через первый формирователь 19 импульсон к входу записи информационного64 6 30 5 15977регистра 20, управляющий выход которого соединен через второй формирователь 21 импульсов с входом сбросапреобр аз оват еля 18 фа за-код, информационные выходы которого подключенцк информационным входам информационного регистра 20, информационные выходы которого соединены с системноймагистралью блока 22 управления иобработки, который также соединен свыходами первого цифрового вольтметра 3, второго цифрового вольтметра9, входами первого программируемогосинтезатора 13 частот, второго программируемого синтезатора 15 частот,первого 16 и второго 17 цифроаналоговых преобразователей, выходамианалого-цифрового преобразователя 23и системной магистралью блока 24сопряжения, линии входной шины которого соединены соответственно с управляющими выходами первого 3 и второго 4 цифровых вольтметров, информационного регистра 20, аналого-цифрового преобразователя 23 и с входной клеммой 25 управляющего выходафазометра 29. Линии выходной шиныблока 24 сопряжения подключены куправляющим входам соответственнопервого цифрового вольтметра 3, ком-.мутатора 5, второго цифрового вольтметра 9, первого 13 и второго 15синтезаторов частот, первого 16 ивторого 17 цифроаналоговых преобразователей, информационного регистра20, аналого-цифрового преобразователя 23 и к выходной клемме 26 управляющего входа фазометра. Кроме того,системная магистраль блока 22 или выход аналого-цифрового преобразователя23 являются соответственно кодовымиинформационными входными клеммами 27и аналоговыми информационными входны- .ми клеммами 28 для подключения инфор 45мационного выхода поверяемого фазометра 29.1Блок 22 управления и обработки результатов измерений содержит центральный микропроцессорный блок 22.1,пульт 22.2 управления, блок 22.3 отображения информации и периферийныйблок 22.4 (например, накопитель нагибких магнитных дисках). В качествеблока 22 может быть применена, например, одноплатная микро-ЭВМ ряда электроника МС 2101. Системная магистральцентрального микропроцессорного блока22.1 является системной магистралью блока 22 и содержит 16 линий "Адреса/ данных" и управляющие линии: "Ввод" (" Чтение" ), "Вывод" (" Запись" ), "Выбор внешнего устройства", "Прерывание" и "Сброс". Пульт 222 управления подключен к 16 линиям "Адреса/данных" и к управляющим линиям "Ввод" ("Чтение", "Вывод" (" Запись", "Выбор внешнего устройства" и "Прерывание системной магистрали". Блок 22.3 отображения информации соединен с 16 линиями "Адреса/данных" и с управляющими линиями "Вывод"("Запись" ) и "Выбор внешнего устройства". Периферийный блок 22.4 подключен к интерфейсу центрального микропроцессорного блока 22,1.Блок 24 сопряжения обеспечивает передачу управляющих сигналов между блоком 22 и другими блоками устройства и содержит регистр 241 управления, селектор 24,2 адреса и буферный элемент 24,3. Входы регистра 24,1 управления, селектора 24.2 адреса и выходы буферного элемента 24.3 подключены к 16 линиям "Адреса/ данных" системной магистрали блока 22. Кроме того, управляющие линии "Вывод" (" Запись" ), "Выбор внешнего устройства" и "Сброс" системной магистрали блока 22, а также выход селектора 24.2 адреса соединены с управляющими входами регистра 24.1 управления, выходы которого являются выходной шиной блока 24 сопряжения, а входы буферного элемента 24.3 являются входной шиной блока 24 сопряжения.Устройство работает следующим образом.По команде "Пуск" производится начальная установка блока 22, Последний формирует управляющий сигнал "Сброс", который по системной магистрали блока 22 поступает на вход сброса регистра 24.1 управления блока 24 сопряжения и устанавливает его в начальное состояние. При этом на линиях выходной шины блока 24 сопряжения (на выходах регистра 24.1 управления) появляются запрещающие сигналы, которые отключают информационные выходы цифровых вольтметров 3 и 9, информационного регистра 20, аналого-цифрового преобразователя 23, буферного элемента 24,3 блока 24 сопряжения, исследуемого фазометра 29 от системной магистрали блока 22 и40 одновременно блокируют прием информации программируемыми синтезаторами 13 и 15 частот и цифроаналоговыми преобразователями 16 и 17,Работа устройства осуществляется в три цикла: цикл подготовки, цикл калибровки и цикл измерений, причем цикл калибровки и цикл измерений состоит из пяти тактов.В цикле подготовки с помощью пульта 22.2 управления блока 22 осуществляется установка режима работы устройства, а именно задаются диапазон частот, шаг перестройки частоты (число точек), исходные уровни сигналов на клеммах 2 и 8 устройства, диапа- . зон и шаг изменения уровня сигналов (число точек), тип фазометра, число усреднений результатов одного изме 20 рения и другие операции алгоритма приведенного на фиг.2 и 3, При вводе информации с пульта 22.2 управления на управляющем входе блока 22 появляется сигнал, который поступает на вход прерывания центрального микропроцессорного блока 22.1. В результате этого блок 22 переходит к выполнению подпрограммы установки режима. По этой подпрограмме блок 22 считывает, дешифрует и запоминает состояние органов пульта 22.2 управления, а затем нормализует и корректирует введенные данные.Для установки частоты Г,. на выходе программируемого синтезатора 15 частот (блок АЗ на фиг.2) блок 22 в младших разрядах "Адреса/данных системной магистрали выдает адрес блоку 24 сопряжения, а затем в старших разрядах "Адреса/данных" системной магистрали - управляющее слово. Ацрес в блоке 24 сопряжения поступает на входы селектора 24,2 адреса, выходной сигнал которого разрешает запись информации в регистр 24,1 уп 45 равления при поступлении по системной магистрали блока 22, сигнала "Выбор устройства". По сигналу "Запись", поступающему по управляющей50 линии "Вывод" (" Запись" ) системной магистрали блока 22, управляющее слово загружается в блок 24 сопряжения (регистр 24.1 управления), В результате этого на управляющем входе программируемого синтезатора 15 частот появляется разрешающий сигнал, который подготавливает его к приему информации. После этого блок 22 выдает на системную магистраль код частоты Г . По сигналу "Запись" этот код загружается в программируемый синтезатор 15 частот, с выхода которого синусоидальный сигнал частоты Г посту( пает на входы аттенюаторов 1 и 7 Сигнал частоты Гос выхода опорной частоты программируемого синтезатора 15 частот подается на вход синхрони" зации программируемого синтезатора 13 частот и на вход умножителя 14 частоты, на выходе которого образуется сигнал с частотой Г. Этот сигнал поступает на вход квантующей частоты преобразователя 18 фаза-код. Установка частоты Е -Г (Р - промежу 1точная частота на выходах двухканального преобразователя 11 частоты) на выходе программируемого синтезатора 13 частот с помощью блока 22 производится аналогично рассмотренному процессу установки частоты на выходе программируемого синтезатора 15 частот.Для установки уровня испытательного сигнала на клемме 2 блок 22 переходит к выполнению подпрограммы "Амплитуда" (блоки А 4А 13 на фиг.2). По этой подпрограмме с помощью блока 24 сопряжения устанавливается на управляющем входе цифроаналогового преобразователя 16 разрешающий сигнал. По сигналу "Запись" блок 22 загружает в цифроаналоговый преобразователь 16 код амплитуды П сигнала, задаваемого на клемме 2 устройства. На выходе цифроаналогового преобразователя 16 формируется соответствующее постоянное напряжение, управляющее коэффициентом передачи аттенюатора 1. После временной задержки, необходимой для установления уровня сигнала на выходе аттенюатора 1, блок 22 выдает сигнал "Запись", который поступает по системной магистрали блока 22 на вход запуска цифрового вольтметра 3.Блок 22 посредством регистра 24.1 управления устанавливает на управляющем входе буферного элемента 24.3 разрешающий сигнал и тем самым подключает его к системной магистрали. После этого блок 22 ожидает сигнал готовности данных, который поступает через буферный элемент 24.3 с управляющего выхода цифрового вольтметра 3, После поступления сигнала готовности данных с помощьюблока 24 сопряжения устанавливается на управляющем входе цифрового вольтметра 3 разрешающий сигнал, считывает данные с информационных выходов цифрового вольтметра 3, сравнивает из 5 меренное Б и заданное П значенияиуровня сигнала -П -П =дб . Если изб и Рза подключения нагрузки измеренное значение Пц отличается от заданного 01(4 ПР 1 ), Ф ), то блок 22 определяет зйак разности д Б и изменяет коэфРфициент передачи аттенюатора 1, повторяя указанные операции,так, чтобы получить .ЛПР ( ф, где 3- допустимая погрешность. Установка уровня сигнала на клемме 8 устройства (блок А 14 на Фиг.2) осуществляется аналогично предыдущего с помощью аттенюатора 7, цифрового вольтметра 9 и цифроаналогового преобразователя 17.Для задания режима обработки результатов измерений - с усреднением или без усреднения - производится начальная установка счетчика усред нения путем записи числа и ) 1 в центральный микропроцессорный блок 22.1 блока 22, Аналогично устанавливается счетчик числа циклов измере" ний ш2, счетчик числа зависимостей йф =Г(0)р1 и счетчик числа частот 1), 1.Входы исследуемого фазометра 29 подключаются к клеммам 2 и 8 устройс-. тва. Если исследуется цифровой Фазометр, то его информационные выходы, управляющий выход и управляющий вход подключаются соответственно к информационным входным клеммам 27, входной клемме 25 и выходной клемме 26 40 устройства. При исследовании аналогового фазометра его аналоговый выход подключается к аналоговым информационным клеммам 28 устройства. На этом завершается цикл подготовки. 45В первом такте цикла калибровки блок 22 запускает исследуемый цифровой фазометр 29 путем подачи сигнала "Запись" по системной магистрали на его вход запуска и ожидаетсигнал готовности данных на выходе блока 24 сопряжения (блоки А 15, А 16 на фиг.2). После поступления сигнала готовности данных блок 22 с помощью блока 24 сопряжения подключает исследуемый фазометр 29 к системной магистрали, считывает и запоминает (блок А 17 на Фиг.2) в центральном микропроцессорном блоке 22. 1 код,пропорциональный фазовому сдвигукоторый возникает при подключении исследуемого Фазометра к клеммам 2 и 8 устройства. Аналогичные операции производятся с аналогоцифровым преобразователем 23 при исследовании аналогового фазометра.Во втором такте (блок А 18 на фиг.2) блок 22 выводит на системную магистраль управляющее слово "Коммутация", которое посредством блока 24 сопряжения поступает на управляющие входы коммутатора 5. Последний устанавливается в положение, в котором выход развязывающего четырехполюсника 4 подключается к второму сигнальному входу двухканального преобразователя 11 частоты. Таким образом, на первый сигнальный вход двухканального преобразователя 11 частоты поступает через развязывающий четырехполюсник 10 сигнал частоты Г; с выхода аттенюатора 7, т.е. с клеммы 8 устройства, а на второй сигнальный вход - через развязывающий четырехполюсник 4 сигнал частоты 2; с выхода аттенюатора.1, т.е. с клеммы 2 устройства. Одновременно на гетеродинный вход двухканального преобразователя 11 частоты подается сигнал частоты Е;-Р от программируемого синтезатора 13 частот. В результате преобразования частот на выходах двухканального преобразователя 11 частоты образуются сигналы промежуточной частоты Р.Полученный сигнал поступает на информационные входы преобразователя 18 фаза-код, который содержит два Формирующих устройства, измерительный триггер, элемент И и счетчик импульсов. Причем выход измерительного триггера является управляющим выходом, вход сброса счетчика импульсов - управляющим входом, а второй вход элемента И - входом квантующей частоты преобразователя 18 фазакод. На информационных выходах преобразователя 18 фаза-код образуется код, пропорциональный фазовому сдвигу ,ц, который возникает в каналах устройства в указанном положении коммутатора 5 при установленных значениях амплитуд и частоты Г. сигналов на клеммах 2 и 8 устройства, а также частоте Е-Р сигнала на гетеродинном входе двухканального преобразователя .11 частоты. Полученный код записывается в информационный регистр 20 пофронту импульса, поступающего на входзаписи с выхода Формирователя 19 импульсов. Одновременно этот импульс,Формируемый по спаду импульса на управляющем выходе преобразователя 18фаза-код, устанавливает на управляющем выходе информационного регистра20 сигнал готовности данных, По фронту сигнала готовности данных на выходе формирователя 21 импульсов образуется импульс, который поступает науправляющий вход преобразователя 18фаза-код и устанавливает на его информационных выходах нулевой код.На этом завершается процесс подготовки данных для обработки, и блок 22переходит к выполнению подпрограммы"Усреднение" (блок А 19 на фиг,2) .По этой подпрограмме (Фиг.З) блок22 после переключения коммутатора 5вводит временную задержку, учитывающую переходные процессы при коммутации, и оядщает появления на управляющем выходе информационного регистра20 сигнала готовности данных (блокиУ 1-У 13 на фиг,З), который поступаетчерез блок 24 сопряжения. При появлении сигнала готовности данных блок 22устанавливает посредством блока 24сопряжения на управляющем входе инФормационного регистра 20 разрешающий сигнал, который сбрасывает сигнал готовности данных на управляющемвыходе информационного регистра 20,а его информационные выходы подключает к системной магистрали. Затемнезависимо от кода, находящегося врегистре 20, в центральный микропроцессорный блок 22,1 микро-ЭВМзаписывается нулевой код (блок У 5на фиг.З), т.е. производится пропуск первого результата измерения,который может быть искажен при выполнении временной задержки,Таким образом, с помощью рассмотренных операций достигается устранение погрешности, обусловленной переходными процессами в коммутируемыхцепях устройства, и одновременнообеспечивается синхронизация работыустройства, При синхронной работеблок 22 обрабатывает всегда целоечисло результатов измерений и, темсамым, устраняется низкочастотнаяпогрешность дискретного преобразова"ния. Блок 22 осуществляет анализданного числа усреднений (блоки У 5,У 6 на Фиг,З), В результате этого анализа, например, при и1 блок 22 переходит к циклической процедуре ввода данных, суммирования полученных результатов, измерения и проверки содержимого счетчика усреднения (блоки У 7У 12 на фиг.З). Указанные операции выполняются и раз и завершается циклическая процедура Формированием в центральном микророцессорном блоке 22.1 кода, пропорнционального суммепр 1 а деле 1 Знием полученной суммы на число изаканчивается подпрограмма "Усреднеиние" Ч = Б М,рн /и (блок У 19 на1 1 р 11фиг,З),При п=1 осуществляется аналогичная процедура ввода данных толькоодин раэ и на том завершается выполнение подпрограммы "Усреднение" (блоки У 149 У 16 на фиг;3). Блок 2225 заканчивает второй такт вычисленияразности 4),= у,о-О= 1 р(блок А 10 нафиг. 2) . Код, пропорциональный Фаэовому сдвигу ц,р, записывается в центральный микропроцессорный блок 22,1,Третий такт (блоки А 21. А 23 наФиг.2) блок 22 .начинает с установкина выходе программируемого синтезатора 13 частот сигнала с.частотой1,+Р, смещенной вверх на промежуточную частоту Р относительно частотыХ, сигнала на клеммах 2 и 8 устройства. Коммутатор 5 остается в прежнемположении, В результате преобразова"ния частот, преобразования фаза-коди выполнение подпрограммы "Усреднение", которые осуществляются так же,как и во втором такте, в центральном микропроцессорном блоке 22.1 образуется код, соответствующий фазо 45 вому сдвигу Уфр завершается третинтакт вычислений разности л =" ц -О=7 = рКод, пропорциональный Фаэовому сдвигу - (, записывается вцентральный микропроцессорный блок22.1.В четвертом такте (блоки А 24,.А 26 на фиг.2) блок 22 выводит управляющее слово "Коммутация" и, темсамым коммутатор 5 устанавливается55в положение, в котором выход развязывающего четырехполюсника 6 подключается к второму сигнальному вхо.ду двухканального преобразователя 11частоты, т,е; второй сигнальный входвых сдвигов д д" Д остаются такими же, как и во втором такте цикла измерений, поскольку амплитуды сигналов на клеммах 2 и 8 устройства и соответственно на сигнальных входах двухканального преобразователя 11 частоты не изменяются./В четвертом такте цикла измерений, который аналогичен четвертому тактуцикла калибровки, в центральном мик ропроцессорном блоке 22.1 образуется код, соответствующий фазовому сдвигуу: У. - р =+(Д +д + д") --(д+ д+ дЦ- У = д,+ А,-д-д,9где Л, Д- фазовые сдвиги (фазоамплитудные погрешности), возникающие соответственно на второмсигнальном входе ивыходе двухканальногопреобразователя 11 25частоты.После окончания пятого такта цикла измерений, который полностьюаналогичен пятому такту цикла калибровки, в центральном микропроцессорном блоке 22.1 формируется код, пропорциональныйй фазовому сдвигуМ - Рл - ЦО=Ц (Дд + б, +Л", )- вд 1+ 2+ 1)3 40 Л 1 Д-Д еЗавершается цикл измерения вычислением фазового сдвига (погрешности),, вносимого аттенюатором 7 при измении его коэффициента передачи (блокАЗО на фиг.2),=( ч, - сР )/ -( - м )вычислением фазоамплитудной погрешности исследуемого фазометра29 (блок А 31 на фиг. 2)50и выполнением анализа заданного числа циклов измерений (блоки А 32А 13 на фиг,2),В результате этого анализа, напри мер, при ш О, блок 22 переходитк следующему циклу измерения. Приш=0 блок 22 завершает определениефазоамплитудной погрешности исследуемого фазометра 29 в зависимости от изменения уровня сигнала на одном из его входов (клемма 8 устройства) и фиксированном уровне сигнала на другом (клемма 2 устройства) дф= =Е(П) . Затем блок 22 изменяет и анализирует состояние счетчика числа зависимостей д ф=Е(Б) (блок А 35, А 36 на фиг.2). Например, при р-. 1 ) 0 в блоке 22 снова устанавливается счетчик числа циклов измерений, который вычисляет значение уровня сигнала на клемме 2 устройства, выполняет подпрограмму "Амплитуда" для установки уровней сигналов на клеммах 2 и 8 устройства и переходит к осуществлению цикла калибровки и циклов измерений как описано. При р=0 блок 22 изменяет и анализирует состояние счетчика числа частот. Например, при 1-1) О блок 22 устанавливает счетчик циклов измерений, счетчик числа зависимостей, вычисляет значение частоты и далее, как описано, устанавливает значение частоты и уровней сигналов на клеммах 2 и 8 устройства, проводит цикл калибровки и циклы измерений, При 1-1=0 блок 22 переходит к выполнению подпрограммы "Индикация". По этой подпрограмме блок 22 выводит результаты определения фазоамплитудной погрешности в блок 22.3 отображения информации и документирует полученные данные с помощью периферийного устройства 22.4.В устройстве благодаря введению развязывающих четырехполюсников 4,6, 10 и 12 коммутатора 5, программируемого синтезатора 13 частот, преобразователя 18 фаза-код и обра- ботке в блоке 22 результатов измерения пяти тактов цикла калибровки и циклов измерений, во время которых переключаются сигналы и их частоты на входах двухканального преобразователя 11 частот, автоматически устраняется фазоамплитудная погрешность устройства и погрешность, возникающая при изменении коэффициента передачи аттенюаторов 1 и 7.1Введение цифровых вольтметров 3 и 9, программируемых синтезаторов 13 и 15 частот позволяет уменьшить погрешности, обусловленные изменением нагрузки на клеммах 2 и,устройства и неточностьюустановки частоты, т.е.30 Формула изобретения 1. Устройство для определения фазоамплитудной погрешности Фазометров, содержащее два аттенюатора, выходы которых являются сигнальными выходными клеммами для подключения входов фазометра, и двухканальный преобразователь частоты, о т л и - ч а ю щ е е с я тем, что, с целью повышения точности и ускорения процесса поверки: фаэометров путем автоматизации определения Фазоамплитудной погрешности, в него введены два цифровых вольтметра, четыре развязывающих четырехполюсника, коммутатор, два программируемых синтезатора частот, два цифроаналоговых преобразователя, преобразователь фаза-код, два формирователя импульсов, информационный регистр, блок управления и обработки результатов, аналого-цифровой преобразователь и блок сопряжения,дополнительно повысить точность определения Фазоамплитудной погрешности.Введение формирователей 19 и 21 информационного регистра 20, блока 24 сопряжения и блока 22 управления и обработки результатов обеспечивает синхронную работу узлов устройства. Это позволяет устранить низкочастотную погрешность дискретного преобразования при регулировании в широких пределах числа усреднений и и погрешность, обусловленную переходными процессами в коммутируемых цепях устройства те, дополнительно повысить точность измерений.Благодаря применению блока 22 для управления аттенюаторами 1 и 7 с помощью цифроаналоговых преобразователей 16 и 17 цифровыми вольтметрами 3 и 9, коммутатором 5, программируемыми синтезаторами 13 и 15 частот, аналого-цифровым преобразователем 23, запоминания и обработки полученных данных достигается автоматизация 25 процесса определения фазоамплитудной погрешности фазометров, обеспечивается автоматическая коррекция погрешностей и определение характера изменения фаэоамплитудной погрешности фаэометров в заданных диапазонах из- менения уровней и частот сигналов, исследования различных типов (аналоговых и цифровых) фазометров с документированием полученных данных,35 причем выход первого аттенюатора соединен с входами первого цифровоговольтметра и первого раэвяэывающегочетырехполюсника, выход которогоподключен к первому входу коммутатора, второй вход которого соединен свыходом второго развязывающего четырехполюсника, вход которого подключенк выходу второго аттенюатора и к входам второго цифрового вольтметра итретьего развязывающего четырехполюс"ника, выход которого соединен с первым сигнальным входом двухканальногопреобразователя частоты и с входомчетвертого развязывающего четырехполюсника, выход которого подключенк третьему входу коммутатора, выходкоторого соединен с вторым сигнальным входом двухканального преобразователя частоты, гетеродинный входкоторого подключен к выходу первогопрограммируемого синтезатора частот,вход синхронизации которого соединенс входом умножителя частоты и с выходом опорной частоты второго программируемого синтезатора частоты, выходкоторого подключен к входам первогои второго аттенюаторов, управляющиевходы которых соединены соответственно с выходами первого и второго цифроаналоговых преобразователей, выходумножителя частоты подключен к входуквантующей частоты преобразователяфаза-код, информационные входы которого соединены соответственно с первыми и вторыми выходами двухканального преобразователя частоты, ауправляющий выход подключен черезпервый формирователь импульсов к входу записи информационного регистра,управляющий выход которого соединенчерез второй формирователь импульсов с входом сброса преобразователяфаза-код, информационные выходы которого подключены к информационнымвходам информационного регистра,системная магистраль блока управления и обработки результатов подключена к выходам первого и второго цифровых вольтметров, входам первого ивторого программируемых синтезаторов частоты, входам первого и второго цифроаналоговых преобразователей,выходам информационного регистра,выходам аналого-цифрового преобразователя и к системной магистрали блокасопряжения, линии входной шины которого соединены соответственно с уп

Смотреть

Заявка

4422396, 10.05.1988

ВИННИЦКИЙ ПОЛИТЕХНИЧЕСКИЙ ИНСТИТУТ

НИКОЛАЕВ ВЛАДИМИР ЯКОВЛЕВИЧ, КОФАНОВ ВИКТОР ЛЕОНИДОВИЧ, НИКОЛАЕВА НАДЕЖДА НИКОЛАЕВНА

МПК / Метки

МПК: G01R 25/00

Метки: погрешности, фазоамплитудной, фазометров

Опубликовано: 07.10.1990

Код ссылки

<a href="https://patents.su/11-1597764-ustrojjstvo-dlya-opredeleniya-fazoamplitudnojj-pogreshnosti-fazometrov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для определения фазоамплитудной погрешности фазометров</a>

Похожие патенты