Цифровой измерительный неуравновешанный мост
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 789767
Автор: Беззубцев
Текст
Союз Советских Свциалиетических Рвепублик(22) Заявлено 251278 (21) 2700527/18-21 Ф)(ф с присоединением заявки Ко(23) Приоритет С 01 В 17/10 Государственный комитет СССР по делам изобретений н открытий.733(088.8) Опубликовано 23,1180, Бюллетень 89 47 Дата опубликования описания 23. 12. 80(54) ЦИФРОВОИ ИЗМЕРИТЕЛЬНЫЙ НЕУРЬВНОВЕШМОСТ относитс е и может ерении не п именени Изобретение я к измерительной техник быть использовано при изм электрических величин с р ем тензореэисторон.Известен цифровой измерительный неуравновешенный мост, содержащий; мостовую схему, одно плечо которого образовано измерительным резистором, например тензорезистором, усилитель раэбаланса, включенный в измерительную диагональ, соединенные последовательно интегратор и усилитель-ограничитель, задатчик временных интервалов, соединенный с выходом усилителя-ограничителя, с измерителем временных интервалов и с управляющими входами двух ключей 1.Недостатком этого устройства является нелинейность зависимости выходного кода от рабочего приращения сопротивления тензорезистора.Известен также цифровой измерительный неуравновешенный мост, содержащий мостовую схему, одно плечо которой образовано измерительным резистором, усилитель раэбаланса, подключенный к измерительной диагонали,ис" точник тока, изменяющий свою полярность, один выход которого соединен с одной вершиной диагонали питания, интегратор, вход которого соединен с выходом усилителя раэбаланса,усилитель-ограничитель, вход которого соединен с выходом интегратора, а выход подключен к управляющему входу источника тока, датчик временных интервалов, соединенный с выходом усилителя- ограничителя, с измерителем временных интервалов и с управляющими входами двух ключей 21.Устройство имеет следующие недостатки; для жесткой Функциональной связи кода с измеряемым приращением сопротивления необходимо либо испольэовать образцовый резистор,либо производить предварительное измерение его сопротивления;не обеспечивает непосредственное измерение относительного изменения сопротивления измерительного резистора;в составе измерителя временных интервалов необходимо иметь высокоточный генератор опорной частоты, импульсами которой заполняется измеряемый временный интервал, т.к. точность установки опорной частоты опре789767 Составитель И. БахтинаТехред М.ПеткоКорректо винская Тираи 1019 ВНИИПИ Государственного к по делам изобретений и 113035, Москва, Ж, РаушскЗаказ 9026/39 Уагород, ул. Проектная,т Филиал ППП Редактор М. Габуд одписноемитета СССРткритийнаб., д. 4/5деляет точность измерения устройством;необходимость использования источника тока в качестве источника питания мостовой схемы приводит к усложнению последнего.Цель изобретения - понышение точности измерения относительного приращения сопротивления измерительного. резистора.указанная цель достигается тем, что цифровой измерительный неуравновешенный мост, содержащий мостовую схему, одно плечо которой образова но измерительным резистором, например тенэореэистором, источник питания, один выход которого подключен к одной вершине диагонали питания, усилитель разбаланса, один вход которого подключен к первой вершине из"мерительной диагонали, соединенной с общей точкой постоянных резисторов мостовой схемы, последовательно соединенные интегратор и усилитель-ограничитель, выход которого соединен с управляющим входом источника питания, дна ключа, датчик временных интервалов, соединенный с выходом усилителя-ограничителя и управляющими входами ключей, измеритель временных интервалов, содержащий генератор импульсов и последовательно соединенные схему "И" и счетчик, управляющие входы которых соединены с датчиком временных интервалов, снабжен делителем напряжения, образованным тремя последовательно соединенными резисторами, подключенными к вершинам диагонали питания и имеющими два выхода в точках соединения двух смежных резисторов, цифро-аналоговым преобразователем, вход которого соединен с выходом усилителя разбаланса, а выход подключен к входу интегратора, регистром, выходы которого подключены к управляющим входам цифро-аналогового преобразователя, третьим ключом, бло. ком цифровой памяти, входы которого подключены к выходам счетчика, а выходы соединены с входами регистраи счетчика, при этом второй вход усилителя разбаланса через ключи соединен, соответственно, со нторой вершиной измерительной диагонали и выходами делителя напряжения, источник питания выполнен в виде источника напряжения, другой выход которого подключен к другой вершине диагонали питания и к датчику временных интерналон, выход схемы И соединен с. входом счетчика через делитель частоты, упранляющие нходы которого соединены с датчиком временных интервалов,управляющие входы регистра и блока циф" роной памяти подключены к датчику временных интервалов.Датчик временных интервалов содержит формирователь строба, второй и третий счетчики, входы которых соединены между собой и связаны через схему И-ИЛИ с генератором импульсов, четвертый счетчик, два ныходакоторого подключены к управляющимвходам второго и третьего счетчиков,а вход через схему ИЛИ соединен с выходами второго и третьего счетчикови выходом формиронателя стыдоба,триггер 0-вход которого соединен с одним.Риз входов схемы фисключающее ИЛИ и через схему согласования с входнойшиной датчика временных ин те рва лон,подключенной к выходу усилителя-ограничителя, а выход соединен с другим входом схемы "исключающее ИЛИ",а С-вход подключен к входу четвертого счетчика, логический блок,входы которого подключены к выходам чет-вертого счетчика, к выходу схемы"исключающее ИЛИ", к выходу задатчика режимов работы и к входной шине датчика временных интервалов,соединенной с источником питания,приэтом выходы логического блока соединены с выходными шинами датчика временных интервалов, один управляющийвход схемы И-ИЛИ соединен с выходомФормирователя строба,а второй вход 25 с выходом схемы "исключающее ИЛИ".На фиг. 1 изображен цифровой измерительный неуравновешенный мост;на фиг. 2 - датчик временных интервалон; на фиг. 3 - временная диаграм- ЗО ма выходного напряжения интегратора.Цифровой измерительный неуравновешенный мост содержит мостовую схему, состоящую иэ активного тензорезистора 1, компенсационного тензореЗ 5 зистора 2, образцовых резисторов 3 и4, делителя напряжения, образованного резисторами 5, 6 и 7, источника8 питания, включенного в одну диагональ мостовой схемы, усилителя 9разбаланса, один вход которого соединен с общей точкой резисторов 3 и 4,а другой вход через ключи 10, 11 и 12соединен, соответственно, с общей точкой тензорезисторов 1 и 2, с общейточкой резисторов 5 и 6 и с общей 45 точкой резисторов 6 и 7, Последовательно соединенные цифро-аналоговыйпреобразователь 13, состоящий иэразрядных резисторов 14, 15 и разрядных переключателей. 16, интегратор Я 17, усилитель-ограничитель 18, регистр 19, выходы которого соединеныр управляющими входами переключате. лей 16, измеритель 20 временных интервалов, состоящий из последовательного соединения генератора 21 импульсов, схемы 22 И, делителя 23 час,тоты и реверсивного двоично-десятичного счетчика 24, блок 25 цифровой,памяти, входы которого подключенык выходам десятичного счетчика 24, О а выходы соединены с входами регистра 19 и счетчика 24, датчик 26 временных интервалов, входные шины 27,28 и 29 которого соединены, соответственно, с .выходом усилителя-ограни чителя 18, с одной вершиной диагона 78376755" При Р Р 4 получаем ли питания мостовой схемы, и выходом генератора 21, а выходные шины 30-40 соединены с управляющими входами ключей 10, 11, 12, регистра 19, схемы 22 И, делителя 23 частоты, счетчика 24 и блока 25 цифровой памяти.Датчик 26 временных интервалов содержит Формирователь 41 строба, связанный с сетью промышленного напряжения, реверсивные счетчики 42 и 43, входы которых соединены между собой и через схему 44 И-.ИЛИ связаны о с входной шиной 29, счетчик 45,счетный вход которого через схему 46 ИЛИ соединен с выходами счетчиков 42, 43 и формирователя 41, триггер 47, 0-вход которого соединен с одним 15 входом схемы 48 "исключающее ИЛИ" и через схему 49 согласования - с входной шиной 27. Выход триггера 47 соединен с другим входом схемы 48, а счетный вход подключен к выходу схемы 46. Выходы счетчика 45, задатчика 50 режимов работы, схемы 48 подключены к входам логического блока 51, Два выхода счетчика 45 соединены с управляющими входами счетчиков 42 и 43, установочные входы счетчиков 42, 43 и 45 через формирователь 52 коротких импульсов связаны с выходом формирователя 41,управляющие входы схемы 44 соединены, соответственно, с выходом схемы 48 и формирователя 41, к управляющему входу которого подключена кнопка 53 пуска. Входная шина 28 соединена с одним из входов логического блока 51, выходы которого подключены к выходным шинам 30-40.Устройство имеет два режима работы, устанавливаемые задатчиком 50. Первый режим осуществляется при не- нагруженном тензорезисторе 1, т.е. 40 при отсутствии деформации. В этом режиме алгоритм аналого-цифрового преобразования организуется так,что выходной код отображает величинуйгДВЫСЬ, = Р ф 45 где Р - исходное сопротивление активного тензорезистора 1; Р 2 - сопротивление компенсационного тензорезистора 2.Во втором режиме тензорезистор 5 О имеет рабочее приращение српротивления. В этом режиме выходной код отображает величинукг. Р фдРВЫА %.где дР - рабочее приращение сопротивления тензорезистора 1.В каждом ражиме работы устройство имеет два этапа аналого-цифрового преобразования.При этом на первом этапе формируются промежуточные кодыр 1 %+ Р2 Рир 65 Ь - коэффициенты;промежуточный код в первом режиме работы; Н 2 - промежуточный код во втором режиме работы.Счетчик 24 имеет старший разряд, отображающий целую часть формируемого кода, и состоящий из одного триггера, и несколько двоично-десятичных декад, отображающих дробную часть кода. Выбор числа таких декад зависит от заданной точности измерения. Поскольку в тензометрии обычноединицей дискретности является 1-10 относительных единиц деформации, то в этом случае необходимо иметь пять декад. При этом сформированный код будет представлять собой десятичное число с пятью знаками после запятой. Устройство реализует аналогоцифровое преобразование по методу двухтактного интегрирования, заключающееся в том, что сначала на вход интегратора 17 подают напряжение разбаланса мостовой схемы, усиленное усилителем 9, которое интегрируется за интервал времени, равный периоду сетевого напряжения 1 = с(Фиг.3). Затем на вход интегратора 17 подается опорное напряжение, также усиленное усилителем 9, противоположной полярностиИнтервал времени от момента с. до моментакогда выходное напряжение интегратора 17 станет равным нулю, пропорционален отношению напряжения разбаланса и опорного напряжения. К О ТА = К О, Тг,где ОХ - напряжение разбаланса; Оо опорное напряжение; К - результирующий коэффициент передач усилителя 9, цифро-аналогового преобразователя 13 и интегратора 17. Тг=с 4-сут,ОоНапряжение разбаланса выразим черезэлементы мостовой схемы. Рг Р 4Х 8 Р +Р Р +Р4 Ъ Фгде О 8 - напряжение источника 8 питания; Р З - сопротивление резистора 3; Р 4 - сопротивление резистора 4. О О ( ) О Р 1 Р - Р 1 х 3 Р+Р 2 82 Р +Рг Опорное напряжение О, Формируетсявспомогательным мостом, образованным резисторами 3, 4 и резисторами5, б и 7. При этом ключ 10 разомкнут,а один из ключей 11 и 12 замкнут.Выбор ключа 11 или ключа 12 определяет только знак Оо, а абсолютная11Оь ОВ словие (1),луча Учитыва кь Кпс) опорные напряженияабсолютной величины по знаку.означение аким образом и О равны п противополо сли ввести о учетом соотношения н 1 по 2йь2 й+й 6+ а ени то для опорного напние будет 4 остиахнтерделелип и ало я 1;2; упрощ ина (и 55 О 82 Г .)1 О,гд ае О, -р збалансаДля обеспечспособностичтобы Оо иже друг к д оо ора 21; То тевого напря гене иода частот ость и гдедлительжения.цс(угу величина вго одинакова в обоих слу" чаях. Это обеспечивается равенством Я а Й 1 (1)где й- сопротивление резистора 5;к ( - сопротивление резистора 7.При замкнутом ключе 11 имеемц, . ц,( ь+ц( 1й +Иц+й 7 2а при замкнутом ключе 12ц -ц( - д --- ),(1 а 10 в Вю+аь+Вт 2 ль 23 частоты, в завис енциалов на выходных ш 6 датчика 26 временных имеет три коэффициент К= и)ия делителя частотыатна двум то есть/ де Р - целое число.еличину Р в свою очерсходя из того, чтобы аксимальное напряженыстовой схемы.ия высокой разрешаищестройства необходимо,были как можно бл Разрядные резисторы 15 цифро-аналогового преобразователя образуют собой разряды двоично-десятичных декад.Проводимость каждого иэ резистора 15 соответствует весовому значению соответствующего двоично-десятичного разряда, Проводимость резистора 14 равна суммарной проводимости резисторов 15. пВ исходном состоянии, когда регистр 19 установлен в нулевое состояние, резистор 14 подключен к входной шине цифро-аналогового преобразователя, соединенной с выходом усилителя 9, а резисторы 15 подключены к нулевой шине (корпусу). При этом коэффициент передачи цифро-аналогового преобразователя составляет Устройство работает следующим образом.Первый режим работы устройства.С выхода эадатчика 50 на вход логического блока 51 поступает потенциал логической "единицы".Устройство запускается нажатием кнопки 53.формирователь 41 вырабатывает единичный строб, фронты, которого совпадают с моментами двух ближайших переходов сетевого напряжения иэ одной полярности (положительной) в другую (отрицательную), т.е. длительность строба равна периоду сетевого напряжения, Во время действия строба схема 44 открыта, и импульсы генератора 21 поступают на входы счетчиков 42 и 43. По переднему фронту строба формирователь 52 вырабатывает на первом выходе короткий импульс, устанавливающий счетчики 43 и 45 в нулевое состояние, На выходной шине 30 появится потенциал "единицы" и ключ 10 замкнется, Выходы первого разряда счетчика 45 установят счетчик 43 в режим сложения, а счетчики 42 - в режим вычитания. По окончанию действия строба, в момент с (фиг.3),в счетчике 43 зафиксируется кодЗнак выходного напряжения интегратора определяется знаком напряжения разбаланса.В момент1. Счетчик 42 устанавливается в "ноль" формирователем 52, на втором выходе которого выбрасывается импульс сброса по заднему Фронту строба. Одновременно задний фронт строба через схему 46 воздействует на счетные входы счетчика 45 и триггера 47.2. На выходе триггера 47 установится потенциал логически равный потенциалу, поступающему с выхода схемы 49, который определяется состоянием усилителя-ограничителя 18. 3. Поскольку на обоих входах схемы 48 будут одинаковые потенциалы (два "нуля" или две "единицы"), то на выходе ее появится логическая "единица", поступающая на инвертирующий управляющий вход схемы 44, которая теперь будет закрыта по обоим управляющим входам.4, Под действием логической "единицы" на выходе схемы 48 логический блок 51 вырабатывает на одной из выходных шин 31 и 32 потенциал "единицы", открывающий один из ключей 11 или 12, Логика выбора ключа, с учетом обозначения прямого и инверсного входов усилителя 9, определяется уравнением 55 хн 48 8 9 8 9(3) 35(ХХ+ХХ),где ХН = 1, если замкнут ключ 11,Х = 1, если замкнут ключ 12; Х 48=- 1, если на выходе схемы 48 присутствует сигнал "единицы"; Х 8 = 1, если 40полюс источника 8 питания, подключенный к датчику 26 временных интервалов, положителен; Х 91, если выходное напряжение усилйтеля 9 положительно,45В результате, в момент с,а такжевпредь в моменты сз, с, с, с 9 происходит формирование опорного напряжения Оо, полярность которого противоположна полярности напряжения 5 Оразбаланса 0,В интервале с-с выходное напряжение интегратора 17 будет уменьшаться по абсолютной величине до нуля.В момент С происходит:1, Изменение полярности выходного напряжения усилителя-ограничителя 18 и схемы 49.2. На выходе схемы 48 появитсяпотенциал "нуля", так как на ее вхо- Щдах будут разные потенциалы.3. На шине 39 формируется короткийимпульс, устанавливающий счетчик24 в "ноль". Регистр 19 также устанавливается в "ноль".По шине 37 уста- д навливается режим сложения счетчика 24.4. Схема 44 по инверсному управляющему входу открывается для импульсов генератора 21.5. По выходным шинам 35 и 36 устанавливается коэФфициент деления делителя 23 частоты равнымК, = 2,6. Замкнется ключ 10, логика работы которого описывается выражениемХ,о= Х 48+ Хоо/где Х = 1, когда в счетчике 45 записано двоичное число "00".7. Под воздействием перепада выходного напряжения усилителя-ограничителя 18 источник 8 изменит полярность напряжения, и, следовательно,в интервале времени Т = с З - с, напряжение раэбаланса будет йротивоположно по знаку напряжению раэбаланса в интервале с-с,В интервале Т с - с импуль 1 Ъсы генератора 21 поступают на входысчетчиков 42, 43 и через делитель23 на вход счетчика 24. Код счетчика 42, работающего на сложение,растет от нуля, код счетчика 43, работающего на вычитание, уменьшаетсяот Мо и в момент с станет равнымнулю, следовател.- ноТ = - ТНооВ момент с происходит:1. Перепад потенциала с выхода счетчика 43 через схему 46 воздействует на счетные входы счетчика 45 и триггера 47. В результате,в счетчике 45 запишется двойное число "01", а на выходе триггера 47 устанавливается потенциал, логически равный выходному потенциалу схемы 49.2. На выходе схемы 48 установится потенциал "1", схема 44 закрывается, и в счетчике 42 зафиксируется код Йо3. Счетчик 42 устанавливается в режим вычитания, а счетчик 43 - в режим сложения.4. Замкнется один иэ ключей 11 или 12, в соответствии с выражением (3), и к входу усилителя 9 подключится опорное напряжение, полярность которого противоположна полярности напряжения разбаланса.5. Счетчик 24 устанавливается в режим сложения или вычитания, что определяется логическим уравнениемХ 4= Х+8(Х 8 Х + Х 8 ХЧ Р (5) где Х 24 .,если счетчик 24 установлен в режйм сложения .6. Коэффициент деления делителя 23 устанавливается К ,= щ.789767 12 В интервале Т С 4 - 1 выходноенапряжение интегратора 17 уменьшается по абсолютной величине до нуля.В момент с 4 усилитель-ограничитель 18 изменит свою полярность,под воздействием чего источник 85изменит свою полярность напряженияпитания.Далее, в интервалах Т = й- с 4И Т 4. Ь - т устройстВо РабОтаЕттак же, как и в интервалах Т 1 э-Си Т 2 1 15 но при другой полярности напряжения источника 8, и в момент с в счетчике 45 запишется дво-,ичное число "10".Для интервалов Т и Т имеем соотношение 15 Х= Х 48 (Х 1 О + Х+т )(б) Тотп 35 Счетчиком 24 в момент с 4 формируется алгебраическая разность кодов М и Й 2. Режим работы счетчика 24 в интервале Т, выбранный согласно выражению (5), определяется в конечном счете знаком числителя в выражении (б), так что при В - К ) 0 45 счетчик 24 работает на вычитание,а при В- В (О счетчик 24 работает на сложение. Таким образом, в момент с 4 в счетчике 24 сформируется код 50 55 Номинальное требование к установке частоты генератора 21 60 В момент ь начинается второй этап аналого-цифрового преобразования. Ц 65или, с учетом выражений для ОКи О В интервале времени Т счетчик 24 работает в режиме сложенная, а делитель 23 частоты имеет К = 2,Следовательно, за укаэанный интервал в счетчике запишется код 1И: Г . Т = 2 ГоВ интервале Т К 9 = пт, и эа этот интервал в счетчйке 24 поступит количество импульсов н -в -и:Гт т "ф 1)щ: т "2з 62 ТВтн ): тт 1 ьм 1) тт 2 ь2 о К+К 2 . 2 ок+йСучетом последующего цикла работыв интервале-с 4 в счетчике 24эафиксируется код н тк = тт в= и284 3 ь Я + пР 1 этот момент, а так же в последующем, в моментлогическим блоком 51 вырабатывается блокировочный сигнал где Х = 1, если в счетчике 45 записано двоичное число "10", Хн = 1, если в счетчике 45 записано двоичное число "11". При Х = 1 отменяется действие логического уравнения (4),и вместо ключа 10 остается замкнутым один иэ ключей 11 или 12, тот,который был замкнут до моментаЛогика работы ключа 10 на основании выражений (4) и (7) примет вид Х = Х 4 э. Х 1 о Х 11 + Хоо,В момент с 6,кроме того, происходит:1. Код Н 4 заносится в блок 25цифровой памяти, а счетчик 24 сбрасывается в "ноль".2. По шине 34 схема 22 закрывается для импульсов генератора 21,3. Источник 8 сменит полярностьнапряжения.4, На выходе схемы 48 появится потенциал "нуля" и схема 44 откроетсядля импульсов генератора 21. Начинается формирование интервала времени Т -- То, в течение которого квходам усилителя 9 подключено опорное напряжение Оо.В момент1. В счетчике 45 запишется двоичное число "11".2. В регистр 19 из блока 25 вводится код М 43, Схема 22 открывается для импульсов генератора 21.4, Коэффициент деления делителя23 установится 1,5. Триггер старшего разряда счетчика 24 установится в "единицу",аостальные разряды в "ноль",б, Счетчик 24 установится в режимсложения,В остальном происходит то же,чтои в моментыОбычно в тензометрии практическилегко обеспечить, чтобы 0,95в "1,05. (8) где Гн - номинальная частота генератора 21.Если допустить отклонение частоты Г от номинальной в пределах Гн + 5 7 Г ) Гн - 5 тмя интегрирования напряжения разбаланса равно периоду сетевого напряжения, исключается погрешность измерения из-эа наводок в цепи резистивного датчика. Погрешности из-за смещения нулей усилителя 9, усилителя-ограничителя 18 и интегратора 17 исключаются эа счет того, что формирование, как промежуточного, так и выходного кодов осуществляется дважды с изменением полярности напряжения питания мостовой схемы, Неточность установки этого напряжения не приводит к погрешности измерения благодаря тому, что опорное напряжение формируется из того же напряжения. Точность измерения определяется только реэистивными элементами, а именно точностью изготовления резисторов мостовой схемы, делителя напря.жения и умножающего цифроаналогового преобразователя.Кроме измерения относительного приращения сопротивления, устройство позволяет измерять отношение сопротивлений тенэорезисторов 1 и 2.Формула изобретения1, Цифровой измерительный неуравновешенный мост, содержащий мостовую схему, одно плечо которой образовано измерительным резистором, например, тензореэистором, источник питания, один выход которого подключен к одной вершине диагонали питания, усилитель раэбаланса, один вход которого подключен к первой вершине измерительной диагонали, соединенной с общей точкой постоянных резисторов мостовой схемы, последовательно соединенные интегратор и усилитель-ограничитель, выход которого соединен с управляющим входом ис точника питания, два ключа, датчик временных интервалов, соединенный с выходом усилителя-Ограничителя и управляющими входами ключей, измеритель временных интервалов, содержащий генератор импульсов и последовательно соединенные схему И и счетчик, управляющие входы которых соединены с датчиком временных интервалов, о т л и ч а ю щ и й с я тем, что, с целью повышения точности измерения относительного приращения сопротивления измерительного резис тора, он снабжен делителем напряжения, образованным тремя последовательно соединенными резисторами,подключенными к вершинам диагонали питания и имеющими два выхода в.точках соединения смежнйх резисторов,цифроаналоговым преобразователем, вход ф которого соединен с выходом усилителя разбаланса, а выход подключен квходу интегратора, регистром, выходы которого подключены к управляющим входам цифроаналогового преобразователя, третьим ключом, блоком цифровой памяти, входы которого подключены к выходам счетчика, а выходы соединены с входами регистра и счетчика, делителем частоты, включенным междувыходом схемы И и входом счетчика, при этом второй вход усилителя разбаланса через ключи соединен, соответственно, со второй вершиной измерительной диагонали и выходами делителя напряжения, источник питания выполнен в виде источника напряжения, другой выход которого подключен к другой вершине диагонали питания и кдатчику временных интервалов, управляющие входы регистра, делителя час 2 О тоты и блока цифровой памяти подключены к датчику временных интервалов.2. Устройство по п.1,о т л ич а ю щ е е с я тем, что датчиквременных интервалов содержит формирователь строба, второй и третийсчетчики, входы которых соединенымежду собой через схему И-ИЛИ с генератором импульсов, четвертый счетчик, два выхода которого подключенык управляющим входам второго и третьЗО его счетчиков, а вход через схемуИЛИ соединен с выходами второго итретьего счетчиков и выходом формирователя строба, триггер, 0-входкотооого соединен с одним из входовЗЗ схемы исключающее ИЛИ и через схему согласования с входной шиной датчика временных интервалов, подключенной к выходу усилителяограничителя, а выход соединен с другим входом схемы "исключающее ИЛИ", а С-вход подключен квходу четвертого счетчика, логическийблок, входы которого подключены квыходам четвертого счетчика, к выходу схемы "исключающее ИЛИ",к выходузадатчика режимов работы и к входной шине, датчика временных интервалов,соединенной с источником питания,при этом выходы логического блокасоединены с выходными шинами датчика50 временных интервалов, один управляющий вход схемы И-ИЛИ соединен с вы"ьодом Формирователя строба, а вто,р й вход - с выходом схемы "исключающее ИЛИ",5 Источники инФормации,принятые во внимание при экспертизе1. Авторское свидетельство СССРР 423055, .6 01 К 17/10, 1971.2. Авторское свидетельство СССР9 611157, 6 01 й 17/10, 1975.
СмотретьЗаявка
2700527, 25.12.1978
ПРЕДПРИЯТИЕ ПЯ М-5841
БЕЗЗУБЦЕВ ВЛАДИМИР ВАСИЛЬЕВИЧ
МПК / Метки
МПК: G01R 17/10
Метки: измерительный, мост, неуравновешанный, цифровой
Опубликовано: 23.12.1980
Код ссылки
<a href="https://patents.su/10-789767-cifrovojj-izmeritelnyjj-neuravnoveshannyjj-most.html" target="_blank" rel="follow" title="База патентов СССР">Цифровой измерительный неуравновешанный мост</a>
Предыдущий патент: Компенсационный мост переменного тока
Следующий патент: Устройство для измерения постоянного тока
Случайный патент: Способ измерения вибрации изделия