Двоично-десятичный счетчик
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1517133
Авторы: Голубцов, Ершова, Пархоменко, Харламов
Текст
(50 4 Н 03 К 23/72 ОПИСАНИЕ ИЗОБРЕТЕНИЯ ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМОРИ ГКНТ СССР К А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ(56) Матвеев В,В, и др, Приборы дляизмерения ионизирукюцих излучений. -М,: Атомиздат, 1972, с,546,рис,229(В),Применение интегральных микросхемв электронной вычислительной техникеСправочник,/Под ред.Б.Н,Файзулаева,Б,В, Тарабаринз - М.: Радио и связь,1987, с.40, рис.3.32.(57) Изобретение относится, в частности, к счетчикам и делителям частоты следования импульсов и может бытьиспользовано в устройствах промьппленной автоматики и вычислительной техники . Целью изобретения является повышение эксплуатационной отказоустойчивосИзобретение относится к импульснойи вычислительной технике, в частности к счетчикам, и может быть применено в устройствах промьппленной автоматики и вычислительной техники,Цель изобретения - повьппение эксплуатационной отказоустойчивости двоично-десятичного счетчика,На чертеже приведена функциональная схема двоично-десятичного счетчика.Двоично-десятичньш счетчик содержит основные разряды 1-4, резервный ЯО 517133 А 1 2 ти счетчика, Это достигается путем введения в его структурно-логическую органиэацию резервного разряда и логических элементов автоматической реконфигурации работоспособной структуры. Счетчик выполнен на триггерах и логических элементах и соединен конструктивными связями по многоразрядной схеме, В двоично-десятичном счетчике осуществляется автоматическая реконфигурация его структурно- логической организации при подаче соответствующего сигнала на управляющий вход, При отказе одного из основных разрядов обеспечивается возможность перехода на резервную работоспособную структуру, что создает воз- ф можность обеспечения работоспособности логического устройства автома" тики и вычислительной техники без за- С мены данного устройства, Таким образом повышается его эксплуатационная отказоустойчивость. 1 ил 2 табл,Меам разряд 5, триггеры 6,1-6.5 разрядов, ф 1 первые элементы И-НЕ 7,1-7,5 разря ф дов, элемент И-НЕ 8, элемент ИЛИ 9, третьи элементы 2 И-ИЛИ 10,1 - 10.4 разрядов, вторые элементы И-НЕ 11. 1 в 1, 5 разрядов,элементы И/И - НЕ 12,1-12,4 разрядов, первые элементы 2 И-ИЛИ 13.2-13,4 раз- юф рядов, элементы ЗИ-ИЛИ 14,2,14,4 и Ф 14,5 второго, четвертого и резервного разрядов, вторые элементы 2 И-ИЛИ15,2-154 разрядов, элементы НЕ 16.3 и 16,4 третьего и четвертого разрядов, элемент И 17 резервного разря1517133 Составитель С.Скворцосдактор 1.1 макова Техред Л.Олийнык ректор Т,Малец твенно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 10 1 роизво Заказ 6400/5 бВН 1 ИПИ Государственного к113035, М Тираж 884 итета ло и ква, Ж,11 одпи си оебретениям и открытиям при ГКНТ СССРаушская наб д. 4/5517133 1 О 15 20 25 ЗО 50 да, вход 18 разрс.щения предварительной установки, вход 19 установки в "0", первый 20 и второй 21 синхронх ды, ицформапионные входы 22.1-22.4 п едварительцой установки, вход 23,1-23,4 запрещения работы разрлдои иц 1 Орманионные выходы 24. - 24,41 Од 18 разрешения предварительвой стацовки соединен с первымдом сцемента И-НЕ 8, второй вход кОторого соединен с входом элемента9 и входом 19 установки в0", Первый сицхровход 20 соединен со счетным входом триггера 6 .1 и вхоцерОйруппы входов элемента . -" 5,2, второй синхровход 21.кодами второц группы входов элетчцто 2 И-ИЛИ 15,2 и 15.3, входом нетей группы входон элемента 31-.1 14.4 и со счетным входом триг.р 6,5, Вход 221 предварительной установки первого разряда соединен с вОдом элемента И-НЕ 7,1 и входом ц.Ой группы входов элемента 2 И-1 1 1 3, 2, вход 22, 2 предварительной ", генеки второго разряда - с нхооцй группы входов элементаЧ-"П 13,2 ц входом первой группы"е . в элемента 2 И-ИЛИ 13,3, вход1; с.дварптелд цой установки тре-,:одом первой группы нхсдон элемен 35 т . 2 - И.П 13,4, а ход 22,4 предварительной установки четвертого разрда - с входом торой группы ходов э,:емецта 2 И-ИЛИ 13,4 и входом элемент;. 1. 17, Вход 23,1 запрещения работ церого разряда соединен с вхо"см э.емецта И/П-НЕ 12,1, вход 23.2 .ц цегл работы второго разряда с торцы ходом элемента И/И-НЕ 12.2, и:Од 23.3 запрещения работы третьего 45 разрлда - О нторьм входом элемента / - НЕ 12,3 и ходом элемента ЕЕ 16.3,23,4 запрещения работы четверторазрд - с вторым входом элемен: а /П-Г 12,4 и входом элемента, .:О;, элемента И-НЕ 8 устройства г,е ццсц с ходами элементов И-НЕ ,1-7,511,1 - 11,5 разрядОн. Выход :цв цте .И 9 соединен с вторыми55 ;.:; дмч О:е"ецтон И-НЕ 7,1 - 7,5 раз" лдо,ы первых элементов И-НЕ 7,1 - /.5;дрлО соединены с инверсными К-входами триггерон 6.1-6.5 одноименных рачрядО и с первыми входами вторых элементов ИП, 11- 11.5 соответствукяих разрядов, выходы которыхсоединены с инверсными К-входамитриггерон 6,1-6.5 одноименных им разрядов,Прямой выход элемента И/И-НЕ 12,1соединен с входом первой группы входов элемента 2 И-ИЛИ 10.1, входами второй группы входов элементов 2 И-ИЛИ15.2 и 132 и входом элемента И/ИНЕ 12.2, а инверсный - с входом первой группы входов элемента 2 И-ИЛИ13,2, входом первой группы входовэлемента ЗИ-ИЛИ 14,2, входом первойгруппы входов элемента 2 И-ИЛИ 15.2и входом второй группы входов элемента 2 И-ИЛИ 10,1,Прямой выход элемента И/И-НЕ 12.2,соединен с входами первойгруппы входов элементов 2 И-ИЛИ 10,2и 15,3, входом первой группы входовэлемента 2 И-ИЛИ 25.3, входом второйгруппы входов элемента 2 И-ИЛИ 13,3и входом элемента И/И-НЕ 12.3, аинверсный - с входами второй группывходов элементов 2 И-ИЛИ 10.2 и 15.3,входом второй группы входов элементаЗИ-ИЛИ 14.4, входом первой группывходов элемента ЗИ-ИЛИ 14,5, входомвторой группы входов элемента 2 ИИЛИ 25.3 и входом первой группы входов элемента 2 И-ИЛИ 13,3,Прямой выход элемента И/И-НЕ 12.3 соединен с нходами первой группы входов элементов 2 И-ИЛИ 10 .3, 15.4 и 25.4, входом второй группы входов элемента 2 И-ИЛИ 13,4 и входом элемента И/И-НЕ 12.4, а ицнерсньй - с входами второй группы входов элементов 2 ИЮ 1 И 10.3, 15.4 и 25,4 и входом первой группы входов элемента 2 И-ИЛИ 13.4, Выход элемента НЕ 16.3 соединен с входом первой группы входов элемента ЗИ-ИЛИ 14.4 и входом второй группы входов элемента ЗИ-ИЛИ 14.5.Прямой выход элемента И/И-ИЛИ 12.4 соединен с входом первой группы входов элемента 2 И-ИЛИ 10.4 и входами третьей группы входов элементов ЗИИЛИ 14,4 и 14,2, а инверсный - с входами второй группы входов элементов 2 И-ИЛИ 10,4 и ЗИ-ИЛИ 14 .2 и входом элемента И 17. Выход элемента НЕ 164 соединен с входом третьей группы входов элемента ЗИ-ИЛИ 14,525 35 5 15171Выходы элементов 2 И-ИЛИ 13,2-13,4соединены с первыми входами соответствующих им элементов И-НЕ 7 .2-7 .4 .Выход элемента И 17 соединен с первым входом элемента И-НЕ 7,5, вы"5ход элемента ЗИ-ИЛИ 14.2 - с входами разрешения счета триггера 6,2,выход элемента 2 И-ИЛИ 25,3 - с входами разрешения счета триггера 6.3, 10выход элемента 2 И-ИЛИ 25.4 - с первым входом разрешения счета триггера 6.4, выход элемента2 И-ИЛИ 15.4 -с вторым входом разрешения счетатриггера 6 .4, выход элемента ЗИИЛИ 14.5 - с первым входом разрешения счета триггера 6,5, второй входразрешения счета которого соединенс прямым выходом триггера 6,5.Выход элемента 2 И-ИЛИ 15.2 соединен со счетным входом триггера 6,2,выход элемента 2 И-ИЛИ 15,3 - сосчетным входом триггера 6,3, выходэлемента ЗИ-ИЛИ 14,4 - со счетнымвходом триггера 6.4,Прямой выход триггера 6.1 соединен с входом первой группы входовэлемента 2 И-ИЛИ 10.1, прямой выходтриггера 6,2 - с входом второй группы входов элемента 2 И-ИЛИ 10.1, 30входами первой группы входов элементов 2 И-ИЛИ 10.2, 15.3, 25,4 и элемента ЗИ-ИЛИ 14.4 и входами второйи третьей групп входов элементаЗИ-ИЛИ 14.5, прямой выход триггера 6.3 - с входом второй группы входов элемента 2 И-ИЛИ 10,2, входамипервой группы входов элементов2 И-ИЛИ 10.3 и 25.4, входом второйгруппы входов элемента ЗИ-ИЛИ 14.4 40и входами первой и третьей группвходов элемента ЗИ-ИЛИ 14.5,Прямой выход триггера 6,4 соединен с входом второй группы входовэлемента 2 И-ИЛИ 10 .3, входами первой 45группы входов элементов 2 И-ИЛИ15.4 и 10.4 и с входами первой и второй групп входов элемента ЗИИЛИ 14,5, а инверсный - с входомтретьей группы входов элемента ЗИИЛИ 14,2,33Выходы элементов 2 И-ИЛИ 10,1 - 10.4 являются соответствунщими информационными выходами 24,1"24 .4 счетчика.Вход 18 разрешения предварительной установки позволяет начинать счет с произвольной цифры или от нуля до девяти, Такая органиэация дает возможность использовать двоично-десятичный счетчик в режиме 4-раэрядного регистра-защелки,На входы 22 и 21 подаются импульсы счета, При использовании двоичнодесятичного счетчика по его назначению вход 21 соединяют с выходом 24.1.При использовании счетчика в качестве делителя выход 24.1 используетсядля деления частоты на два, а по входу 22 производится деление частотына пять и т.д,На входы 181 - 18.4 подается кодчисла, в которое предварительно устанавливается двоично-десятичный счетчик перед началом счета.Входы 23.1-23.4 используются дляуправления работоспособной структурой двоично-десятичного счетчика. Приотказе какого-либо из основных разрядов на соответствующий вход подаетсясигнал логического "0". В случае исправности на соответствующих управлянщих входах 23,1-23,4 присутствуетсигнал логической 1 .Элементы И-НЕ 8 и ИЛИ 9 предназначены для установки режимов работы двоично-десятичного счетчика при установке его в 0 и при предваритель"ной установке какого-либо числа перед началом счета,Элементы И-НЕ 7,1-7,5 и 11.1-11.5осуществляют реализацию функции входной логики при проведении установкив исходное состояние счетчика,Элементы 2 И-ИЛИ 10.1 - 10.4 предназначены для коммутации сигналов с прямых выходов триггеров 6,1-6,4 на выходы 24,1-24,4 в соответствии с состоянием сигналов на управляющих входах 23.1-23.4, т.е. в соответствии с исправным (неисправным) состоянием основных разрядов счетчика.Прямой выход триггера 6.5 соединен с входом второй группы входов элемента 2 И-ИЛИ 10,4, вторым входом разрешения счета триггера 6,5 и входом второй группы входов элемента 2 И-ИЛИ 2 И-ИЛИ 25. 3, а инверсный - с входом второй группы входов элемента ЗИ - ИЛИ 14, 2. Элементы И/И-НЕ 12 .1 - 12,4 формируют управляющие сигналы для коммутации внутренних цепей счетчика в зависимости от состояний управлякщих сигналов на входах 23,1-23.4,Элементы 2 И-ИЛИ 13,2-13,4 и элемент И 17 служат для осуществления57133коммутации информационных цепей предустацсва с входов 22,1-22,4 на уста-,новочные входы триггеров 6.1-6.5.1 лемецты 2 И-ИЛИ 15.2, 15,3 и элемент ЗИ-ИЛИ 14,4 осуществляют коммутд 1 ппо логической пепи счета импульсо в зависимости от исправного (неисправного) состояния основных разря.дгя гчетчцкд, О.)лемецты ЗИ-ИЛИ 14.2, 14,5 и 2 И.И 25 .3, 25,4 предназначены дляформирования управляющих сигналов навходах разрешения счета триггеров 6 .2.. 6.5 в зависимости от исправного (неисправного) состояния основных разрядов.Прц этом элементы И/И-НЕ 12,1-12.44 эрмпэуют на своих выходах функции,омцруются гоответственно функции2,1 и 2,1 (где 2.1, имея значениело 1 пиеской "1" означает исправностьсоответствующего триггера первогоразряда, д 2.1, имея значение ло -гцчегкой "1" означает неисправностьэтоо триггера). Соответственно навыходах элемента И/И-НЕ 12.2 форми - 30руются функции 2.112.2 и 2.1 Ч 2.7,цд выходах элемента И/И-НЕ 1 2.32.1 2.22,3 и 2,1 Ч 2.2 Ч 2.3,цд выхо -дах элемента И/И-НЕ 12,4 - 2.1 Л 2,М2.32.4 и 2,12.2 Ч 2.32.4. 35Счетчик работает следующим образом,Дпя установки двоично-десятичного счетчика в нулевое состояние навходы 18 и 19 подаются сигналы едипичного логического уровня. В результате этого на выходе элемента И-НЕ 8,1 ормируется сигнал нулевого логического уровня, который способствуетвыработке на выходах элементов И-НЕ 45,1-7.5 разрядов единичных логическ;,х уровней сигналов, которые, вспою очередь, устанавливают соответствующие им триггеры 6,1-6 .5 в нулевое состояние. Состояния сигналов напходах 22,1-22.4 предустанова в этомслучае це влияют на состояния логичских уровней сигналов на выходахэлементов И-НЕ 7 .1-7 .4 .Дпя установки двоично-десятичногосчетчика в состояние, отличное от нулевого, нд вход 18 разрешения пред,стдцовд подается сигнал логического 0" (прц этом ца входе 19 должен быть сигнал логической "1"), Врезультате этого ца двух входах эле 1ментов И-НЕ 7,1-7.5 присутствуют сигналы логическои "1" и значение, в которое устанавливаются триггеры 6,1 -6,5, зависит от значений сигналов насоответствующих входах 22,1-22,4 предустанова,При исправном состоянии основныхразрядов 1-4 и режиме счета на входах 23,1-234 присутствуют сигналылогической "1". В этом случае единичными разрешающими сигналами открытыследующие логические элементы счетчика: первые группы входов третьихэлементов 2 И-ИЛИ 0.1 - 10.4 (разрешается прохождение на информационныевыходы 24,1-24,4 сигналов с прямыхвыходов триггеров 6,1-6.4 одноименных разрядов), вторые группы входовэлементов 2 И-ИЛИ 13,2-134 (разрешается прохождение сигналов с входов22.1-22.4 предустдцова ца установочные входы триггеров 6,1-6,4 одноименных разрядов), вторая группа входов элемента 2 И-ИЛИ 15,2 (разрешаетсяпрохождение сигналов с входа 21 на,счетный вход триггера б .2), третьягруппа входов элемента ЗИ-ИЛИ 14.2(разрешается режим счета триггером6.2 при единичном состоянии сигналанд инверсном выходе триггера 6,4),первая группа входов элемента 2 ИИЛИ 25.3 (разрешается режим счетатриггера 6.3), первая группа элемента 2 И-ИЛИ 15 .3 (разрешено прохождение импульсов счета с прямого выходатриггера 6.2), первая группа входовэлемента 2 И-ИЛИ 25,4 (разрешено про,хождение счетного режима триггера 64при единичных состояниях триггеров6.2 и 6.3), первая группа входовэлемента 2 И-ИЛИ 15,4 (разрешаетсясчетный режим триггера 6,4 при егоединичном состоянии),.третья группавходов элемента ЗИ-ИЛИ 14,4 (разрешается прохождение импульсов счета свхода 21 на счетный вход триггера6,4), открытое или закрытое состояния групп входов элемента ЗИ-ИЛИ14,5 значения в этом случае не имеют,тдк как прямой выход триггера 65отключен от выхода 24,4,Остальные группы входов логических элементов 2 И-ИЛИ 10,1-10.4, 13,213,4, 14,2, 14,4, 25.3, 25.4, 15,215,4 закрыты нулевыми логическимиуровнями, 15733 ОСчет импульсов производится по следующей логической ветви: с входа 20на счетный вход триггера 6,1, черезпервую группу входов элемента 2 И 5ИЛИ 1 О .1 на выход 24 .1, через соединение выхода 24,1 с входом 21, черезвторую группу входов элемента 2 И-ИЛИ15.2 на счетный вход триггера 6.2,через первую группу входов элемента О2 И-ИЛИ 10.2 на выход 24,2, через первую группу входов элемента 2 И-ИЛИ15.3 на счетный вход триггера 6,3,через первую группу входов элемента2 И-ИПИ 10.3 на выход 24.3, с прямого 5выхода триггера 6,3 через первуюгруппу входов элемента 2 И-ИЛИ 25,4на вход разрешения счетного режиматриггера 6.4, с прямого выхода триггера 6.4 через первую группу входов 20,элемента 2 И-ИЛИ 10,4 на выход 24,4,В табл,1 приведено состояние входов и выходов счетчика при счете от нуля до дев яти,В табл,2 приведены значения состояний счетчика при использовании входов 22.1-22.4 прсдустанова и исправ 1 ной работе основных триггеров 6,1-6,4,При неисправном состоянии одногоиз триггеров 6,1-6,4 на соответствующий управляющий вход 23.1-23.4 подается сигнал логического "0",Рассмотрим принцип перехода на работоспособную структуру счетчика напримерах, когда произошел отказ триггера 6. или 6.3.При отказе триггера 6 .1 на управляющий вход 23,1 подается нулевойпотенциал и данный триггер исключается из режима функционирования двоично-десятичного счетчика. Это производится следующим образом.Функции учета исправного (неисправного) состояния 2.1 и Е.1 в этомслучае изменяют значения состояний 45на прямых и инверсных выходах элементов И/И-НЕ 12 .1-12.4 таким образом, что 2.1, Е.2,Е.З и 2.4 принимают значение нулевого логическогосигнала, а 2,1, Е.2, Е.З, 2.4 -значение "1". Вследствие этого закрываются первые группы входов элементов 2 И-ИЛИ 10,1-10.4 и открываются их вторые группы входов, подключая тем самым к информационным выходам 24.1-24.4 прямые выходы триггеров 6,2-6.5 соответственно. Кроме:того, закрываются первые группы входов элементов 2 И-ИЛИ 13,2-13,4 и открываются их вторые группы входов,а также элемент И 11, В результате этого входы 22.1-22.4 предустанова подключаются к установочным входам триггеров 6,2-6.5 последующих разрядов. Аналогично перестраивается и логическая ветвь подсчета импульсов всчетчике. Открытая в этом случаепервая группа входов элемента 2 ИИЛИ 15.2 позволяет поступать синхроимпульсам с входа 20 на счетный входтриггера 6.2. С прямого выхода триггера 6.2 информация поступает черезвторую группу входов элемента 2 ИИЛИ 10.1 на выход 24.1 и через соепинение 24.121, открытую в этом случае вторую группу входов элемента2 И-ИЛИ 15,3 на счетный вход триггера 6.3, С прямого выхода триггера 6.3состояние сигнала (и его изменение)через вторую группу входов элемента2 И-ИЛИ 10,2 поступает на выход 24,2и через вторую группу входов элемента ЗИ-ИЛИ 14.4 на счетный входтриггера 6,4. С прямого выхода триггера 6.4 состояние сигнала (и его изменение) через вторую группу входовэлемента 2 И-ИЛИ 10.3 поступает на выход 24.3 и через вторую группу входов элемента 2 И-ИЛИ на разрешающийвход режима счета триггера 6,5, Спрямого выхода триггера 6 .5 состояние сигнала (и его изменение) черезвторую группу входов элемента 2 ИИЛИ 104 поступает на выход 24.4.Первые и вторые входы разрешениЯрежима счета триггеров 6.4 и 6.5 соединены по принципу селектора, т.е.по схеме ИЛИ между собой и по схеме И индивидуально каждый со счетнымвходом.Алгоритм работы двоично-десятичного счетчика в этом случае полностьюподчиняется закону, описанному таблицами состояний входов и выходов,представленными в табл, и 2,При отказе триггера 6.3 на управляющий вход 23.3 подается нулевойсигнал и данный триггер исключаетсяиз режима функционирования двоичнодесятичного счетчика, Сигнал, поступая с входа 23,3 на вход элементаИ/И-НЕ 12.3, приводит к тому, что наего прямом и инверсном выходах, а так.же на аналогичных выходах элементаИ/И-НЕ 12,4 функции учета исправного(неисправного) состояний изменяютсвои логические значения на инверсные.15113 С)едонательло, первый и второй разрядв н этс случае функционируют анало 1 гич.л -лучаю исправности всех основных ррядов, а третий и четвертый5 разнят - случаю неисправности триг-н 1: 6,1, Таким образом, логическая с г 1;кту 1:а дгоично-десятичного счетчика ,.р.:у траивается на работоспособную,;т у, "и .тесняя" отказавший третриггер 6,3, Прямые выходы триго с; н 6.1 и 6,2 подключены на одноимс. пые им выходы 24,1 и 24,2, а 1 ямые н.ходы триггеров 6.4 и 6,5 на выходы 24,3 и 24.4 соответственно. 15Замена отказавших второго и четвертог о триггеров производится аналогично,1 аким образом, н предлагаемом двоично-десятичном счетчике осуществляет автоматическая реконфигурация егологической структуры при отказе одного из основных разрядовчто создаетно: ожност ь обеспечения работоспособн ,ги этого счетчика без замены, следо":ательно, повышается эксплуатационна отказоустойчивость предложенногосчетчика,6 ормула изобретенияДноично-десятичный счетчик, содержащий элементы И-НЕ, ИЛИ и разрядыкаждый из которых содержит триггер,дна элемента И-НЕ, вход разрешенияпредварительной установки устройствасоединен с первым входом элементаИЕ устройства, второй вход которогосое динен с входом эпемента ИЛИ устройства и с входом установки н Опустройства, выход элемента И-НЕ устройства соединен с вторыми входами 40первого и второго элементов И-НЕкн-.дого разряда, выход элемента ИЛИус:ройстна соединен с третьим входомпервого элемента И-НЕ каждого разряда, вход предварительной установки 45первого разряда соединен с первымвходом первого элемента И-НЕ одноименного разря"а, выход первого элемента11-НЕ каждого разряда соединен с иннерон:ю Б-входом триггера и с пер 50г. м входом второго элемента И-НЕ оди; н."еипого разряда, выход второго-;:. мент 11-НЕ каждото разряда соедин н с .,пнерсным К-нходом триггераодн; ионного разряда первый синхроФ 55н .од устройстна соединен со счетнымн.;одом т 1 нг ра первого разряда,стлпчающийся тем,что,сн "ль" пснышения эксплуатационной от 12казоустойчиности, в него введены резервный разряд, содержащий триггер, два элемента И-НЕ, элемент И и элемент ЗИ-ИЛИ, а каждый разряд дополнительно содержит элемент И/И-НЕ, третий элемент 2 И-ИЛИ, разряды, кроме первого и резервного, дополнительно содержат первый и второй элементы 2 И-ИЛИ, второй разряд содержит элемент ЗИ-ИЛИ, третий разряд содержит четвертый элемент 2 И-ИЛИ и элемент НЕ, четвертый разряд содержит четвертый элемент 2 И-ИЛИ, элемент ЗИ-ИЛИ и элемент НЕ, выход элемента И-НЕ устройства соединен с третьим входом первого и с вторым входом второго элементов И-НЕ резервного разряда, выход элемента ИЛИ устройства соединен с вторым входом первого элемента И-НЕ резервного разряда, выход которого соединен с инверсным Б-входом триггера и с первым входом второго элемента И-НЕ резервного разряда, выход которого соединен с инверсным К-входом триггера резервного разряда, первый синхронход устройства соединен е вторым входом первой группы входов второго элемента 2 ИИЛИ второго разряда, второй синхровход устройства соединен с вторым входом второй группы входов вторых элементов 2 И-ИЛИ второго и третьего разрядов, с первым входом третьей группы входов элемента ЗИ-ИЛИ четвертогоразряда и со счетным входом триггера резервного разряда, вход запрета работы первого разряда соединен с входом элемента И/И-НЕ одноименного разряда, вход запрета работы второго разряда соединен,с вторым входом элемента И/И-НЕ одноименного разряда, вход запрета работы третьего разряда соединен с вторым входом элемента И/И-НЕ и с входом элемента НЕ одноименного разряда, вход запрета работы четвертого разряда соединен с вторым входом элемента И/И-НЕ и с входом элемента НЕ одноименного разряда, вход предварительной установки второго разряда соединен с вторым входом второй группы входов первого элемента 2 И-ИЛИ одноименного и с вторым входом первой группы входов первого элемента 2 И-ИЛИ третьего разрядов, вход предварительной установки третьего разряда соединен с вторым входом второй группы входов первого элемента 2 И-ИЛИ одноименного и с вто 1 З 1517133рым входом первой группы входов первого элемента 2 И-ИЛИ четвертого разрядов, вход предварительной установки четвертого разряда соединен с вторым входом второй группы входов первого элемента 2 И-ИЛИ одноименного и с вторым входом элемента И резервного разрядов, вход предварительной установки первого разряда дополнительно соединен с вторым входом первой группы входов первого элемента 2 И-ИЛИ второго разряда, прямой выход элемента И/ИНЕ первого разряда соединен с вторым входом первой группы входов третьего 15Гэлемента 2 И-ИЛИ одноименного, с первым входом второй группы входов вто-рого элемента 2 И-ИЛИ, с первым входом второй группы входов первого элемента 2 И-ИЛИ и с первым входом эле мента И/И-НЕ второго разрядов, инверсный выход элемента И/И-НЕ первого разряда соединен с первым входом второй группы входов третьего элемента 2 И-ИЛИ одноименного, с первым входом 25 первой группы входов первого и второго элементов 2 И-ИЛИ и с входом первой группы входов элемента ЗИ-ИЛИ второго разрядов, прямой выход элемента И/И-НЕ второго разряда соединен с вторым входом первой группы входов третьего элемента 2 И-ИЛИ одноименного, с вторым входом первой группы входов второго, с входом первой группы входов четвертого и с первым входом 35 второй группы входов первого элементов 2 И-ИЛИ, а также с первым входом элемента И/И-НЕ третьего разрядов, инверсный выход элемента И/И-НЕ второго разряда соединен с первым входом 40 второй группы входов третьего элемента 2 И-ИЛИ одноименного, с первым входом первой группы входов первого, с первым входом второй группы входов четвертого, с первым входом второй 45 группы входов второго элементов 2 ИИЛИ третьего, а также с вторым входом второй группы входов элемента ЗИ-ИЛИ четвертого, с первым входом первой группы входов элемента ЗИ 50 ИЛИ резервного разрядов, прямой выход элемента И/И-НЕ третьего разряда соединен с вторым входом первой группы входов третьего элемента 2 ИИЛИ ОдноименногО с втОрым входом 55 первой группы входов второго, с третьим входом первой группы входов четвертого, с первым входом второй группы входов первого элементов 2 И-ИЛИ и с первым входом элемента И/Н-НЕ четвертого разрядов, инверсный выход элемента И/И-НЕ третьего разряда соединен с первым входом второй группы входов третьего элемента 2 И-ИЛИ одноименного, с входом второй группы входов второго, с входом второй группы входов четвертого и с первым входом второй группы входов первого элементов И/Ц-НЕ четвертого разрядов, выход элемента НЕ третьего Разряда соединен с вторым входом первой группы входов элемента ЗИ-ИЛИ четвертого и с третьим входом второй группы входов элемента ЗИ-ИЛИ резервного разрядов, прямой выход элемента И/И-НЕ четвертого разряда соединен с первым входом третьей группы входов элемента ЗИ-ИЛИ второго, с вторым входом третьей группы входов элемента ЗИ-ИЛИ и с вторым входом первой группы входов третьего элемента 2 И-ИЛИ одноименного разрядов, инверсный выход элемента И/И-НЕ четвертого разряда ,соединен с первым входом первой группы входов элемента ЗИ-ИЛИ второго, с первым гходом второй группы входов третьего элемента 2 И-ИЛИ одноименного и с первым входом элемента И резервного разрядов, выход элемента НЕ четвертого разряда соединен с третьим входом третьей группы входов элемента ЗИ-ИЛИ резервного разряда, выход первых элементов 2 И-ИЛИ втоюго, третьего и четвертого разрядов соединен с первым входом первого элемента И-НЕ одноименного разряда, выход элемента И резервного разряда соединен с первым входом первого элемента И-НЕ одноименного разряда, прямой выход триггера первого разряда соединен с первым входом первой группы входов третьего элемента 2 И-ИЛИ одноименного разряда, выход элемента ЗИ-ИЛИ второго разряда соединен с входами разрешения режима счета триггера одноименного разряда, выход второго элемента 2 И-ИЛИ второго разряда соединен со счетным входом триггера одноименного разряда, прямой выход триггера второго разряда соединен с вторым входом второй группы входов третьего элемента 2 И-ИЛИ первого разряда, с первым входом первой группы входов третьего элемента 2 И-ИЛИ одноименного, с первым входом первой группы входов второго элемента 2 И-ИЛИ третьего, с вторым входом первой группы вхолов15517 133 чтвертого элемента 2 ИЛИ, с первымвходом первой группы входов элементаЗИ-ИЛИ четвертого и с вторыми входами второй и третьей групп входовэлемента ЗИ-ИЛИ резервного разрядов,выход четвертого элемента 2 И-ИЛИ третьего разряда соединен с входами разре:;ения счета триггера одноименногоразряд, выход второго элемента 2 ИИЛИ третьего разряда соединен сосчетным входом триггера одноименногоразряда, прямой выход триггера третьего разряда соединен с вторым входом второй группы входов третьего 15элемента 2 И-ИЛИ второго разряда, спервым входом первой группы входовтретьего элемента 2 И-ИЛИ третьегоразряда, с первым входом первой группы входов четвертого элемента 2 И ОИЛИ четвертого разряда,с первым входом второй группы входов элементаЗИ-.1 ЛИ четвертого разряда, с третьимвходом первой группы входов и с иервьи входом третьей группы входов элемечта 311-1 ПИ резервного разрядов, выхо т, четвертого элемента 2 И-ИЛИ четпертого разряда соединен с первым вхоразряда, выход элемента ЗИ-ИЛИ четвер.того разряда соедицен со счетным входом триггера одноименного разряда,прямой выход которого соединен с вторым входом второй группы входов третьего элемента 2 И-ИЛИ третьего разряда, с первым входом первой группы входов второго и третьего элементов 2 ИИЛИ одноименного разряда, с первымвходом второй группы входов элементаЗИ-ИЛИ резервного разряда, инверсныйвыход триггера четвертого разряда соединен с вторым входом третьей группывходов элемента ЗИ-ИЛИ второго разряда, выход элемента ЗИ-ИЛИ резервногоразряда соединен с первым входом разРешения режима счета триггера одноименного разряда, второй вход разрешения режима счета которого соединенсо своим прямым выходом, с вторым входом второй группы входов третьегоэлемента 2 И-ИЛИ четвертого разряда ис вторым входом второй группы входовчетвертого элемента 2 И-ИЛИ третьегоразряда, инверсный выход триггера резервного разряда соединен с вторымвходом второй группы входов элемента ЗИ-ИЛИ второго разряда, выходытретьих элементов 2 И-ИЛИ каждогоосновного разряда являются соответствующими информационными выходами устройствадом разрешения режима счета триггера одноименного разряда, выход второго 30 элемента 2 И-ИЛИ четвертого разряда оьдинен с вторым входом разрешениярежима счета триггера одноименцого Т а б л и ц а 1 Входы Выходы Е Е С / Г 2 22,1-22,423,-23.4 24,1 24.2 24,3 24,4 Х Х Х Х Х Х 1 1 Х 0 00 0 0 0 0 1 0 0 0 0 0 1 0 0 0 0 0 1 0 0 1 0 О 00 0 1 0 О 0 0 0 1 0 0 0 0 0 0 О О 0 0 1 Х 0 1 1 0 0 1 1 0 0 1 1 0 0 1 О О 0 0 1 1 О О 1 О 0 1 1 0 0 1 1 О О 0 О 0 О 11 1 О О О О 1 1 1 1 О О О О О 0 0 0 О О О 0 О00 О О О 1 О 1 С 1 О 1 О 1 О 1 0 1 ОО 1 О18 1517133 Продолжение табл.1 Выходы Входы К Е С 1 С 2 22.1224 231234 24. 1 24,2 24. Э 24.4 О О 0 0О О О 0 0 ОК 1 1 0 0 1 1 Х 1 1 0 0 0 0 Х 1 0 П р и м е ч а н и е: Хлюбое состояние логического уровня.Выход 24.1 при счете от нуля до девяти соединен с входом С 2 и поэтому они имеют идентичные значения. Таблица 2 г Входы1 ( Г ( Выходы 24.1 24,2 24,3 24.4 К Е С 1,С 2 22. 22.2 22.3 22.4 23,1-23.4 1 О Х 1 0 Х 1 0 Х 1 О Х 1 О Х 1 0 Х 1 0 Х 1 0 1 0 Х 1 0 Х 0 0 0 0 1 0 0 0 0 1 0 0 1 0 0 О 1 0 1 0 0 1 1 0 11 0 0 0 О 1 1 0 О 1
СмотретьЗаявка
4424121, 13.05.1988
ВОЙСКОВАЯ ЧАСТЬ 25840
ПАРХОМЕНКО АНАТОЛИЙ НИКИФОРОВИЧ, ГОЛУБЦОВ ВИКТОР ВАСИЛЬЕВИЧ, ЕРШОВА ЕЛЕНА ГРИГОРЬЕВНА, ХАРЛАМОВ ВИКТОР СЕРГЕЕВИЧ
МПК / Метки
МПК: H03K 23/72
Метки: двоично-десятичный, счетчик
Опубликовано: 23.10.1989
Код ссылки
<a href="https://patents.su/10-1517133-dvoichno-desyatichnyjj-schetchik.html" target="_blank" rel="follow" title="База патентов СССР">Двоично-десятичный счетчик</a>
Предыдущий патент: Синхронный декадный счетчик
Следующий патент: Преобразователь кода в сопротивление
Случайный патент: Рабочий орган планировщика