ZIP архив

Текст

О П И СН И Е 30848 ЗИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских 1 оциалистических РесптблмкЗависимое от авт. свидетельстваЗаявлено 04,1,1970 ( 139518626-9) МПК Н 031.3/26 ением заявкис присое Приорите Опублико Дата опуб Комитет по делам изобретении н открытнпри Совете МинистровСССР 1,375.9(088,но 01.Ч 11.1971, Бюллетень2икования описания 30.1 Х.1971 Авторыизобретени А, Аракчеева, Л. П. Домнин, В. Г. Колесников, В, И. НикишиГ. С. Остапенко, Л, Н. Петров, А, И, Ткачев и А, П, Удовик явитель ФФЕРЕНЦИАЛЬНЫЙ УСИЛИТЕЛЬ Известны дифференциальные усилители, содержащие стабилизированный источник питания и двуплечий балансный каскад,Цель изобретения - повышение выходного сопротивления.Для этого в предлагаемом усилителе в каждом плече каскада последовательно с коллекторно-эмиттерным переходом входного транзистора включен базо-коллекторный переход транзистора, динамической нагрузкой которого является выходной транзистор, соединенный своей базой с эмиттером эмиттерного повторителя, причем база последнего подключена к коллектору входного транзистора.На чертеже приведена принципиальная схема предлагаемого усилительного каскада.В каждое плечо симметричного дифференциального усилителя включены четыре транзистора. Транзисторы 1 являются выходными, а транзисторы 2 работают в режиме усиления и связаны с транзисторами 3 через транзисторы 4, которые включены последовательно с транзисторами 2 и служат с эмиттерными повторителями на транзисторах 3 и резисторах 5 своеобразной динамической нагрузкой с отрицательной обратной связью.В эмиттерную цепь к общей точке б дифференциального усилителя подсоединен стабилизатор тока.Последовательное включение эмиттеров и коллекторов транзисторов соответственно в базе цепи транзисторов 2 и 3 создает обратные связи и позволяет свести до минимума входные токи транзисторов 1 и тем самым обеспечить большое входное сопротивление усили теля. Это, в свою очередь, позволяет транзисторы 3 включить по схеме с общим коллектором, которые совместно с транзисторами 4 образуют динамическую нагрузку и уменьшают выходное сопротивление дифферен циального усилителя.При подаче на вход каскада переменногодифференциального сигнала один из входов транзисторов будет приоткрываться, а второй призакрываться, т. е. процессы, протекающие 15 в плечах дифференциального каскада, будутпротивоположными, Поэтому работу симметричного дифференциального усилителя можно показать на работе его одного плеча, так как работа плеч симметричного дифференциаль ного каскада идентична и периодически повторяется,Пусть положительный полупериод сигналаприоткрывает входной транзистор 1, тогда транзисторы 2 и 3 также будут приоткры.25 ваться, поскольку они имеют противоположную проводимость и включены один в эмиттерную, а другой в коллекторную цепи, транзистор 4 будет призакрываться, так как на его базе будет понижаться потенциал, т. е, имеет 30 место последовательная отрицательная обратная связь, которая увеличивает входное со

Смотреть

Заявка

1395186

И. А. Аракчеева, Л. П. Домнин, В. Г. Колесников, В. И. Никишин, Г. С. Остапенко, Л. Н. Петров, А. И. Ткачев, А. П. Удовик

МПК / Метки

МПК: H03F 3/26

Метки: дифференциальный, усилитель

Опубликовано: 01.01.1971

Код ссылки

<a href="https://patents.su/1-308483-differencialnyjj-usilitel.html" target="_blank" rel="follow" title="База патентов СССР">Дифференциальный усилитель</a>

Похожие патенты