G11C 9/00 — G11C 9/00

Устройство для синхронизации работы накопителей

Загрузка...

Номер патента: 439845

Опубликовано: 15.08.1974

Авторы: Панферов, Фельдман, Верижников

МПК: G11C 9/00

Метки: синхронизации, накопителей, работы

...синхронизации соединены с нулевьм выходом триггера 3 информационной части и блоком анали.за конца информационной части 2. Выходсхемы 5 анализа фазы синхронизации соединен со входом блока 6 запоминания фазысинхронизации, выход которого соединен содним из входов схемы перекоммутации синхросигналов 7, другой вход которой подключен к тактовому генератору 9. Выход схемыперекоммутации синхросигналов 7 подключенк одному из входов расширителя 8, предназначенного для привязывания фазы сигналовиз накопителя 1 к выбранной фазе сигналовтактового генератора 9. Выход расширителя8 соединен со входом накопителя 1 черезкоммутатор 10, а выход накопителя 1 подключен ко второму входу расширителя 8,Длина накопителя 1 выбирается несколькобольшей...

Устройство для передачи цифровой информации

Загрузка...

Номер патента: 468300

Опубликовано: 25.04.1975

Автор: Назаров

МПК: G11C 9/00

Метки: передачи, цифровой, информации

...обменом, коммутатора 3записи-считывания, входных вентилей 4,двух групп впервой и второй) 5 и 6 вы- .15ходных вентилей, оперативного запоминающего устройства 1 ОЗУ) 7 с блоком управления 8 и схем ИЛИф 9,Работает устройство следующим образом. Управляющая информация с выводимой 3)з ОЗУ вводимой пз МБ) н вводимой вОЗУ (выводимой с МБ) страницах (массивов) информации поступает от диспетчера(супервизора) цифровой вычислительнойсистемы на блок управления обменом 2, рб1 оследннй через коммутатор записи-счпгывания 3 подготавливает к записи и считываню определенные блоки магнитныхголовок 1 , 1 , , 1 в соответствиис номерамн вводимой и выводимой страницы цифровой инфорл 1 ации. Кроме того, блок2 уп 1 авления обл 1 енол 1 подготавливает...

Запоминающее устройство

Загрузка...

Номер патента: 488255

Опубликовано: 15.10.1975

Авторы: Иванов, Дербенев, Виглин

МПК: G11C 9/00

Метки: запоминающее

...8, ИЛИ 9 на счетный вход счетчика 7. Счет тактов нулевой информации будет продолжаться до совпадения значения счетчика 7 со значением, записанным в дополнительных разрядах накопителя. При совпадении работа продолжается, как было рассмотрено выше, и сигнал с выхода схемы ИЛИ 9 сбросит показания счетчика 7.Как следует из описания, эффективность предлагаемого устройства возрастает с повышением скважности в регистрируемых последовательностях импульсов.Предмет изобретения5 Запоминающее устройство, содержащее накопитель, блоки записи и считывания, регистри дешифратор, отличающееся тем, что, сцелью увеличен ия информационной емкостиустройства, в него введены элементы И,10 ИЛИ, НЕ, узел сравнения и счетчик, приэтом входы устройства подключены ко...

Устройство для регистрации информации

Загрузка...

Номер патента: 506910

Опубликовано: 15.03.1976

Авторы: Вичес, Смирнов, Чурилов, Мусин

МПК: G11C 9/00

Метки: регистрации, информации

...частоты опроса частотой, каждое из них проходит через блок вентилей 8 и вырабатывает импульс запуска, увеличивающий на единицу содержимое счетчика записи 3 и счетчика чисел 7, Затем каждое из чисел через блок задержки 9, обеспечивающий необходимое для счетчика 3 время формирования адреса числа, поступившего па вход устройства, записывается в ячейку буферного запоминающего блока 1 с номером, соответствующим текущему значению содержимого,счетчика записи 3.Таким образом, отдельное число или первое число массива, поступившего на вход устройства, записываются в ячейку буферного запоминающего блока 1, номер которой на единицу больше номера ячейки записи в режиме непоступления информации, а после записи в память блока 1 всех чисел массива...

Запоминающее устройство

Загрузка...

Номер патента: 543010

Опубликовано: 15.01.1977

Авторы: Мусатов, Иванов, Гаспарян, Ольхова, Сивков, Росницкий, Муранков, Варнаков, Краснов

МПК: G11C 9/00

Метки: запоминающее

...с которым дешифратор адреса 2 выбирает в накопителе 3 одну из адресных шпп. Одновременно с кодом адреса нарегпсгр выбора программы 5 подается кодко 1:5 ут 11 ци Выходной информации, в соотьетствип с которым в дешифраторе выбора программы о вырабатываются сигналы, управляющие работой блока постоянной пам 5 гг 7,храпящего программу выбора двоичного слоВ 1. Быбранпа; Из блока постоянной памяти7 программа выбора дьопчно 1 О с;Овапает на блок формирователей 8, который выраоатываст одну пли несколько комотпацийупр 2 ВЛ 5 ющих сигналов, поступ 2 Опих на Олоквыоора двоичного слова 4. Одновременно смпр 2 вля 1 ощпми спПал 2 ми, поступс 11 опьми изалока формирователей 8, в блок ьыбора дво 1 чпого слова 4 пз накопителя 3 подается...

Устройство запоминания и выдачи групп импульсов

Загрузка...

Номер патента: 572847

Опубликовано: 15.09.1977

Авторы: Пысин, Брыканов

МПК: G11C 9/00

Метки: выдачи, групп, запоминания, импульсов

...входы всех элементов И 5 и одновременно на схему отделения первого импульса (переднего фронта).С выхода схемы 3 подается на вход элемента задержки 4 только первый импульс (фронт), который поочередно с задержкой т,.п поступает на вторые входы соответствующих элементов И 5.Момент совпадения первого импульса (фронта запоминаемого импульса) со вторым импульсом, сформированным из спада запоминаемого импульса и подаваемым непосредственно на первые входы всех элементов И 5, приведет к тому, что на входе одного из этих элементов И появится импульс, которым будет опрокинут один из соответствующих триггеров 6, 5 10 15 20 25 Зо 35 40 45 50 ходы триггеров 6 подключены к входам счетчика 11.Для многократного автоматического считывания...

Устройство для управления блоками памяти

Загрузка...

Номер патента: 636676

Опубликовано: 05.12.1978

Автор: Пресняков

МПК: G11C 9/00

Метки: блоками, памяти

...сигналу, поступающему на вход 15, производится запись в секцию информации с 4информационных входов 16.П 15 и отсутствии блокирующего сигналаили после его окончания на управляющемвходе выходного коммутатора на информационные выходы 18 выдается информацияиэ выбираемой секции памяти, которая определяется дешифратором 7 выбираемой секции, подающего сигнал на один из управляющих входов 19 выходных коммутаторов 9,Для синхронизации записи информацииодин из входов схем И 14 соединен с ышиной 20 Запись,Дешифратор 6 сигналов управления построен так, что для всех адресных коммутаторов, соответстнунц 1 х тем секци 5 м пам 51- тн, поме 1 а которых меньше, чем код, содержацийся в младшей части 3 адресного регистра 1, формируется управляющий...

Запоминающий элемент

Загрузка...

Номер патента: 879647

Опубликовано: 07.11.1981

Авторы: Мочалов, Миклашевич

МПК: G11C 9/00

Метки: запоминающий, элемент

...наличии нулевого сигнала нашине 6 при подаче единичного (запрещающего) сигнала на. шину 5, на 15выходе второго элемента И-НЕ триггера формируется нулевой сигнал, который блокирует информационный сигнал на шине б.Триггер 2 в это время не меняетсвоего состояния, так как его вто рой вход блокирован нулевым потенциалом с выхода запоминающего элемента.Такое состояние запоминающего элемента ( режим хранения информации)может оставаться сколь угодно долго, Я независимо от того, изменится сигнална шине б запоминающего элементаили нет. Если сигнал на шине 5снова обратить в нуль, т.е. прекратить режим хранения информации, тозапоминающий элемент на своем выходелибо сохранит прежний нулевой сигнал,при наличии на шине 6 нулевого.сигнала, либо...

Запоминающее устройство с последовательным доступом

Загрузка...

Номер патента: 982084

Опубликовано: 15.12.1982

Авторы: Дьяков, Нестерук

МПК: G11C 9/00

Метки: доступом, последовательным, запоминающее

...управление операциями записи-чтения - по входу 22,Запоминающее устройство с последовательным доступом имеет три режима50 работы: режим записи информации, режим чтения информации и режим хранения,Пусть одноразрядный накопитель 2имеет и адресных входов, Перед нача 5 лом работы на шине начальной установки 15 и шине управления адресностью13 формируются коды управления, в соответствии с которыми из общего числаи адресных входов накопителя 2 непосредственно к шине адреса обращения12 подключается через коммутатор 4(и) адресных входов, а К оставшихся - к выходам адресного счетчика 3,В режиме записи на вход 21 подает 5 ся сигнал признака запуска, в соответствии с которым генератор 1 синхросигналов Формирует серию синхросигналов на своих прямом и...

Запоминающее устройство с последовательным доступом

Загрузка...

Номер патента: 1070606

Опубликовано: 30.01.1984

Авторы: Дьяков, Нестерук

МПК: G11C 9/00

Метки: доступом, запоминающее, последовательным

...н соответствии с которым генератор 1 синхросигналов формирует серию синхросигналов на прямом и инверсном выходах. Сигналы с инверсного выходагенератора 1 синхросигналов посту"пают на счетный вход адресногосчетчика 3, в соответствии с которыми на его выходах 11 формируетсяпоследовательный ряд М -разрядныхдвоичных кодов. Эти коды через переключатель б адресных шин поступаютна % -адресных входов одноразрядногоблока 2 памяти, на (-к) оставшиесявходы которого через переключательб адресных шин поступает неизменный 60код по шине 12 адреса обращения.Код, поступающий по шине 12 адресаобращения в режиме обращения, является статическим адресом, определяющим 2 адресную область ячеек памятиу одноразрядного блока 2 памяти, к которым осуществляется...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1109798

Опубликовано: 23.08.1984

Автор: Протасеня

МПК: G11C 9/00

Метки: запоминающее, буферное

...информационным выходом устройства, четвертые входыблоков сравнения объединены и являются управляющим входом устройства,управ .щ е вход регистров номера 5слова соединены с выходом второгоэлемента НЕ, вход которого соединен с входом Формирователя сигналовсчитывания и является входом считывания устройства, индикаторным вы Оходом и информационным входом которого являются соответственно выходпервого элемента ИЛИ и объединенныеинформационные входы регистров слова, 15На чертеже изображена функциональная схема предложенного устройства,например, для четырех регистровслова.Устройство содержит вход 1 записиинформационный вход 2, вход 3считывания, управляющий вход 4, инФормационный 5 и индикаторный бвыходы, Формирователь 7 потенциального...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1111202

Опубликовано: 30.08.1984

Авторы: Козырь, Восколович, Лиховид

МПК: G11C 9/00

Метки: запоминающее, буферное

...слова, счетчик 4 - адрес (фиг, 2 3), по которому происходит считывание очередного слова информации, а реверсивный счетчик 8 содержит информацию (фиг. 2 п) о количестве информационных слов, находящихся в накопителе 1. 4В случае (а) при поступлении очередного импульсазаписи (момент времени на фиг. 2 Д на вход 12 он проходит через разблокированный элемент И 10 на вход триггера 7, Передний фронт импульса синхронизации устанавливает триггер 7 разрешения записи в единичное состояние (фиг.2 г) При этом нулевой потенциал с инверсного выхода триггера 7 поступает на управляющий вход коммутатора 3 ,и разрешает прохождение текущего адреса с выхода счетчика 5 на вход дешифратора 2, В момент возникновения сигнала единичного уровня на...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1119077

Опубликовано: 15.10.1984

Авторы: Веселовский, Косыч, Гриц, Маслеников

МПК: G11C 9/00

Метки: запоминающее, буферное

...записи во втором блоке 2 памяти, По информационным водам 26, адресным входам 25 и вход 24 заявки на загрузку осуществляется запись информации в накопитель 2. Загружаемая информация представляет собой совокупность адресов на копителя 1, сформированную предварительно в соответствии с требуемым алгоритмом геометрической нормализации вводимой информации.БЗУ может работать в трех режимах.1. Запись с нормализацией, чтение без нормализации.Для установки режима на вход 20 подается уровень единицы, на входы 21 и 22 - уровень нуля. Установка режима осуществляется импульсным сигналом на входе 23. В результате триггер 10 оказывается установлен, триггеры 11 и5 - сброшены. Сброшенный триггер 15 разрешает операцию чтения в накопителе 2.Поступившая...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1120407

Опубликовано: 23.10.1984

Автор: Лупиков

МПК: G11C 9/00

Метки: запоминающее, буферное

...И, второй дешифратор и второй элемент НЕ, вход которого подключен к управляющему выходу счетчика адреса, к первым входам элементов И первой группы, кроме первого элемента И данной группы, к первому входу последнего элемен- . та И второй группы, выход второго элемента НЕ подключен к первому входу первого элемента И первой группы и к первым входам элементов И второй группы, кроме последнего элемента И данной группы, вторые входы элементов И первой и второй:.групп подключены к выходам соответственно второго и первого дешифраторов, один вход второго дешифратора подключен к выходу первого элемента НЕ, другие входы второго дешифратора подключены к выходам первой и второй групп счетчика адреса, выходы элементов И первой группы подключены...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1124379

Опубликовано: 15.11.1984

Авторы: Веселовский, Гриц, Косыч

МПК: G11C 9/00

Метки: запоминающее, буферное

...и первого допопнитель- . ного блоков памяти, другие адресные 50 и информационные входы дополнительных блоков памяти являются соответственно другими адресными и другими информационными входами устройства,Кроме того, блок управления режи мом содержит триггеры с второго по шестой и элементы И-ИЛИ, причем первый и второй входы первого элемента 79 4И-ИЛИ подключены к прямым выходам второго и третьего триггеров соответственно, а выход соединен с входом запуска пятого триггера, первыйи второй входы второго элемента И-ИЛИ подключены соответственно к инверсным выходам второго и третьего триггеров, а выход соединен с входом запуска шестого. триггера, третьи и четвертые входы элементов И-ИЛИ соответственно объединены и являются первыми вторым...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1163357

Опубликовано: 23.06.1985

Авторы: Богданов, Спиваков, Лупиков

МПК: G11C 9/00

Метки: буферное, запоминающее

...к второму входу триггера 19 выход второго триггера 7. Так как вданный момент второй триггер 7 находится в нулевом состоянии, то триг"гер 19 не изменяет своего состояния,т,е. остается в единичном состоянии.Выходной сигнал формирователя 20задерживается на элементе 18 задержки и поступает на вход стробирования дешифратора 5, после чего сигнална первом. выходе дешифратора 5 устанавливает в единичное состояние второй триггер 7.Высокий уровень сигнала на выходевторого триггера 7 подает через ключ:9 питающее напряжение на второй блок,памяти, Время задержки элемента 18задержки превышает. длительность сигналана выходе формирователя 20. Длительность сигнала на шине 11 синхронизации записи выбирается большей суммы длительности сигнала на...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1163359

Опубликовано: 23.06.1985

Автор: Зинин

МПК: G11C 9/00

Метки: запоминающее, буферное

...началом работы счетчики 3 и 4 и триггер 6 устанавливаются в нулевое состояние (цепь начальной установки не показана). В режиме записи информация на вход устройства поступает в виде слов, содержащих идентификатор (номер канала) и параметр. На входы элемента И 7 поступает часть входного слова, содержащая идентификатор. На выходе элемента И 7 формируется сигнал высокого уровня, если код идентификатора входного слова соответствует временной информации, и низкого уровня, если код идентификатора соответствует измерительной информации. Выход элемента И 7 воздействует на информационный вход 0-триггера 6 и на первый вход элемента И 5.В режиме записи информации на шине 8 синхронизации записи устанавливается сигнал высокого уровня, который,...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1163360

Опубликовано: 23.06.1985

Авторы: Лупиков, Спиваков, Богданов

МПК: G11C 9/00

Метки: буферное, запоминающее

...8 установлены в единичное состояние, счетчик 3,счетчики 4 и 6 обнулены (цепи установки не показаны).Принадлежность слова к соответствующему информационному каналу определяется по коду группы нескольких разрядов слова. Информационное слово поступает на входы накопителя 1 в сопровождении сигнала на входе 12. Формируемый на первом выходе блока 5 приоритетов сигнал поступает на входы опроса селекторов 10. Если слово этого информационного канала подлежит выдаче в соответствующие блоки обработки, на выходах соответствующих селекторов 10 формируются сигналы, поступающие на первые суммирующие входы соответствующих счетчиков 6 слов и входы элемента ИЛИ 11.Сигнал с выхода элемента ИЛИ 11 обеспечивает подключение счетчика 3 адреса записи к...

Буферное запоминающее устройство

Загрузка...

Номер патента: 1169018

Опубликовано: 23.07.1985

Автор: Протасеня

МПК: G11C 9/00

Метки: запоминающее, буферное

...передний фронт которого совпадает с передним фронтом соответствующего этому выходу импульса пачки, 10а задний фронт совпадает с передним фронтом следующего импульса этой пачки и одновременно с передним фронтом прямоугольного импульса на следующем (слева направо) выходе этого же распределителя 4.Таким образом, с поступлением пачкиимпульсов на каждом слева направо выходе распределителя 4 поочередно появляется один импульс с длительностью, равной расстоянию между соседними импульсами пачкипо заднему фронту последнего импульса этой же пачки импульсов распределитель 4 устанавливается в исходное положение, при котором на всех его выходах отсутствуют сигналы.Формирователь 7 по переднему фронтусигнала сброса формирует одиночный импульс,...