G01R 31/3177 — испытание логических операций, например с помощью логических анализаторов

155043

Загрузка...

Номер патента: 155043

Опубликовано: 01.01.1963

МПК: G06F 17/40, G01R 31/3177

Метки: 155043

...ячеек КЯ памяти, счетчик С импульсов, фиксирующий значение развертывающей функции.Регистры РС 1, РС 11, РС 111, РСИ сдвига, соединенные с группами нуль-органов, располагаемых на производственных участках, подключаются к коммутатору КГ 1 в любой последовательности в зависимости от программы опроса.Коммутатор КГ 1 групп, управляемый частотой 1 п аподключает к выходу генератора с частотой ) и, один из регистров сдвига.В период одного цикла формирования развертывающей функции на этот регистр непрерывно подаются импульсы сдвига,Развертывающая функция подается параллельно на все нуль-органы, которье сравнивают величины параметров с развертывающим сигналом и в момент их равенства выдают сигнал равновесия. Этот сигнал устанавливает...

Автоматическое устройство для проведения матричных испытанийизвестны автоматические устройства для автоматического перебора параметров испытуемого устройства, содержащие счетчик импульсов, дешифратор, реле пред

Загрузка...

Номер патента: 163822

Опубликовано: 01.01.1964

Авторы: Васильев, Козлов, Молостнов, Ткаченко

МПК: G01R 31/28, G01R 31/3177

Метки: перебора, параметров, содержащие, автоматические, пред, реле, проведения, испытуемого, матричных, автоматическое, импульсов, устройства, дешифратор, испытанийизвестны, счетчик

...перебора ситуаций, последовательно переводитсчетчик импульсов 3 из одного состояния вдругое. Счетчик импульсов д служит для статической записи номера ситуации в двоичном5 коде. Дешифратор 4 сигналов служит дляперевода номера ситуации в соответствующиесигналы, подключающие реле 5, Реле б подключают соответствующие участки определяющих параметров, значения которых уста 0 новлены заранее, и счетчики блока регистрации отказовых ситуаций. Сигнал испытуемойсхемы поступает на блок контроля 7, который проверяет его в соответствии с критерием отказа и в случае реализации отказовой25 ситуации выдает сигнал на счетчики 8 регистрации отказовых ситуаций,Для проведения матричных испытаний диапазон изменения определяющих параметровразбивают на...

164321

Загрузка...

Номер патента: 164321

Опубликовано: 01.01.1964

МПК: G01R 31/3177

Метки: 164321

...относительной точности, то дискретно меняется коэффициент усиления по коду амплитуда, т. е. меняется величина д на выходе усилителя,Если предположить, что при помощи кода амплитуды можно задать А,тах различных значений д, то число прямых с различным наклоном Й определится по формулеОП - 1 тах2 тахгтахДля воспроизведения импульса программой задается код амплитуда импульса, код длительность импульса, знак импульса и требуемая частота повторения импульсов, поступающих через вентиль 89 на счетчик 40 при помощи кода масштаб времени и кода постояпная времени экспоненты. По команде начало импульса, которая подается синхронно с импульсами и выбранной частоты при помощи триггера 41 открывается вентиль 39 и импульсы и начинают поступать...

Устройство для контроля работы электронных блоков

Загрузка...

Номер патента: 180653

Опубликовано: 01.01.1966

МПК: G01R 31/3177, G01R 31/28

Метки: работы, блоков, электронных

...на устройство при нормальной работе ламп. Этп напряженля выби 1 лают так, обы цепочка 5 стабилитронов 14 не была пробита, Однаконапряжения должны быть больше, чем напря жение источника опорного напряжения, в ка честве которого служат стабилитроны 15, с тем чтобы диоды 16 ячейки ИЛИ 4 были за.0 крыты,3При нормальном напряжении в цепях 3 транзистор 17, входящий в ячейку 6, заперт, и сигнал на входе исполнительного реле, содержащего транзисторы 18, 19, 20, отсутствует. При этом транзисторы 18 и 20 заперты, а транзистор 19 открыт.При увеличении напряжения в цепях 3 это напряжение через один из диодов 21, образующих ячейку 7, поступает на дискриминатор 8, выполненный на стабилитронах 14 и сопротивлениях 22. Стабилитроны 14 пробиваются, и...

Способ контроля логических схем

Загрузка...

Номер патента: 198409

Опубликовано: 01.01.1967

Авторы: Свиркина, Смирнов

МПК: G01R 31/3177

Метки: логических, схем

...на входы контролируемой схемы и анализе выходных сигналов. Однако эти способы имеют сложный процесс контроля схем совпадения с тремя входами.В предлагаемом способе упрощение процесса контроля схем совпадения с тремя входами достигается подачей на первый вход парных импульсов одинаковой длительности т 1 со сдвигом одного относительно другого на время 11)т., подачей на второй вход импульса, задержанного относительно первого на время 1 в(ть длительностью тв1, + т, - 1 подачей на третий вход одновременно с подачей сигнала на первый импульса т длительность которого больше 1 ь но меньше 1,+т,. Исправность схемы определяют, сравнивая длительность выходных импульсов с длительностью импульсов, подаваемых на первый вход схемы.На чертеже...

Устройство д, ля контроля пороговых-урбвнёй полупроводниковых логических схем

Загрузка...

Номер патента: 266943

Опубликовано: 01.01.1970

Автор: Пелипейко

МПК: G01R 31/3177

Метки: пороговых-урбвнёй, схем, логических, полупроводниковых

...сигнала.Контрольный высокочастотный сигнал, пройдя через проверяемую логическую схему 1, попадает в схему 5 фиксации высокочастотных сигналов, вход которой соединен с выходом логической схемы 1.По мере роста напряже б сигнала и приближения ег266943 ходе, процесс контроля отличается от рассмотренного выше лишь тем, что генератор пилоооразного напряжения вырабатывает не возрастающее, а убывающее по величине напря жение пилообразной формы.Благодаря этому высокочастотный сигнална выходе контролируемой логической схемы всегда изменяется в одном направлении - от малых значений к большим, что позволяет для 10 обоих случаев использовать одну и ту же схему 5 фиксации высокочастотного сигнала.Таким образом устройство осуществляет измерение...

Устройство для контроля нагрузочной снособности пороговых схем

Загрузка...

Номер патента: 266945

Опубликовано: 01.01.1970

Авторы: Вител, Вычислительной, Пелипейко

МПК: G01R 31/28, G01R 31/3177

Метки: снособности, пороговых, нагрузочной, схем

...схем, так как точная25 фиксация порогового уровня напряжения является более простой технической задачей,чем точное задание нагружающего напряжения,На чертеже приведена30 блок-схема предлагаемого ус266945 Составитель В. А. Комаровдактор Н. Вирко Текред Т. П. Курилко Корректор М, П. Ромашова каз 1740/13 Тираж 4801 ИИПИ Комитета по делам изобретений и открытий при Совете ММосква, Ж-З 5, Раушская наб., д. 4,5 Подписноестров СССР ипо, пр. Сапунова,выхода задатчика 1 входных сигналов через коммутатор 2 на входы проверяемой пороговой логической схемы 3 подаются сигналы, вводящие ее в исходное положение, при котором на выходе устанавливается сигнал 5 логического О. Тактовый генератор 4 по команде блока б управления производит запуск...

Устройство для контроля микроэлектронных логических схем

Загрузка...

Номер патента: 273342

Опубликовано: 01.01.1970

Авторы: Плокс, Пелипейко, Жул, Подв

МПК: G01R 31/28, G01R 31/3177

Метки: логических, схем, микроэлектронных

...селектора 11. На выходах проверяемой логической схемы сигналы реакции появляются с запаздыванием, зависящим от времени их задержки в цепях, которые подвергаются диагностической проверке в данном тесте.Через временной селектор 11 в амплитудный селектор 8 могут пройти лишь те сигналы реакции на входной тест, которые появились на выходах проверяемой логической схемыраньше, чем во временной селектор 11 из управляемой линии 9 задержки поступит сигнал запрета. Сигналы, прошедшие через временной селектор, подвергаются амплитудному контролю в амплитудном селекторе 8. В запоминающий регистр 12, таким образом, проходят только те сигналы, которые удовлетворяют как временным, так и амплитудным требованиям, заложенным в программу испытаний....

Устройство для измерения динамических

Загрузка...

Номер патента: 295095

Опубликовано: 01.01.1971

Авторы: Ведерникова, Электрометрии, Ильенков, Афанасьев

МПК: G01R 31/3177

Метки: динамических

...- время задержки вклочеи- В 1 зсм 5 Задс 1 зкки выключспця,Устройство состоит пз нечетного числа, например семи, гопзсскпх элементов 1 - 7, образующих кольцевой генсратор, реле 8 и 9, выполгяющпх роль переключателя для .замены эталонных элементов 6 и 7 па проверяемый элемент 10,Выход каждого элемента соединен со входом следующего (входы обозпачепы стрелками). В генераторе пмектся две обратные связи: с седьмого элемента па первый и с пятсио ца первый.Временная диаграмма приведена для частного случая, когда входная часть логичссюх элсмсптов 5 влзстс 5 Одпов 1)емсцпо схемой П по высоким и схемой 11 Л 11 по ппзкпм уровням, что имеет место, цапрпмср, в схсхтах дподпо-транзисторной лопкп, Поэтому псреклкченпс элемента 1 происходит поочередно...

Автоматическое устройство для испытаний

Загрузка...

Номер патента: 382983

Опубликовано: 01.01.1973

Авторы: Мальчинский, Жигинас, Рунов

МПК: G01R 31/3177

Метки: автоматическое, испытаний

...автоматически и, в случае превышения допустимой величины задержки в испытуемом инверторе, вместе с загоранием индикаторной лампочки подается сигнал на прекращение измерений, извлечение .икросхемы из контактного устройства механизма загрузки и укладку микросхемы в соответствующее отделение разгрузочного контейнера.Построение первого канала 21 обеспечивает проверку задержки как спада импульса на выходе испытуемого инвертора, так и задержку фронта выходного импульса относительна зондирующего импульса.При проверке задержки спада выходного импульса коммутатор 3 обеспечивает прохождение импульса по цепочке инверторов, объединенных в блоке 13, в следующем порядке: ограничитель 5 - инвертор б - инвертор 9 -коммутатор 3 - инвертор 7 -...

411399

Загрузка...

Номер патента: 411399

Опубликовано: 15.01.1974

МПК: G01R 31/3177

Метки: 411399

...схемы 8, в которой регистрируют информацию о годности или негодности исследуемого логического сигнала по уровню (амплитудная селекция) и задержке распространения в функциональном узле (временная селекция).Управление работой устройства осуществляют с помощью блока 3, с которого в необходимой последовательности ручным способом или автоматически подают сигналы на входы линии задержки, блока считывания и генератора стробирующего сигнала. В зависимости от ожидаемого сигнала на выходе функционального узла 1 устанавливают соответствуюо щий уровень опорного напряжения (У,или г/) и подают запрещающий стробирующий сигнал, если исследуемый логический сигнал переключается из О в 1 (см. фиг. 2, а и б), и разрешающий стробирующий сигнал, если...

Устройство для контроля логических микросхем

Загрузка...

Номер патента: 432505

Опубликовано: 15.06.1974

Авторы: Дворкин, Потураев

МПК: G01R 31/3177

Метки: логических, микросхем

...с регистра 1, достаточен для получения минимальных функциональных тестов.В том случае, ес30 регистра 1 не даютнимального теста проверяемой микросхемы, открываются вентили 3 и кодовые комбинации с выходов кольцевого регистра сдвига поступают на входы дешифратора 5. Дешифратор образует дополнительные кодовые комбинации, необходимые для получения минимального функционального теста. Эти дополнительные кодовые комбинации выходов дешифратора 5 поступают на входы блока 4, обеспечивающего создание необходимых электрических режимов проверки микросхемы.Дешифратор 5 и кольцевой регистр 1 сдвига образуют первую ступень коммутаций программы проверки. Повторяемость программы проверки во времени обеспечивают тем, что разряды регистра 1 сдвига образуют...

Устройство для обнаружения неисправностей в логических схемах

Загрузка...

Номер патента: 441532

Опубликовано: 30.08.1974

Авторы: Кузьмин, Кузнецов, Парижский

МПК: G01R 31/3177

Метки: схемах, обнаружения, логических, неисправностей

...сигналом запрета с генератора 5 блокируется схема 4 сравнения, на ее выходах при этом отсутствуют сигналы рассогласования, а блок б индикации устанавливается в исходное положение Исправно, Следующим тактовым сигналом установки контрольных наборов с генератора 5 счетчик 1 переводится в положение, определяющее контрольный набор на информационных входах контролируемого и эталонного блоков. Далее тактовым сигналом опроса схема 4 сравнения разблокируется, затем сигналами генератора 5 (из числа тактовых сигналов контроля) осуществляется тактирование контролируемого и эталонного блоков.Если контролируемый блок 2 исправен, то на его выходах и таких же выходах блока 3 сигналы идентичны. В этом случае на выходах схемы 4 сравнения сигналы...

Устройство оценки динамических параметров логических схем

Загрузка...

Номер патента: 505972

Опубликовано: 05.03.1976

Авторы: Ильчинский, Пряников, Лябин, Михеев

МПК: G01R 31/3177, G01R 31/28

Метки: оценки, параметров, динамических, логических, схем

...1,я образцэвэй задержки 2, пороговэгэ элемента 3, согласуюшегэ каскада 4,схемы сравнения 5 и схемы регистрации 6.Устрэйствэ рабэтает сладуюшим образом.С генератора испытательных сигналэв 1сфэрмирэванный сигнал поступает одновременно на испытываемую схему 7 и на формирэватель образцэвэй задержки 2, представляюший собой электронную линию задержки, регулируемую эт программатэра, Сигналс испытываемэй схемы поступает на пэрэгэвый элемент 3, представляюший собой триггер Шмидта с управляемым урэвнем напряжения срабатывания,Сэгласукший каскад 4 развязывает постоянной сэставляюшей напряжений пэрэгэвэгэ элемента и широкопэлэсны передачи, через который сигнал посту на первый вход схемы сравнения 5. Н ходе схемы сравнения скгнал для инд...

Устройство для контроля логических узлов

Загрузка...

Номер патента: 511557

Опубликовано: 25.04.1976

Авторы: Мермельштейн, Шиков, Чепел, Павлов, Астрахан, Галкин

МПК: G01R 31/3177, G01R 31/28

Метки: логических, узлов

...в зависимости от максимально необходимого количества контролируемых контактов. Во входном регистре 6 информация, которую необходимо подать на каждый из контактов кснтрогп руемого узла, запоминается и хранится до момента проверки параметров выходного сигнала, после чего регистр обнуляется.Каждый из разрядов входного регистра 6представляет собой память на триггерных схемах. Каждый разряд расчитан на храннние Определенного количества бит информапии, ; е,-епяеллого количеством уООВней и импульсов, которые необходимо подать на 5 Входные контакты контролируемого узла д;. и т:,:=Озечси акдля проверки комбинаци Оп;.;:ы.-: схем необходимо подавать на Входные кс;нтакты два уровня и один импульс, для пООВерги триггерных схем в динамическом...

Зонд для проверки сигналов цифровых микросхем

Загрузка...

Номер патента: 513330

Опубликовано: 05.05.1976

Автор: Соколов

МПК: G01R 31/3177, G01R 31/28

Метки: цифровых, зонд, микросхем, сигналов, проверки

...регистрируется индикатором уровней 9,Дополнительный источник опорного напряжения 4, схема сравнения 5 и источникнапряжения смещения 10 используется длярегистрации состояния зонда, при которомна щупе отсутствует сигнал цифровой микросхемы, Для этого на дополнительную схему щсравнения 5 с дополнительного источникаопорного напряжения 4 подается напряжение, равное Е, а на щуп 1 с источника напряжения смещения 10 через резистор подается напряжение Е Е,Далее напряженйе ц1 Есм передается на вход всех схем сравнения. Так как ЕсмУ мин )У макс, то всесхемы сравнения переключаются в одинаковое состояние, Комбинация выходных сигналов схем сравнения поступает на входы ло- ргического преобразователя 8, с выхода которого сигнал поступает на...

Автоматический измеритель пороговых напряжений логических схем

Загрузка...

Номер патента: 526833

Опубликовано: 30.08.1976

Авторы: Багданскис, Гутаускас

МПК: G01R 31/3177

Метки: измеритель, автоматический, напряжений, пороговых, схем, логических

...счетчиком 5 и линией 8 задержки, подключенной к входу триггера 9.Принцип работы измерителя заключается в использовании принципа регенерации. Для этого вход логической схемы 1 через цепь 2 соединен с ее выходом. В качестве этой цепи используется отрезок кооксиального кабеля, который обеспечивает выполнение баланса фаз. Процесс регенерации при выполнении баланса фаз начинается в случае выполнения баланса амплитуд, т. е. когда коэффициент передачи логической схемы больше или равен единице. Коэффициент передачи логической схемы зависит от величины постоянно- ного напряжения, приложенного к входу схемы.В исходном состоянии (для определения порогового напряжения логической единицы) к входу логической схемы приложено напряжение, превышающее...

Устройство контроля интегральных схем

Загрузка...

Номер патента: 532830

Опубликовано: 25.10.1976

Авторы: Гаврилов, Ажоткин

МПК: G01R 31/3177

Метки: схем, интегральных

...Управляющие входы транзисторных ключей 3 и 4 подключены к соответствуюшим выходам блока управления.6,15соответствующие выходы которого подключены к управляюшим входам транзисторныхключей 7 и 8 ожидаемых выходных тестови к разрешающему входу амплитудного диск 20риминатора 2. Ключи 7 и 8 включены между соответствуюшими выходами блока памяти и входом сравнения амплитудного дискриминатора, Выход амплитудного дискриминатора 2 соединен с входом элемента ИЛИ. 9,25Входные воздействия, выделяемые блоком памяти 5, поступают на клеммы объекта контроля 1 только в моменты времени,определяемые импульсами, поступающимина управляющие входы транзисторных ключей 3 и 4 с выхода блока управления 6,вырабатывающего стробируюшкэ импульсы.Причем частота смены...

Устройство для контроля логических элементов

Загрузка...

Номер патента: 543890

Опубликовано: 25.01.1977

Авторы: Астрахан, Силов, Призенко

МПК: G01R 31/28, G01R 31/3177

Метки: элементов, логических

...схемастроиства их элементов; на фиг. " -инвертора 2, а третий - с выходом одновиб ратора 8, выходы элементов 6 и 7 И через элемент 9 ИЛИ подключены к световому индикатору 10.Устройство работает следующим образом.В исходном состоянии входной щуп не приведен в соприкосновение с контролируемой точкой) на выходе инвертора 2 присутствует единичный потенциал, а на выходе ицвертора 4 - нулевой потенциал (см. фиг. 2)10 1 рп этом элемент 7 И открыт по двум входам, а элемент 6 И закрыт,Колебания одновибратора 8 через элемент 7 И и элемент 9 ИЛИ поступают на световой индикатор 10, вызывая его мигание, 15 Частота мигания светового сигнализатора выбирается от единиц до нескольких десятков герц. Верхний предел частоты мигания ограничен...

Устройство для испытания логических блоков

Загрузка...

Номер патента: 551573

Опубликовано: 25.03.1977

Авторы: Корбашов, Даниленко

МПК: G01R 31/3177, G01R 31/307

Метки: испытания, логических, блоков

...чертеже представле а ненных схемой сравнения, проверяют потенустроиства для испытаний лоОпьтаний логических блоков,0 циалы в идентичных точках проверяемого иУстройство состоит из генератора тактов 1, эталонного логических блоков 8 и 6, двиб 2 вления генератора 3 случайных гаясь от несовпавших выходных контактов,лока управления,кодов дешифратора 4 и -разрядного сумма- Неисправным элементом считается тот, потора 5 помпой, эталонного логического бло- тенциалы на входах которого равны, а выка 6, коммутатора 7, проверяемого логичес-З 5 ходы разные, При устранении неисправностикого блока 8 и блока 9 сравнения, Соответ- блок 2 управления пропустит частоту на входствующие выходы блока 2 управления сое- генератора 3 и проверка будет продолжена.д...

Дискриминатор логических сигналов

Загрузка...

Номер патента: 555354

Опубликовано: 25.04.1977

Авторы: Гробман, Сергеев

МПК: G01R 31/3177

Метки: дискриминатор, сигналов, логических

...элементы и связи предназначены для обнаружения на входе 1 первого изменения сигнала, соответствующегоначалу очередного такта работы схемы (этифункции выполняют элементы 3-6, формирования временного интервала (одновибратор 7,), определяющего максимально всзможную длительность переходного процесса, в каждом такте, и формирования сигнала (дифференцируюший элемент 8), обеспечивающего приведение устройства в исходное состояние в начале каждого такта.Для фиксации различных видов изменения сигнала на входе 1 устройство содержит первый, второй и третий триггеры 9- 10 11. Информационные входы (Д) триггеров 9,10 соединены с выходом одновибратора 7. Информационный вход триггера 11 и вход синхронизации (С) триггера 10 связаны через элемент...

Кольцевой измеритель динамических параметров логических элементов

Загрузка...

Номер патента: 556392

Опубликовано: 30.04.1977

Авторы: Мартьянов, Трушинский, Васильев

МПК: G01R 31/3177

Метки: параметров, логических, кольцевой, динамических, измеритель, элементов

...1. Задний фронт импульса, поступающего на вход Т триггера 5, переключает триггер в исходное положение. При поступлении следующего положительного перепада напряжений на вход Т триггера описанные процессы повторяются. Импульсы на выходах дискриминаторов 6 и 8 повторяют входные импульсы на уровнях, определяемых значением опорных напряжений У,п и Уо, Если в измерителе одновременно замкнуты ключи 7 и 9, то напряжение на выходе схемы совпадения 1 (схемы совпадения по 0) соответствует диаграмме, приведенной на фиг. 2,Как следует из этой диаграммы, период повторения импульсов кольцевого генератора определяется выражениемТ, = Т+ , "+ У, (1) где То, - время задержки в кольцевом гене 4раторе при поступлении на его вход положительного перепада...

Устройство для измерения динамических параметров электронных блоков

Загрузка...

Номер патента: 571774

Опубликовано: 05.09.1977

Авторы: Масенков, Супонин

МПК: G01R 31/3177

Метки: электронных, блоков, параметров, динамических

...0".Для нормального функционирования устройства необходимо, чтобы длительностьимпульса с, дискриминатора напряжения,который работает в режиме одновибратора, Ибыла больше длительности измеряемогодинамического параметра. В момент времени т, выходное напряжение дискриминатора напряжения становится равным "лог 0напряжение на выходе испытуемого элемента начинает переходить из состояния лог 0"в состяние "лог, 1, и процесс формирования периода повторяется.Из приведенных на фиг. 2 временныхдиаграмм видно, что период следованиякольцевого генераторат:1 +,2- время от момента начала передЬнего фронта испытуемого элемента до момента сравнения выходно.го напряжения испытуемого элемента с Цдлительность импульса на выходе:дискриминатора напряжения,Доля...

Устройство для контроля логических блоков

Загрузка...

Номер патента: 580514

Опубликовано: 15.11.1977

Авторы: Маревский, Ратушный, Прядеев

МПК: G01R 31/3177

Метки: блоков, логических

...и положительные потенциалы.При этом через резисторы 12 и 13 протека580514 Составитель Г. Антонова Корректоры; А. Степанован Л. Орлова Редактор Т. Янова Техред А. Камышникова Заказ 2452/2 Изд. Мз 886 Тираж 1109 НПО Государственного комитета Совета Министров СССР по делам изобретений и открытий 113035, Москва, Ж, Раушская наб., д, 4/5Подписное Типография, пр. Сапунова, 2 ют базовые токи транзисторов 10 и 11, которые частично открываются и включают в половину накала индикаторы 8 и 9. Если индикаторы 8 и 9 исправны, то в паузах между контролем логических блоков индуцируется наличие напряжения питания и исправность устройства по свечению индикаторов. Если горит только один из индикаторов, то фиксируется подача напряжения питания на...

Устройство контроля параметров логических сигналов

Загрузка...

Номер патента: 603926

Опубликовано: 25.04.1978

Авторы: Черный, Шехурдин

МПК: G01R 31/3177

Метки: сигналов, логических, параметров

...считаетсячто входные и выходные уровни логических сигналов соответствуют необходимым.Стробирование схемы сравнения осуществляется с помощью стробирующих сигналов, формируемых линией задержки 10 и генератором 11 стробирующих сигналов, которые управляются блоком управления.Постоянное соединение входа схемы сравнения непосредственно с контактом объекта контроля позволяет анализировать не только выходную информацию и контро- лировать параметры выходных сигналов объекта контроля, но и осуществлять контроль эа правильностью подачи на входные контакты объекта контроля входных воздействий, Причем соединение входа схемы сравнения с контактом объекта контроля выполнено таким образом, что возможен контроль за надежной электрической связью между...

Устройство для определения функционирования логических блоков

Загрузка...

Номер патента: 612191

Опубликовано: 25.06.1978

Автор: Шатило

МПК: G01R 31/3177

Метки: функционирования, логических, блоков

...8 и накапливаются в блоке 9, Напряжение с выходаблока 9 воздействует на генератор 1 сигналов, увеличивая частоту колебаний на, его выходе. Увеличение частоты колебанийна выходе генератора 1 сигналов происходит до тех пор, пока в испытуемом блоке14 не произойдет сбой. При этом на выходе зОэлемента сравнения 5 появится импульс,который запустит одновибратор 6. Импульсс выхода одновибратора 6 поступает на вторые входы элементов совпадения 2 и 8 изапретит прохождение сигналов на выходе з 5формирователя 3 импульсов и блока 9, Эгонже импульс устанавливает испытуемый 14и эталонный 4 блоки в исходное состояние.Во время действия запрещающего импульсаблок 9 несколько разряжается и частота коле- обаний на выходе генератора 1 сигналов снижается. Если...

Логический зонд

Загрузка...

Номер патента: 612412

Опубликовано: 25.06.1978

Авторы: Аскеров, Одинцов

МПК: G01R 31/3177, H03K 19/00

Метки: логический, зонд

...-- высокий.Поскольку на втором входе элемента И 5 высокий входной потенциал, а на втором вхоле элемента И 6, подключенном к выходу эмиттерцого повторителя 1 через элемент НЕ 4, - низкий, то на выходах элементов И 5 и 6 низкий потенциал, то есть на вхолах К 8-триггера 7 установочные сигналы отсутствуют, При смене входного логического уровня с единичного на нулевой, на втором вхоле логического элемеипгы И 6, подключенного к выходу эмиттерного повторителя 1 через элемент НЕ 4, появится высокий потенциал и ца выход элемента И 6 пройдет сигнал установки КЯ-триггера 7 в елиничное состояние.Поскольку первые входы элементов И 5 и 6 подключены к выходу К 8-триггера 7 через элемент задержки на основе Д-триггера 8, информационный вход...

Пробник для проверки цепей логических устройств

Загрузка...

Номер патента: 636550

Опубликовано: 05.12.1978

Автор: Дмитриев

МПК: G01R 31/3177, G01R 1/067

Метки: логических, цепей, пробник, проверки, устройств

...с выходом дешифратора обрыва,На чертеже представлена структурная электрическая схема пробника для проверки цепей логических устройств.Пробник содержит преобразователи выходного сигнала 1,2,дешифратор обрыва 3, триггер 4, световые индикаторы 5,6. В качестве триггера могут быть использованы 3 К и О -триггеры.Устройство работает следующим образом. В исходном состоя дробинка ни к чему н шифратор обрыва 3 об ие элемента инцикац( -2 Составитель Р.Евлаковедактор н,федотов Техред Ондрейко Коррек тор П,М каревич Заказ 6933/36 Тираж 1070 Подл:сное ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий 113035 Москва, Х. Раушская наб, д 4 5Филиал ППП Патент,.Е / Ужго од ул Проектно подает на вход установки триггера 4...

Триер е. л. сосновского, м. в. туаева а. х. елоева

Загрузка...

Номер патента: 640770

Опубликовано: 05.01.1979

Авторы: Сосновский, Елоев, Туаев

МПК: G01R 31/3177

Метки: туаева, елоева, триер, сосновского

...валик 7, взаимодействующий с эластичными мембранами, прн этом мембраны б деформируются, Валик 7 установлен с возможностью регулирования его положения в радиальном направлении. Ведущий цилиндр 1 установлен на опорных роликах 8. Вращение цилиндра 1 осуществляется через клиновый ремень от вала электропривода, для чего на поверхности цилиндра выполнена клиновая канавка (условно ие показана), Поверхность контакта цилиндра 1 с опорными роликами 8 выполнена без отверстий,Триер работает следующим образом.Ячеистая лента 2 устанавливается внутри ведущего цилиндра 1; нажатием на мембраны 6 производится удаление воздуха из изолированных полостей, образованных мембранами 6 с внешней поверхностью цилиндра 1, через отверстия в цилиндре. Лента 2...

Устройство для контроля микроэлектронных логических схем

Загрузка...

Номер патента: 646280

Опубликовано: 05.02.1979

Авторы: Поддубный, Ящук

МПК: G01R 31/3177

Метки: логических, схем, микроэлектронных

...входных сигналов 6 ошибочноподключен не вход схемы 17,я поэтомублок контроля коммутаторов входов 16запрещает формирование сигнапов "навы-ходах блока формирователей входных сиг-налов 6; а на блоке индикации 13 индицируются номера выводов микроэлектронных логических схем, напряженйена которых не соотвеФсчвует- входномунапряжению интегральных микросхем.Если напряженйе на выводах схемы17 соответатвует напряжений," нормальному для взводов схемы 17 блок контроля коммутаторов входов 16 разрешаетпоступление сигналов с выходов блокаформирователей входных сигналов 6 навходы йроверяемой" схемы 17.Таким образом, блок контроля-комму.таторов входов 16 предотвращает короткое замыкание выходов блока формирователей входных сигналов 6 на...