Патенты с меткой «памяти»

Страница 12

Пневматический блок памяти

Загрузка...

Номер патента: 646346

Опубликовано: 05.02.1979

Авторы: Асланян, Оганесян

МПК: G06G 5/00

Метки: пневматический, памяти, блок

...давления из камеры 3в атмосферу регулятор 6 сообщают сатмосферой, а в случае набора в каме 4ре давления этот узел сообщают с давлением питайия. Как сброс давлениятак и его набор осуществляется черездроссель для возможности регулировкискорости изменения давления в камере 3.Блок работает следующим образом.Пока командное давление в каналеР не подано, командное давлениев канале Ртакже равно нулЬ.Устройство для сброса (или набора)давления закрыто, а реле 1 открыто.Тогда пневмосигнал Р , поступаетв камеру 3. Здесь происходит преобразование энергии давления канала Рв энергию давления столба жидкостив минусовой камере 5 манометра, которое повторителем 9 вновь преобразуется в энергию давления в канале Р 1 .Ввиду того, что повторитель 9...

Способ записи и стирания информации в электрохимическом элементе памяти и устройство для его осуществления

Загрузка...

Номер патента: 646372

Опубликовано: 05.02.1979

Авторы: Куссуль, Малецкий, Фоменко

МПК: G11C 13/02

Метки: стирания, записи, элементе, электрохимическом, информации, памяти

...электролита,ф при этом происходит выделение его газовой фазы, удаление которой производят принудительной циркуляцией потока электролита;Такой способ может быть осуществлен устройством новой конструкции для записи и стирания информации в электрохимическом элементе памяти, содержащем корпус, разделенный на две полости, в одной из которых установлены электроды.Отличие устройства, позволяющее осуществить новый способ, состоит в том, что устройство снабжено капиллярными трубками и насосом, соединенным с полостями корпуса.На чертеже изображено устройство для .осуществления способа.Устройство содержит электроды 1 и электроизоляциоиный корпус 2, разделенный на две полости 3 и 4, соединенные между собой капилляром 5. Полость 4 сообщается с...

Устройство для контроля блоков памяти

Загрузка...

Номер патента: 646375

Опубликовано: 05.02.1979

Автор: Иванов

МПК: G11C 29/00

Метки: блоков, памяти

...диаграмму считывания, записи, стирания или регенерации, Временное положение и длительность управляющих сигналов для проверяемого блока памяти 17 задаются программируемыми лийиями задержки (на чертеже не показаны) формирователя в счетчиках 5. С выходов формирователя 4 управляющие сигналы поступают в формирователь 6. Амплитуда выходных сигналов задается кодом счетчика 7. С выходов формирователя 6 сигналов сигналы управления заданной амплитуды поступают на входы испытуемого блока 17. Питание испытуемого блока 17 производится от блока питания 8. Значения питающих напряжений блока питания 8 оп ределяются кодами, хранящимися в счетчиках 9. Испытуемый блок 17 заключен в термостат. Задание температуры окружающей среды производится датчиком...

Устройство для выборки информации из блоков памяти

Загрузка...

Номер патента: 649034

Опубликовано: 25.02.1979

Авторы: Сосновчик, Корнейчук, Волков, Городний, Солодкая

МПК: G11C 7/00

Метки: информации, блоков, памяти, выборки

...кода, и при записи очередного числа возбуждается соответствуюгцийвыход дешифратора, подключенного к единичным входам регистра результата опроса на 2" разрядов и в соответствующем разряде регистра результата опроса записывается единица. Упорядочение по возрастаниюмассивов информации в данном случае осушествляется в пределах от 0 до 2 - 1. Вэтом режиме счетчик последовательно формирует все числа от 0 до 2 - 1, т. е. изисходного состояния переходит в каждоепоследующее при прибавлении единицы насоответствующем входе,- что позволяет сформировать все числа от 0 до 2 - 1, Возбужденный выход дешифратора в соответствиис содержимым счетчика в каждом состоянии инициирует появление сигнала на выходе одного из элементов 4,так как на первый вход...

Программируемый элемент памяти

Загрузка...

Номер патента: 649035

Опубликовано: 25.02.1979

Авторы: Невядомский, Яровой, Куриленко, Опенько, Гусева, Сидоренко

МПК: G11C 11/40

Метки: программируемый, памяти, элемент

...подключен к шине записи, а сток его соединен со стоком второго МДП-транзистора, исток которого подключен к шине считывания, а затвор - к шине выборки и к затвору первого МДП-транзистора, причем МДП-транзисторы выполнены с индуцированным каналом, при записи применяется режим прямого туннелирования, а при стирании - лавинная инжекция 31.Однако этот элемент памяти имеет сложную систему адресации и управления, так как в режиме записи необходимо коммутировать высоковольтные сигналы, а в режиме считывания - низковольтные. Следствием этого является увеличение мощности, потребляемой элементом памяти в режиме6490353записи, и усложнение управляющей электроники.Целью изобретения является уменьшение мощности, потребляемой элементом памяти,...

Оптический элемент памяти

Загрузка...

Номер патента: 649036

Опубликовано: 25.02.1979

Автор: Юрген

МПК: G11C 11/42

Метки: оптический, памяти, элемент

...информацию и выходит из элемента памяти.25При освещении элемента памяти неоднородности в электрическом поле появляются только на поверхности сегнетоэлектрического материала, в то время как в более глубоких областях 30 поле является полностью однородным и невозможна дифференцированная переориентация. Поэтому известный элемент непригоден для применения в оптическом запоминающем устройстве с высокой 35 плотностью записи.Цель изобретения - повышение плотности записи.Поставленная цель достигается тем, что между прозрачными электродами размещена многослойная структура, выполненная в виде чередующихся слоев из сегнетоэлектрического.и фотопроводникового материалов, причем слои, примыкающие к электродам, выполнены из фотопроводникового...

Тренажер оперативной памяти оператора

Загрузка...

Номер патента: 650090

Опубликовано: 28.02.1979

Авторы: Чижов, Кудряшов

МПК: G09B 9/00

Метки: тренажер, памяти, оператора, оперативной

...которой подключен к блоку 13 выделения ошибок, а другой выход параллельно с выходом триггера 6 управления - с блоком 14 регистрации,Выход узла 10 управления временем ввода ответа подключен к запирающему входу триггера 7 ввода ответа.Устройство работает следующим образом.Согласно принятой методике испытуемый вначале запоминает предъявляемую ему посредством табло информацию, затем с помощью кнопок пульта фиксирует определенные, заранее заданные звуковые и световые комбинации в течение установленного экспериментатором промежутка времени и только после этого воспроизводит запомненную информацию посредством клавиатуры пульта,При включении устройства сигнал, поданный с узла 3 управления, запускает узел 8 управления временем экспозиции...

Симметричный тиросторный элемент памяти

Загрузка...

Номер патента: 652613

Опубликовано: 15.03.1979

Автор: Синеокий

МПК: G11C 11/34

Метки: памяти, симметричный, элемент, тиросторный

...за счет топологического исполнения схемы согласно фиг. 3.Благодаря тому, что ббльшая часть периметра анода тиристора 1 (аналогично выполнен и тиристор 2) сближена с внутренней р-базой и расстояние а между этими областями меньше, чем расстояние б между остальной частью периметра анода и внешней р-базой, достигается низкий уровень а р - л - р-составляющего тиристор 1 р - и - р-транзистора с внешней р-базой при высоком уровне а р - и - р-составляющего тиристор 1 п - р - и-транзистора с внутренней р-базой,Это обеспечивает ограничение насыщения внешних составляющих тиристор 1 и - р - п-транзисторов, ослабляет связь между информационными шинами 4, 5 и шиной хранения 3, т. е. обеспечивает устойчивое хранение информации при повышении...

Устройство для обращения к блокам оперативной памяти

Загрузка...

Номер патента: 652615

Опубликовано: 15.03.1979

Авторы: Сухих, Новизенцев, Тяпкин, Сердюкова

МПК: G11C 19/00

Метки: обращения, блокам, памяти, оперативной

...выборка операндов и команд из нескольких блоков оперативной памяти одновременно, Известна организация обращения к опе ративной памяти, где предварительный запуск нескольких блоков памяти осуществляется, если адреса обращений относятся к разным блокам 111. Наиболее близким к изобретению техническим решением является устройство обращения к памяти, с ее индивидуальные для каждогоамяти счетчики цикла и триггеры з ания обращения к памяти 2,Это устройство характеризуется громозд,костью схемы и сильной зависимостьюколичества оборудования от количестваблоков оперативной памяти,Целью изобретения является повышениенадежности при значительном уменьшенииоборудования, В описываемом устройствеэто достигается тем, что в нем счетчики шила работы...

Ячейка памяти сдвигового регистра

Загрузка...

Номер патента: 652618

Опубликовано: 15.03.1979

Автор: Фойда

МПК: G11C 19/00

Метки: памяти, ячейка, регистра, сдвигового

...третьего и четвертого элементов И-НЕ (ИЛИ-НЕ) соединены с тактовой щиной, а вторые входы - с информационными шинами, это достигаеъся тем, что в ней выход третьего эле652618. 35 Составитель Техред М. С ор Л. Тюрина Тираж 680 .Пого комитета СССРи открыгийРаушская наб., д. 4/5 одписн жгород, у ктная ал менга И НЕ (ИЛИ НЕ) соединен с третим входом четвертого элемента И-НЕ(ИЛИ НЕ), вьсход которого .соединен стретьим входом третьего элементе И-НЕ(ИЛИ-НЕ) . 5На чертеже показана функциональнаясхема описываемой ячейки.Оиа содержит элементы И-НЕ(ИЛИ-НЕ) 1-4, тактовую шину 5 и информационные шины 6 и 7,В начальный момент времени навыходах элементов И-НЕ (ИЛИ-НЕ) 2,3 и 4 присутствует высокий потеел,а на выходе элемента И-НЕ (ИЛИ-НЕ)1 низкий...

Устройство для контроля блоков памяти

Загрузка...

Номер патента: 656109

Опубликовано: 05.04.1979

Авторы: Култыгин, Гласко, Вариес

МПК: G11C 29/00

Метки: блоков, памяти

...памяти 7, логический элемент И 8, две группы элементов И 9 и 10 соответственно, элементы ИЛИ 11,Один из входов блока 4 соединен с первым выходом блока 1. Выходы элементов ИЛИ 11 подключены к адресным входам блока 7, входы элементов И первой группы 9 соединены с выходами блока сравнения 2 и блока 4 и вторым выходом блока 1, Входы элементов И второй групйы 10 подключены к выходу блока 4 и третьему выходу блока 1, Выходы элементов И 9 и 10 соединены со входами элеМентов ИЛИ 11. Один из выходов блока 6 подключен к управляюще 5 10 15 20 25 30 му входу блока 7, другой выход - к входу блока 1 и входам блока 4.Принцип работы устройства заключается в следующем.Перед началом контроля и комплектования проверяемых блоков памяти предварительно...

Элемент памяти

Загрузка...

Номер патента: 657770

Опубликовано: 15.04.1979

Авторы: Ульрих, Гюнтер, Хайнц, Альберт, Вольфганг, Рудольф

МПК: G11C 11/02

Метки: памяти, элемент

...чертеже показан предлагаемый элемент памяти. Элемент памяти 1 содержит) -образный сердечник 2, расположенный в пустотелом 1)-образцом пластмассовом корпусе 3, который снизу ограничен крепежным фланцем 4 или 5. Торцовые поверхности 6 ц 7 сердечника 2, введенного в пластмассовый корпус в направлении стрелки, немного возвышаются над верхней границей пластмассового корпуса 3. Пластмассовый корпус 3 на боковом плече 8 имеет направляющую 9 с фиксирующими углублениями. По этой направляющей сдвигаются салазки 10, снаб.ьб 57770 Фор пула изобретения 3женные пазами. В открытых снизу салазках 10 находится ферритовое ярмо 11, которое с помо 1 цью пружины 12, упирающейся с одной стороны в ярмо 11, а с другой стороны -- в салазки 10, прижимается в5...

Устройство для выборки информации из блоков памяти

Загрузка...

Номер патента: 658598

Опубликовано: 25.04.1979

Авторы: Вихров, Тихомиров, Лазаренков, Хвалько

МПК: G11C 7/00

Метки: информации, блоков, выборки, памяти

...памяти, а выходы генератора кода множителя подключены к одним входам блока логического умножения и к управляющему входу ключевых элементов, другие входы блока логического умножения подключены к входным шинам, а выходы - к соответствующим входам блока памяти, а также тем, что блок памяти выполнен в виде программируемого дешифратора.На чертеже изображена блок-схема устройства,Устройство состоит из блока логического умножения 1, содержащего последовательно соединенные элементы И - НЕ 2 и элементы НЕ 3, ко входам которых подключены входные шины 4 и выходы генератора кода множителя 5. Выходы блока логического умножения 1 поразрядно подключены ко входам ключей элементов 6 и параллельно им ко входам блока памяти 7.В блок памяти 7, который...

Устройство для контроля блоков памяти

Загрузка...

Номер патента: 660093

Опубликовано: 30.04.1979

Авторы: Калечиц, Аржеухов, Ускова, Бондаренко

МПК: G11C 29/00

Метки: памяти, блоков

...него, Здесь отмечены разряды кодированных слов, условно искаженные возникшими при записи, хранении или воспроизведении сбоями максимальной кратности,На фиг. 2 д воспроизведенный массивпредставлен в виде, который он принимаетпосле операции повторного разнесения, стеми же параметрами сигналов информационных и сжатия к исходному виду сигналов контрольных разрядов слов.На фиг. 2 е изображен тот же массивпосле выполнения над ним операции декодирования и контроля,Устройство содержит (фиг. 1) буферныйрегистр 1, блок коррекции 2, дополнительный блок растяжения и сжатия слов 3,блок кодирования и декодирования 4, блокуправления 5, блок растяжения и сжатия 6,При этом входы блока 3 подключены квыходам буферного регистра 1. и блокакоррекции 2, а...

Ячейка памяти для буферного регистра

Загрузка...

Номер патента: 661606

Опубликовано: 05.05.1979

Авторы: Песчанский, Розенблюм, Цирлин, Мараховский, Бухштаб, Стародубцев, Варшавский

МПК: G11C 19/00, G11C 11/00

Метки: ячейка, регистра, памяти, буферного

...регистр, каждый разряд которого состоит из двух С- блоков и одного элемента ИЛИ-НЕ 11 .Такие буферные регистры используются, например, в качестве последо- . вательных регистров типаР 1 ребпе. Вводимая вних порция информации проталкивается к выходу, причем время, через которое она появляется на выходе, зависит как от собственных (реальных) задержек элементов регистра, так и от его заполнения,Наиболее близким техническим решением к изобретению является ячейка памяти для буферного регистра, построенная на основе трехстабильного триггера на элементах ИИЛИ"НЕ, причем в этой схеме входы только пер вого элемента И каждого их трех элементов ИИЛИ-НЕ соединены с выходами двух других элементов ИИЛИ-НЕ 2)Недостатком таких устройств я ется...

Оптоэлектронный элемент памяти

Загрузка...

Номер патента: 661608

Опубликовано: 05.05.1979

Авторы: Кругликов, Кашлатый, Телицын

МПК: G11C 11/42

Метки: памяти, оптоэлектронный, элемент

...6, 7 отпираютсяи емкости узлов15, 16 разряжаются до нулевого потенциала (шина 5) в течение времени1- 10, По оконм о)чании импульса на шине 9 начинаетсязаряд емкостей узлов 15, 16. Скоростьзаряда определяется сопротивлениями 15каналов транзисторов 10 и 11, которые модулипуются светом и изменяют ся в соответствии с напряжением наанодах фотодиодов 3 и 4. Элементпамяти устанавливается в первое (Ч,Ч.,ЧЧт ) или второе (Ч,Ч Ч+ ( Ч 7 ) гдеЧ и Чнапряжения в узлах 15 и 16, установившиеся в течение Времени 1ъ пфо н Ъ иустойчивое состоянйе в зависимостй от кода парафазного оптического сигнала, записанногов элемент в предыдущем ( и - 1)-омцикле. В течение времени- 6осуществляется считывание электрй- ческого сигнала, записанного в предыдущем...

Устройство промежуточной памяти разравнивающего типа

Загрузка...

Номер патента: 661748

Опубликовано: 05.05.1979

Авторы: Искендеров, Ильканаев, Меликов

МПК: H03K 5/13

Метки: памяти, промежуточной, типа, разравнивающего

...дважды изменяя состояние триггеров от 1-го до и - 2-го(на фиг, 1 не показан), приведет в состояние 1 и - 1-й триггер 3. Наличие логического О на инверсном выходе п-го триггера 4 является запретом для возврата триггера 3 в исходное состояние, Таким образом, каждый из последующих поступающих на вход устройства импульсов будет поочередно переводить в состояние 1 триггеры от и - 2-го до 1-го, зарегистрировав п импульсов.Поступление и + 1-го импульса не изменит состояния 1-го и последующих триггеров, т, к. наличие логического О на асинхронном входе триггера является достаточным условием нахождения его лишь в состоянии 1.С поступлением импульса с выхода генератора 9 на выход и-ой ячейки И - НЕ 8 через время т появится логический О, что...

Устройство для генерации сигнала начала отсчета в системах памяти с замкнутым магнитным носителем

Загрузка...

Номер патента: 662959

Опубликовано: 15.05.1979

Авторы: Смирнов, Кортюков, Дудоров

МПК: G11B 5/00

Метки: начала, замкнутым, памяти, системах, генерации, магнитным, сигнала, отсчета, носителем

...отличной от частоты следования импульсов синхросерии, однако, с целью сокращения элементов, она была выбрана равной половине частоты синхросерии, что реализовано делением частоты синхросерии с помощью триггера, так что отпадает необходимость в отдельном генераторе импульсов для заполнения промежутка. В режиме воспроизведения устройство осуществляет генерацию сигнала начала отсчета в момент прохождения под магнитной головкой начала синхронизации. Перед началом записи информации исинхронизированной с ней по началу и концу синхросерии импульсов на вход форщ мирователя 3 и элемента 6 подается высокий уровень напряжения, по переднему фронту которого формирователь 3 вырабатывает импульс, устанавливающий триггер 5 в состояние, при котором на...

Тренажер кратковременной памяти оператора

Загрузка...

Номер патента: 665316

Опубликовано: 30.05.1979

Авторы: Чижов, Кудряшов

МПК: G09B 9/00

Метки: оператора, тренажер, памяти, кратковременной

...начальную длину предъявлений цифровой последовательности, величину темпа предьявления и время экспозиции стимулов, величину вероятности появления в начале серии определенной цифры и включают устройство,С выхода блока 1 управления сигнал поступает на запуск датчика 2 случайных событий, и в узле установки длины цифровой последовательности заносится исходное (начальное) значение. Случайные числа в двоичном коде запоминаются в блоке 3 памяти и через дешифратор 5 и блок 8 коммутации поступают на цифровое табло 10, Блок 8 коммутации, управляемый схемой 9 управления, осуществляет заданное подключение выходов дешифратора 5 к цифровому табло 10, причем в зависимости от программы оператору могут предъявляться одиночные цифры, либо пачки цифр,...

Устройство формирования адресов для контроля блоков памяти

Загрузка...

Номер патента: 665330

Опубликовано: 30.05.1979

Авторы: Коржев, Иванов, Пресняков, Андреев

МПК: G11C 29/00

Метки: адресов, памяти, формирования, блоков

...регистров-счетчиков в регистры адреса.Цель изобретения - повышение быстродействия устройства,Указанная цель достигается тем, что устройство содержит счетчик сравнения адресов, вход которого соединен с четвертым выходом блока программного управления, а выход - с третьим входом блока программного управления, второй и третий входы коммутатора соответственно подключены к вторым выходам счетчика текущего адреса и счетчика адреса теста проверки,аказ 1033/18 Изд.34 Тираж б 80 Подписное1 ПО Поиск Государственного комитета СССР по делам изобретений и открыгий 113035, Москва, Ж, Раушская наб., д, 4/5 пографня, пр. Сапунова, 2 На чертеже представлена структурная схема предлагаемого устройства.Устройство содержит счетчик 1 текущего адреса проверки...

Магнитная ячейка памяти

Загрузка...

Номер патента: 666582

Опубликовано: 05.06.1979

Авторы: Крупский, Шмелева, Жучков, Набокин

МПК: G11C 11/14

Метки: памяти, магнитная, ячейка

...яч .йки памяти должны быть расположены в следующем порядке в направлении, перпендикуля ном плоскости чертежа: пластинапроводник 5, аппликацияоводник 4. В этом случае приванин токи в шинах намагничивают аппликации так, что их поляния не смещают ЦХД, стоящием положении (0 или 1666582 20 формула изобретения см уписьГчитыдоние стирание г4 иг.е Составитель Ю.Розентальдактор Л,утехина Техред С, Мигай Корректор Т .Скворцова Тираж 680 арственного комитет зобретений и открыт 8-35, Раушская наб аэ 3199/41 ЦнИИПИ Гос по делам 113035, Ыаскв/5 лиал ППП Патент, г.ужгород, ул,Проектная,как в опрашиваемой ячейке, так и во всех других ячейках под шинами 4 и 5.Ячейка памяти работает, следующим образом.В информационном состоянии 11 или 0) ЦМД 2...

Устройство для контроля блоков постоянной памяти

Загрузка...

Номер патента: 668008

Опубликовано: 15.06.1979

Авторы: Добролюбов, Доморацкий, Корепанов, Футорянская

МПК: G11C 29/00

Метки: блоков, постоянной, памяти

...соответствующее начальному коду адреса, затем процесс многократно повцией контрольных разрядов числа перфокарты блоком 9 сравнения. При наличии ошибок пробивки или ввода эталонной информации блок 9 сравнения выдает импульс останова, при этом блок 14 индикации высвечивает неисправное число и код его адреса, а также указывает, что ошибка произошла при контроле эталонной информа.- ции, При отсутствии ошибок по установленному на регистре 5 адреса коду адреса из блока 1 управления через дешифратор 2 и формирователи 3 поступают импульсы опроса на блок 10 постоянной памяти. Считанная информация поступает на усилители 11 воспроизведения, а затем по единичным входам записывается на предваритель. но обнуленный регистр 6, после чего по сигналу с...

Способ изготовления запоминающих матриц для блоков памяти

Загрузка...

Номер патента: 669407

Опубликовано: 25.06.1979

Авторы: Журавлев, Алексеев

МПК: G11C 5/02

Метки: блоков, матриц, запоминающих, памяти

...в места закрепления на основании осуществляют, сдвигая последовательно по проводам сначала одной, а затем другой координаты.Использование предлагаемого способа позволяет простыми техническими средствами сформировать сгглошное ферритовое поле матрицы, пригодное для механизированной прошивки и позволяюшее снизить затраты и улучшить условия труда при ручной прошивке,Способ изготовления запоминающих матриц для блоков памяти, включающий закреп 4ление подложек на основании, фиксацию сердечников на подложках, прошивку сердечников координатными проводами, отличаюигийся тем, что, с целью повышения быстродействия изготовления запоминающих матриц, подложки перед прошивкой обрезают по краю на расстоянии, равном половине шага размещения...

Способ изготовления запоминающих матриц для блоков памяти

Загрузка...

Номер патента: 669408

Опубликовано: 25.06.1979

Авторы: Журавлев, Алексеев

МПК: G11C 5/02

Метки: памяти, матриц, блоков, запоминающих

...121. Недостатком способа является то, что при прошивке второго и последующих слоев проводов не исключается возможность переплетения проводов разных слоев. С целью снижения возможОМИНАЮЩИХ МАТРИЦ МЯТИ тедовательность операции при пропредлагаемым способом следующая. рритовые сердечники ориентируют и уют на подложках. Набор подложек трицу размещают и закрепляют на м основании. Прошивают провода перлоя. Для прошивки проводов второго одложки изгибают по форме цилинкоторого образующая параллельна669408 Составитель В. Гуркина Редактор Р. Антонова Техред О. Луговая Корректор Г. Назарова Заказ 3668/43 Тираж 680 Подписное ЦН И И ПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж - 35 Раушская наб., д. 4/5 филиал П...

Шаблон для изготовления кодовых жгутов блоков постоянной памяти

Загрузка...

Номер патента: 669409

Опубликовано: 25.06.1979

Авторы: Князев, Богданов, Кашелевский

МПК: G11C 5/12

Метки: жгутов, памяти, кодовых, шаблон, постоянной, блоков

...1, основание 2, штыри 3, ползун со штифтами 4, пружины 5, узел растяжения пружин 6, неподвижные штифты 7.Выполнение прошивки на шаолоне производится следующим образом. Проводоукладчик с проходящим через него и наконечник проводом двигается с помощью приводов и механизмов станка с программным управлением по заданной программе. Первоначально он совершает обкрутку и наматывает провод вокруг одного из вертикальных проволочных штырей 3, установленнь 1 х на витках пружин 5. На панели корпуса 1, установленного на основании 2, штыри 3 находятся в разведенном состоянии, что позволяет наконечнику свободно проходить между ними. После непрерывноСоставитель В. Вакар Редактор О. Степина Техред О. Луговая Корректор Г. Назарова Заказ 3668/43 Тираж...

Ячейка памяти

Загрузка...

Номер патента: 670980

Опубликовано: 30.06.1979

Авторы: Останков, Гиленок

МПК: G11C 11/00

Метки: памяти, ячейка

...элементов 1, 4 соединены с входами элемента обратной связи 7, а выход последнего соединен с входами первых двух.Если установить на выходах элементов 1, 4 логические единицы, подав на их установочные входы сигналы логического нуля (на чертеже установочные входы условно не показаны, чтобы не затемнять его), то на выходе элемента 7 будет сигнал 0, который, поступая на входы элементов 1 и 4, поддерживает на выходах последних сигналы логические 1, т. е. состояние устойчивое.Все случаи, когда на выходе только одного из элементов обратной связи должен быть сигнал логический О, рассмотрены в таблице,670980 Сигналы на выходах элементов И - НЕ обратной свяэи Номер состоя- ния 8 9 10 12 13 14 15 2 3 О 1 О О 1 О О 1 О Из таблицы видно, что...

Устройство для контроля памяти

Загрузка...

Номер патента: 673203

Опубликовано: 05.07.1979

Авторы: Берн, Иван, Густав

МПК: G11C 29/00

Метки: памяти

...из фазы считывания и при .этом, соответствующее информационное слово в нормальной форме регистрируется в35 регистре слова 4; 2) сдвигом управляющего сигнала б; 3) операцией записи, которая состоит только из фазы записи и при этом соответствующее информационное слово снова записывается. Такая последовательность операций вызывает регулярные сдвиги категории посредством, например, периодической адресации групп элементов памяти. Посредством таких сдвигов категории детектируются "скры-.же" неисправности, даже в том случае, если блок памяти 3 йспользован для того, чтобы запоминать программу неизменной в течение долгого времени и даже если доступ к некоторым группам запоминающих элементов разрешается относительно редко. Каждая операция...

Мультиплексный канал с динамическим распределением памяти

Загрузка...

Номер патента: 674010

Опубликовано: 15.07.1979

Авторы: Суханов, Доля

МПК: G06F 3/04

Метки: динамическим, памяти, мультиплексный, распределением, канал

...и трансфор мируются в адрес подзоны 2-го типа пу01 О тем сдвига вправо нв один разряд и изменения признака типа подзоны.Управляющая информация записывается .в подзону основной памяти через сдвигатель со сдвигом иа четыре байта вправоесли адрес подзоны кратен четырем (нули в двух младших разрядах) и без сдвига, если адрес кратен восьми (нули втрех младших разрядах). ОблаСть данных делится на левую и правую части. 1Память с ыириной выборки восьми байтовсодержит в левой части области данныхвосьми групп ячеек. Первая группа ячеек предназначена для хранении восьми .однобайтовых слов, вторая - для хранения восьми двухбайтовых слоев и т. д.Правая часть области данных содержитгруппы ячеек, которые предназначеныдля хранения слов с количеством...

Устройство для адресации блоков памяти

Загрузка...

Номер патента: 676193

Опубликовано: 25.07.1979

Автор: Майкл

МПК: G11C 8/06

Метки: памяти, блоков, адресации

...регистров 6 и 9 соответственно.Регистр 2 связан с блоком 18 для двунаправленной передачи информации. На фиг. 1 показаны сигналы, обозначенные как ЯМК, ЯМК , дМР и 1 МК . Сигнал ЯМКпоявляется в ответ на сигнал ЯМК. Каждый иэ других сигналов обеспе" чивается за счет программного управления. Сигнал ЯМК используется для того, чтобы передавать содержание регистра 2 в регистры 12 и 15, сигнал 1 МК используется для того, чтобы передавать содержание регистров 12 и 15 в регистр 2, и сигнал Л 4 Р используется для того, чтобы передавать содержание регистров 12 и 15 в регистры 6 и 9.Содержание регистров 12 и 15 передается в регистры 6 и 9 соответственно в ответ на сигнал ЯМКи ЮМР. Содержание регистров 6 и 9, таким образом, используется для того,...

Ячейка памяти

Загрузка...

Номер патента: 677012

Опубликовано: 30.07.1979

Авторы: Акопян, Маркарян

МПК: G11C 11/39, G11C 19/28

Метки: памяти, ячейка

...ий резистор, катод втоен к катоду первого дииода соединен с катодом ретий резистор с шиной а. На чертеже предс схема ячейки памяти регистра, содержащ ячеек памяти. Ячейка памяти, н ряде регистра содер резисторы 2, - 2, 3 5, - 5, 6, - 6, конд 8 управления, шину левого потенциала.авлена электрическая и электрическая схема его гг предложенных пример, в перв життиристор- Зп и 4, - 4 п, енсаторы 7, - 7 9 питания, шин ом раз 11 1 п диоды шину у 10 ну Работает ячейка памятиющим образом.На шину 8 управленияуправляющий импульс (полярности), который, прохозажигает тиристор 1,. Полтенциал с резистора 4, чер егистра следупервый ной по- диод 5 ный по, подаподаетсяложительдя через жител з дио677012 Ячейка памяти, содержащая тиристор,ансд...