Управляемый делитель частоты следования импульсов

Номер патента: 1757097

Авторы: Ершова, Харламов, Голубцов, Пархоменко

Есть еще 11 страниц.

Смотреть все страницы или скачать ZIP файл.

Текст

)5 Н 03 К 23/ОО, 23/6 ВРЕТЕ НИЯ Г,Ерльсной цифро- тройстйствах аники. ьсов найи реГОСУДАРСТВЕННЪЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР САНИЕ ИЗО СКОМУ СВИДЕТЕЛЬС(56) Авторское свидетельство СССРМ 1102043, кл. Н ОЗ К 23/66, 1984.Авторское свидетельство СССРК 1688405, кл, Н 03 К 23/00, Н ОЗ К 23/66,14,07.89,(54) УПРАВЛЯЕМЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫСЛЕДОВАНИЯ ИМПУЛЬСОВ(57) Изобретение относится к импутехнике и может использоваться ввой измерительной аппаратуре, в усвах вычислительной техники и устропромышленной автоматики и телемехУстройство содержит счетчик импултриггерах основной, дополнительны Изобретение относится к импульсной технике и может быть использовано в цифровой измерительной аппаратуре, в устройствах вычислительной техники, промышленнойавтоматики и телемеханики.Известен управляемый делитель частоты следования импульсов, содержащий счетчик импульсов на триггерах, счетный вход которого подключен к входной шине, а нулевые выходы соединены с первыми входами соответствующих элементов совпадения, вторые входы которых подключены к шинам управления кодам коэффициента деления, а выходы - к соответствующим входам первого элемента ИЛИ, выход которого соединен с единичным входом основного зервный триггеры, девять элементов И, элемент НЕ, три элемента ИЛИ, пять эле- ментов 2 И-ИЛИ, пять элементов ИЛИ/ИЛИНЕ, пять элементов 2 И-ИЛИ/2 И-ИЛИ-НЕ, четыре элемента И-НЕ, элемент И-И-НЕ, элемент 4 - РАВНОЗНАЧНОСТЬ - ИЛИНЕ. Кроме того, каждый триггер содержит элемент И, восемь элементов И-НЕ, четы. ре элемента НЕ, элемент И/И-НЕ и элемент 7 И-ИЛИ с соответствчющими конструктивными свяэями. Благодаря вводу в структуру каждого триггера средств. функционального контроля, а также средств формирования сигналов "Отказ" и "Частичный отказ" достигается повышением надежности функционирования делителя за счет автоматического восстановления работоспособной структуры при отказе одного из триггеров, 3 ил., 1 табл,. триггера, второй элемент ИЛИ, первый вход которого соединен с входной шиной, ос-тальные входы - с единичными выходами ) соответствующих триггеров счетчика импульсов, а выход - с нулевым входом основного триггера, дополнительный триггер, нулевой вход которого соединен с нулевым входом основного триггера, первый и второй элементы 2 И-НЕ, первые входы котг ых подключены к входной шине, а вторые - соответственно к единичным .вь ходам основного и дополнительного триггера, О- вход дополнительного триггера соединен с единичным выходом основного триггера, причем выход второго элемента 2 И-НЕ является выходом делителя и соединен с нуле1757097 19 20 Элемент НЕ 29 предназначен для организации двухтактного режима работы каждого триггера при наличии одного сиихровхода 38. Кроме того, на выходе элемента .НЕ 29 вырабатывается сигнал строба сравнения сигналов иа противоположных плечах (выходах) основного и вспомогательного триггеров точки А и О, А и 0 на фиг,2) в режиме хранения информации.Элемент И/И-НЕ 30 предназначен для формирования сигнала строба сравнения в счетном режимеи инверсного ему сигнала, задержанного по времени не менее ЗТр (где Тср - среднее время срабатывания одного логического элемента структурно-логической организации каждого триггера 1,1-1,4, 2-4.Элемент НЕ 31 инвертирует сигнал на О-входе 36 триггера для четвертой структуры И элемента И-ИЛИ 34, являющейся входом установки в единицу триггера на элементе И-ИЛИ 34.Элементы НЕ 32 и 33 инвертируют сигналы соответственно на входе Я 35 и входе Я 39 каждого триггера, обеспечивая при этом формирование соответствующих сигналов иа своих выходах через время не менее 2 Т,р с момента начала их изменения на соответствующих входах.Элемент И-ИЛИ 34 осуществляется на своих структурах И контроль правильности срабатывания всех логических элементов структурно-логической организации каждого триггера. В случае нарушения логики функционирования отказ какого-лйбо логического элемента структуры триггера) на выходе элемента И-ИЛИ 34 формируется сигнал "Отказ", который посредством своей обратной связи через седьмую структуру И входов осуществляет так называемый "Эффект самозахвата", т,е, устанавливается в устойчивое состояние логической единицы,В общем случае на входах всех структур И, кроме седьмой, элемента И-ИЛИ 34 реализуется функционал отказа, который можно представить следующим аналитическим выражением 5 10 15 20 25 30 35 40 45 логических элементов работа каждого тригЕ = Ч С) О А (й Я) Ч (Ч С) О А (В Я) ЧЧ Р С) А а В Я) Ч Р 7 С) А а В Я) Ч Ч ЯАЧВА, 11) где Ч - единичное состояние сигнала на Ч-входе каждого триггера;С - единичное состояние сигнала на синхровходе каждого триггера;О, О - единичное и нулевое соответственно состояния сигналов на О-входе триггера.; А, А - единичное состояние сигнала в точках А и А на фиг. 2;й, й - единичное и нулевое соответственно состояния сигналов на В-входе каждого триггера;ЯЯ - единичное и нулевое соответственно состояния сигналов на Я-входе триггера;О, О - состояние сигналов иа прямом и инверсном выходах каждого триггера,Отличительной особенностью элементов И/И-НЕ 30 и НЕ 32 и 33 в структуре каждого триггера является то, что кроме функционально-логической нагрузки они выполняют и функцию времени срабатывания. Время срабатывания элемента И/И-НЕ 30 должно быть не менее ЗТср, а время срабатывания элементов НЕ 32 и 33 - не менее 2 Т,р, Это условие можно выполнить при разработке технологии микросхемы следующими путями;увеличением количества последовательно включенных транзисторов в данных логических элементах 30, 32 и 33;технологией изготовления, т,е, увеличением геометрических размеров базы транзисторов этих логических элементов по сравнению с другими логическими элементами структуры каждого триггера;увеличением резисторной и емкостиой нагрузки этих логических элементов,Каждый триггер делителя работает следующим образом,После включения питания иа Кр-вход триггера (на ши ну 40) подается нул евой уровень сигнала для установки в исходное состояниесредств функционального контроля, так как в силу случайного характера переходных процессов во время включения питания триггер на элемент И-ИЛИ 34 может установиться в единичное состояние, соответствующее сигналу "Отказ" каждоготриггера,Далее, при исправном состоянии всех гера подчиняется соответствует закону функционирования, приведенному в сокращенной таблице переходов,В процессе своего функционирования первая, ступень каждого триггера подчиняется закону, представленному следующиманалитическим выражением: Г(А = 1) = О Ч С я Я)ЧЯ; Р ЦА = 1) = О Ч С (й Я)Чй, Д) где Ч - единичное состояние сигнала наЧ-входе каждого триггера.;С - единичное состояние сигнала насинхровходе каждого триггера;О, б - единичное и нулевое соответственно состояния сигналов на 0-входе каждого триггера;А, А - состояние сигналов в точках А и А на фиг. 2 каждого триггера;5В, В - единичное и нулевое соответственно состояния сигналов на й-входе каждого триггера;Я, 5 - единичное и нулевое соответственно состояния сигналов на Я-входе каж дого триггера.За выполнением условий выражений (2) и (3) следят третья и четвертая структуры И элемента И-ИЛИ 34.В процессе своего функционирования 15 вторая ступень (вспомогательный триггер) каждого триггера подчиняется закону, который можно представить следующим аналитическим выражением;20Ч С) А 0 (й Я) = 1)ЧЧ С) АО (Я Я) = 1 (4) где Ч, С - единичное состояние сигнала навыходе элемента НЕ 30 каждогО триггера;О, О - состояние сигналов на прямом и 25инверсном соответственно вь 1 ходах каждого триггера,За выполнением условий выражения (4)следят первая и вторая структуры И элемента И-ИЛИ 34, 30Функционал отказа любого из логических элементов первой ступени (основноготриггера), реализованный в каждом триггере, можно представить следующим аналитическим выражением: 35Г = (Ч С) О А (й Я) Ч (Ч С) б А (В Я), (5)В случае нарушения условий функционирования, представленных в выражениях(2, и (3), на выходе элемента И-ИЛИ 34 ужев момент срабатывания логических элементов первой ступени вырабатывается сигнал"Отказ" любого из триггеров,Функционал отказа любого из логических элементов второй ступени (вспомогательного триггера), реализованный в 45техническом решении каждого триггера, можно представить следующим выраженьем: Г = (Ч С) АО (В 5) Ч (Ч С) А 0 (Я 5), (6)50 В случае нарушения условий функционирования, представленных в выражении (4), на выходе элемента И-ИЛИ 34 также вырабатывается сигнал "Отказ" любого из триггеров делителя, . 55Асинхронный режим функционирования каждого триггера контролируется пятой- и шестой структурами И элемента И-ИЛИ 34. Режим установки "1" контролирует пятая структура И, режим установки "0" - шестая структура И элемента И-ИЛИ 34, Характерной особенностью этого режима является то, что установка основного и вспомогательного триггеров структуры каждого триггера осуществляется одновременно. Вот почему строб сравнения на выходах элементов НЕ 32 и 33 вырабатывается через время не менее 2 Т,р, т,е. через время срабатывания элементов И-НЕ 23 и 24, а также элементов И-НЕ 27 и 28. В случае правильного срабатывания всех элементов ни шестая, ни седьмая структуры И не пропустят на свой выход высокий логический уровень сигнала и на выходе элемента И-ИЛИ 34 сигнал "Отказ" не будет сформирован, В противном случае такой сигнал будет сформирован и он будет означать, что при асинхронной установке триггера в "0" или "1" произошел отказ какого-либо логического элемента структуры каждого триггера.Рассмотрим последовательность сраба- тывания всех элементов логической структуры каждого триггера в его трех основных режимах синхронного функционирования; хранение, установка "1" и установка "0".В режиме "Установка 1" (см,таблицу) по О-входу с поступлением положительного фронта синхросигнала на С-вход триггера на выходе первого элемента И-НЕ 21 через время 2 Тр срабатывания элементов И 20, И-НЕ 21 установится сигнал логического нуля, Следовательно, через время ЗТср срабатывания смомента поступления полокительного фронта сигнала на С-вход на выходах второго и третьего элементов И-НЕ 22 и 23 установятся сигналы логической единицы и через время 4 Тср срабатывания на выходе четвертого элемента И-НЕ 24сигнал логического нуля, Таким образом. через время 4 Тср в точке А (фиг,2) будете установлено состояние логической единицы, а в точке А - состояние логического нуля, Контроль правильности срабатывания логических элементов первой ступени каждого триггера осуществляется стробом сравнения с инверсного выхода элемента И/И-НЕ 30, который появляется также через время не менее 4 Тр срабатывания элементов И 20, Н Е 29 и самого элемента И /И-Н Е 30. Если в ходе контроля будет выполнено условие (2) и (3), то третья и четвертая струк- уры И элемента И-ИЛИ 34 не пропустят на его выход сигнал логической единицы, При нарушении алгоритма функционирования логическими элементами первой ступени выполнится условие (4), на выходе однофазного триггера на элементе И-ИЛИ 34 вырабатывается сигнал логической единицы, сигнализируя об отказе первой ступени любого из триггеров делителя,С приходом на С-вход триггера отрицательного фронта синхроимпульса состояние первой ступени передается ва втору,о студень, т.е, пятый элемент И-НЕ 25 уи ановится в состояние логического нуля на своем выходе, а шестой элемент И-НЕ 26 останетсл в состоянии логической едиц на своем выходе, Следовательно, через время 4 Тср срабатывания с момента поступпенил отрицательного фронта синхроимпульса на выходе элемента И-НЕ 27 установится сигнал логической единицы, а через время 5 Тр на выходе элемента И-НЕ 28 - сигнал логического нуля, Контроль паавильности срабатывания логических элементов второй ступени производится стробам сравненил, который появляется на выходе элемента И/И-НЕ ЗО черезвремя не менее 5 Тср срабатыванил с момента появления отрицательнага фронта на синхравходе каждого триггера, При выполнении условий (4) на выходе триггера на элементе И-ИЛИ 34 сигнал "Отказ" не сформируется. В противном случае, т.е. при выполнении условий (6), на его выходе будет сформирован сигнал "Отказ" одного или нескольких логических элементов второй ступени любого из триггеров делителя,В режиме "Установка 0" (см.таблицу, п.5) по 0-входу с приходам положительного фронта синхросигнала на выходе элемента И-НЕ 21 устанавливается сигнал логической единицы, а на вьходе элемента И-НЕ 22 - сигнал логического нуля, который через время ЗТср срабатывания с момента появления положительного фронта синхроийпульса приведет к формированиа на выходе элемента И-Н Е 24 сигнала логической единицы. Через время 4 Тср на выходе элемента И-НЕ 23 будет сформирован сигнал логического нупл, Контроль правильности срабатывания логических элементов первой ступени в этом случае будет праведен на входах третьей и четвертой структур И элементом И-ИЛИ 34 сигналом сравнения с выхода элемента И/И-ИЛИ 30, который будет сформирован через время не менее 4 Тср срабатывания элементов И 20, НЕ 29 и самого элемента И/И-НЕ 30. При выполнении условий (2) и (3) сигнал "Отказ" на выходе триггера на элементе И-ИЛИ 34 не появится, в противном случае он будет сформирован, сигнализируя об отказе одного или нескольких логических элементов первой ступени любого из триггеров,Функционирование и контроль правильности срабатывания логических элементов второй суе производится следующим образом, При появлении на синхровходе триггера отрицательного фронта синхрасигнала состояние основного триггера (первой ступени) будет передано во вторую ступень по следующей логической ветви; через ЗТср на выходе элемента И-НЕ 26 будет сформирован сигнал логического нуля; через время 4 Тр на выходе элемента И-НЕ 28 - сигнал логической единицы и через время 5 Т,р на выходе элемента ИНЕ 27 - сигнал логического нуля. Контроль правильности срабатывания будетпроизведен сигналом сравнения с прямоговыхода элемента И/И-НЕ ЗО, который будетсформирован также через время 5 Тр сраба 15 тыванил элементов И 20, НЕ 29 и самогоэлемента И/И-НЕ 30, При выполнении условий (4) сигнал "Отказ" на выходе триггера наэлементе И-ИЛИ 34 сформирован не будет,В противном случае, т,е. при выполнении20 условий (6), на его выходе формируется сиг нал "Отказ", сигнализируя об отказе одногоипи нескольких логических элементов второй ступени любого из триггеров.В режиме хранения (см,таблицу, п.7),25 т,е, при наличии нулевого потенциала насинхровходе триггера, с выходов элементовИ-НЕ 21 и 22 на входы элементов И-НЕ 23 и24 поступают сигналы логической единицы,подтверждая предыдущее состояние триг 30 гера первой ступени, С выходов элементовИ-НЕ 25 и 26 на входы элементов И-НЕ 27и 28 также поступают сигналы логическойединицы, подтверждая предыдущее состояние триггера второй ступени,35 В этом случае контроль правильностихранения предыдущего состояния производится следующим образом. Через время2 Тр срабатывания элементов И 20 и НЕ 29производится сравнение состояний в точке40 А с состоянием на прямом выходе триггераи в тачке А с состоянием сигнала на инверсном выходе триггера, Такое же сравнениепроизводится через время 5 Тср с моментапоявления сигнала логического нулл на син 45 хравхаде триггера стробом сравнения с выхода(инверсного) элемента И/И-Н Е 3.. Функционирование и контроль правильности срабатывания логических элементов структуры каждого триггера востальных режимах его функционирования (см,таблицу, пп. 2, 3 и 6) производится аналогичным образом,Управляемый делитель частоты следования импульсов, имея описанные триггеры, работает следующим образом,В исходном состоянии все триггерысчетчика 1 и триггеры 2-4 установлены висходное "нулевое" состояние. На вход 19 подается сигнал нулевого логическогоуровнл для приведения в исходное состояние средств функционального контроля триггеров, На шинах 15 установлен код, соответствующий выбранному коэффициенту деления. На выходе элемента 4-РАВНОЗНАЧНОСТЬ-ИЛИ-НЕ 13 присутствует уровень логического нуля, как и на выходе элемента ИЛИ 7.1,Коэффициент деления определяется по выражению:К,= К+1.где К - двоичный код коэффициента деления, поступающий на первые входы структур РАВНОЗНАЧНОСТЬ элемента 13,В случае исправного состояния триггеров счетчика 1 и триггеров 2, 3, триггер 4 находится в "горячем" резерве, и сигнал с его прямого выхода заблокирован нулевым логическим сигналом с прямого выхода элемента ИЛИ/ИЛИ-НЕ 9,6, поступающим на первый вход второй структуры И элемента 2 И/ИЛИ 8.6. На выходах "Отказ" триггеров 1.1-1,4, 2-4 присутствуют сигналы логического нуля,В этом случае деление входных импульсов предлагаемое устройство производит следующим образом,Так как в случае исправного состояния всех триггеров на их выходах "Отказ" присутствуют сигналы логического нуля, то открыты элемент И 5.1, вторые структуры И элементов 2 И-ИЛИ 8,2-8,4, элемент И-НЕ 11,1, вторая структура И элемента 2 ИИЛИ/2 И-ИЛИ-НЕ 10,5, элемент И-НЕ 11,3, элемент И 5,9, первые структуры И элементов 2 И-ИЛИ/2 И-ИЛИ-НЕ 10,1-10,4 и первые структуры И элементов 2 И-ИЛИ 8,5 и 8,6, Одновременно с этим закрыты первые структуры И элементов 2 И-ИЛИ 8,2-8,4, элемент И 5.8, первая структура И элементов 2 И-ИЛИ/2 И-ИЛИ-НЕ 10,5, вторые структуры И элементов 2 И-ИЛИ/2 И-ИЛИ-НЕ 10,1- 10.4, 2 И-ИЛИ 8.5 и 8,6, В результате этого подсчет входных импульсов производится по следующей логической ветви устройства: с входа 14 устройства через элемент И 5,1 - на счетный вход триггера 1.1; состояние сиг- нала на прямом выходе триггера 1.1 (и его изменения) через первую структуру И элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ 10,1 поступают с его прямого выхода на второй вход элемента ИЛИ 7.1 и с инверсного выхода - на второй вход первой структуры РАВНОЗНАЧНОСТЬ элемента 4-РАВНОЗНАЧНОСТЬ-ИЛИ-НЕ 13, на первый вход второй структуры И элемента 2 И-ИЛИ 8.2 и на второй вход первой структуры И элемента 2 ИИЛИ 8,3; так как открыта вторая структура5 10 15 И элемента 2 И-ИЛИ 8.2, то положительный фронт изменения сигнала на инверсном выходе элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ 10.1 будет воздействовать на счетный вход триггера 1,2,Изменение сигнала на прямом выходе триггера 1.2 через первую структуру И элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ 10.2 и вторую структуру И элемента 2 И-ИЛИ 8,3 воздействует на счетный вход триггера 1,3, Изменение сигнала на прямом выходе триггера 1,3 через первую структуру И элемента 2 И. ИЛИ/2 И-ИЛИ-НЕ 10.3 и вторую структуру И элемента 2 И-ИЛИ 8,4 воздействуют на,счетный вход триггера 1,4,Счетчик 1 считает входные импульсы дотех пор, пока в нем не установится код,совпадающий с двоичным кодом коэффици 20 ента деления, До этого момента на выходехотя бы одной из структур РАВНОЗНАЧН ОСТЬ элемента 4-РАВ Н ОЗ НАЧ Н ОСТЬИЛИ-НЕ 13 присутствует уровеньлогической единицы. При установлении в25 счетчике 1 кода, совпадающего с двоичнымкодом коэффициента деления, на выходахвсех структур РАВНОЗНАЧНОСТЬ элемента 4-РАВНОЗНАЧНОСТЬ-ИЛИ-НЕ 13 формируются сигналы логического нуля, что30 приводит к формированию единичного сигнала на выходе элемента 13, который черезэлемент И-НЕ 11,1 устанавливает в состояние логической единицы триггер 2, Единичный логический уровень сигнала с прямого35 выхода триггера 2 через первую структуруИ элемента 2 И-ИЛИ 8.5 и элемент И 5.9воздействует на 0-вход триггера 3 и навторой вход элемента И/И-НЕ 12, в результате чего в момент окончания входного40 импульса на тактовом входе 14 триггер 3 .установится в единичное состояние, которое через первую структуру И элемента 2 ИИЛИ 8,6 будет воздействовать на второйвход элемента И-НЕ 11,4. С приходом оче 45 редного входного импульса на выходе элемента И-НЕ 11.4 будет сформирован сигналнулевого логического уровня, который начинает установку триггеров счетчика 1 в нулевое состояние.50 Значение сигнала на выходе элементаИЛИ 7,1 определяется состоянием сиг, ловна выходах триггеров 1 1-1.4 счетчика 1 изначением входного сигнала делителя. Приэтом, когда на выходной шине 16 делителя55 заканчивается выходной импульс, на выходе элемента ИЛИ 7,1 формируется уровеньлогического нуля, который устанавливаеттриггеры 2-4 в нулевое состояние,В дальнейшем делитель работает аналогично. В результате на выходной шине 16делителя появляются импульсы с частотой, пропорциональной частоте входных импульсов и обратно пропорциональной двоичному числу плюс единица, код,оторогоустановлен на шинах 15 кода управлениякоэффициентом деления.Рассмотрим пример восстановленияработоспособности устройства при отказетриггера 1,2 счетчика и пример отказа триггера 2 устройства,В случае отказа триггера 1.2 счетчика 1 на его выходе "Отказ" формируется сигнал логической единицы, что приводит к сменесостояний сигналов на выходах элементовИЛИ/ИЛИ-НЕ 9,2-9,6, В результате этого на прямых выходах элементов ИЛИ/ИЛИ-НЕ9,2-9,6 будет сформирован сигнал логиче-. ской единицы, а на их инверсных выходах - сигнал логического нуля. При этом откроются вторые структуры И элементов 2 ИИЛИ/2 И-ИЛИ-НЕ 10,2-10,4, 2 И-ИЛИ 8,5 и8.6 и первые структуры И элементов 2 ИИЛИ 8.3 и 8.4, элемент И 5,8, первая структура И элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ 10.5, элемент И-НЕ 11,2, Одновременно с этим 20 закрываются следующие логические элементы устройства: вторые структуры И элементов 2 И-ИЛ И 8.2-8,4, заметим, что о;, тается закрытой первая структура И элемен та 2 И-ИЛИ 8,2 нулевым сигналом с выхода "Отказ" триггера 1.1), первые структуры И элементов 2 И-ИЛИ/2 И-ИЛИ-НЕ 1 О;2-10,4 и 2 И-ИЛИ 8.5 и 8,6, Элемент И-НЕ 11,1. вторая структура И элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ 10,5, элемент И-НЕ 11,3 и элемент И 5,9,При поступлении на вход 14 тактовых импульсов устройство в этом случае работает следующим образом,С входа 14 устройства импульсы счета через элемент И 5,1 поступают на с четный вход триггера 1,1; состояние сигнала и его изменения) с прямого выхода триггера 11 через первую структуру И элемента 2 ИИЛИ/2 И-ИЛИ-НЕ 10,1 поступает с его прямого выхода на вход элемента ИЛИ 7.1 и с его инверсного выхода - на второй вход первой структуры РАВНОЗНАЧНОСТЬ элемента 4-РАВНОЗНАЧНОСТЬ-ИЛИ-НЕ 13, на второй вход первой структуры И элемента 2 И-ИЛИ 8.3 и через этот элемент - на счетный вход триггера 1,3, На счетный вход триггера 1.2 этот сигнал воздействовать не будет, так как вторая структура И элемента 2 И-ИЛИ 8.2 закрыта. 30 35 40 45 50 Изменение сигнала на выходе триггера 1,3 через вторую структуру И элемента 2 ИИЛИ/2 И-ИЛИ-НЕ 10,2 поступает с его прямого выхода на вход элемента ИЛИ 7.1 и с его инверсного выхода поступает на второй. вход второй структуры РАВНОЗНАЧНОСТЬ элемента 4-РАВНОЗНАЧНОСТЬ-ИЛИ-НЕ 13 ичерез первую структуру И элемента 2 И-ИЛИ 8,4 на счетный вход триггера 1,4.Изменение сигнала на выходе триггера 1,4 через вторую структуру И элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ 10.3 поступает с его прямого выхода на соответствующий вход элемента ИЛИ 7.1 и с его инверсного выхода поступает на вход третьей структуры РАВНОЗНАЧНОСТЬ элемента 4-РАВНОЗНАЧНОСТЬ-ИЛИ-НЕ и через первый вход элемента И 5.8 на счетный вход триггера 2.Изменение сигнала на выходе триггера 2 через вторую структуру И элемента 2 ИИЛИ/2 И-ИЛИ-НЕ 10,4 поступает с его прямого выхода на вход элемента ИЛИ 7.1 и с его инверсного выхода поступает на вход четвертой структуры РАВНОЗНАЧНОСТЬ элемента 4-РАВ НОЗ НАЧ НОСТЬ-ИЛИ-Н Е 13. Таким образом, триггера 1.2 заменяется триггером 1.3, триггер 1.3 - триггером 1,4, триггер 1,4 - триггером 2. Так как элемент И/И-НЕ 12 открыт, то открывается доступ к счетному входу триггера 4, а так как элементы И-НЕ 11.3 и И 5.9 закрыты, то триггер 3 начинает работать как обыкновенный ВЯ- триггер, т,е. триггер 3 замещает триггер 2, а триггер 4 - триггер 3.Далее работа управляемого делителя частоты следования импульсов производится аналогично описанному случаю,При отказе триггера 2 на его выходе "Отказ" формируется сигнал единичного логического уровня, что приводит к смене состояний сигналов на прямых и инверсных выходах элементов ИЛИ/ИЛИ-НЕ 9,5 и 9.6. В этом случае на инверсных выходах элементов ИЛИ/ИЛИ-НЕ 9,5 и 9.6 формируются сигналы логического нуля, а на инверсных выходах элементов ИЛИ/ИЛИ-НЕ 9.2-9,4 остаются сигналы логической единицы, На прямых выходах элементов ИЛИ/ИЛИ-НЕ 9,2-9,4 будут сформированы сигналы логического нуля, а на прямых выходах элементов ИЛИ/ИЛИ-НЕ 9.5 и 9,6 - уровни логической единицы,В результате этого закроются элемент И-НЕ 11.1 и вторая структура И элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ 10.5, останется закрытым элемент И 5,8 нулевым сигналом с прямого выхода элемента ИЛИ/ИЛИ-НЕ 9.4, изолировав тем самым по входам триггер 2. Прямой выход триггера 2 будет также изолирован закрытой второй группой входовэлемента 2 И-ИЛИ/2 И-ИЛИ-НЕ 10,4 ипервой структурой И элемента 2 И-ИЛИ 8,5, Единичным разрешающим сигналом с прямого выхода элемента ИЛИ/ИЛИ-НЕ 9,5 откроются следующие элементы дебй-" теля; И-НЕ 11.2, вторая структура И эле мента 2 И-ИЛИ 8:5, с прямого выхода элемента ИЛИ/ИЛИ-НЕ 9,6 откроются вторая структура И элемента 2 И-ИЛИ 8.6, Одновременно с этим нулевь 1 ми сигналами с инверсных выходов элементов 10 ИЛИ/ИЛИ-НЕ 8.5 и 8,6 закрываются следующие элементы устройства; первая структура И элементов 2 И-ИЛИ 8.5 и 8,6, элементы И-НЕ 11,1, 11,3, элемент 2 ИИЛИ/2 И-ИЛИ-НЕ 10,5 и элемент И 5,9. Та ким образом, триггер 3 станет работать в режиме ЯЯ-триггера, т,е, в режиме триггера 2, а триггер 4 после установки триггера 3 в единицу станет доступен для импульса частоты деления, т.е, станет работать в ре жиме функционирования триггера 3. Замена отказавших триггеров 1.1, 1.3,1.4 и триггера 3 производится аналогичныМобразом. 25При отказе одного из триггеровпредлагаемого устройства на выходеэлемента ИЛИ 7,2 формируется сигнал"Частичный отказ", сигнализирующий отом, что устройство имеет критическую 30работоспособную конфигурацию, При отказе триггера 1,2 это производится следующим образом. Последовательноеизменение сигналов на выходах элементов ИЛИ/ИЛИ-НЕ 9.2-9,6 приводит к тому, что с прямого выхода элементаИЛИ/ИЛИ-НЕ 9,6 на первый вход эле-.мента ИЛИ 7,2 поступает сигнал высокого логического уровня, который приводитк формированию на выходе этого элемента одноименного сигнала,При отказе двух и более триггеров устройства на выходе элемента ИЛИ 7.3 формируется сигнал "Отказ" устройства в 45 целом, сигнализирующий о том, что наличного резерва не хватает для васстановлв ния работоспособности устройства, и его необходимо заменять либо ремонтировать, 50 Таким образом, включение в структурууправляемого делителя частоты следовайия " импульсов средств встроенного контроля в" каждый триггер и средств автоматической 55 реконфигурации работоспособной структуры позволяет восстанавливать его работоспособность и осуществлять постоянный контроль за правильностью срабатывания его триггеров. Формула изоб ретения Управляемый делитель частоты следования импульсов,содержащий счетчик импульсов на триггерах, основной, дополнительный и резервный триггеры, четыре элемента И, пять элементов 2 И-ИЛИ, пять элементов 2 И-ИЛИ/2 И-ИЛИ-НЕ, четыре элемента И-НЕ,первый элемент ИЛИ и элемент 4-РАВНОЗНАЧНОСТЬ-ИЛИ-НЕ, причем шины управления кодом коэффициента деления подключены к первым входам соответствующих структур "Равнозначность" элемента 4-РАВ НОЗ НАЧ НОСТЬ-ИЛИ-НЕ, счетный вход устройства соединен с вторым входом первой структуры И первого элемента 2 И-ИЛИ, с первым входом первого элемента И, с первым входом первого элемента ИЛИ и с первым входом четвертого элемента И-НЕ, выход первого элемента И соединен со счетным входом первогь триггера счетчика импульсов, выходы первого-третьего элементов 2 И-ИЛИ соединены соответственно сосчетным входом второго-четвертого триггеров счетчика импульсов, прямой выход первого триггера счетчика импульсов соединен с первым входом первой структуры И первого элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ, прямой выход которого соединен с вторым входом первого элемента ИЛИ, инверсный выход первого элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ соединен с вторым входом первой структуры "Равнозначность" элемента 4-РАВНОЗНАЧНОСТЬ-ИЛИ-НЕ, с первым входом второй структуры И первого и с вторым входом первой структуры И второго элементов 2 ИИЛИ, прямой выход второго триггера счетчика импульсов соединен с вторым входам второй структуры И первого элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ и с первым входам первой структуры И второго элемента 2 ИИЛИ/2 И-ИЛИ-НЕ, прямой выход которого соединен с третьим входом первого элемента ИЛИ, инверсный выход второго элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ соединен с вторым входом второй структуры "Равнозначность" элемента.4-РАВ НОЗНАЧ НОСТЬ-ИЛИ-Н Е, с первым входом второй структуры И второго и с вторым входом первой структуры И третьего элементов 2 И-ИЛИ, прямой в ход третьего триггера счетчйка импульсов уединен с вторым входом второй структуры И второго элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ и с первым входам первой структуры И третьего элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ, прямой выход которого соединен с четвертым входом первого элемента ИЛИ, инверсный выход третьего элемента 2 И-ИЛИ/2 И-ИЛИ-Н Е соединен с вторым входом третьей структуры "Равнозначность" элемента 4-РАВНОЗНАЧНОСТЬ-ИЛИ-НЕ, с первым входом второй структуры И третьего злеинта 2 ИИЛИ и с первым входом второго элемента И, прямой выход четвертого триггера счетчика импульсов соединен с вторым входом второй структуры И третьего элемента 2 ИИЛИ/2 И-ИЛИ-НЕ и с первым входом первой структуры И четвертого элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ, и рямой выход которого соединен с пятым входом первого элемента ИЛИ, инверсный выход четвертого элемента 2 И-ИЛИ/2 ИЛИ-НЕ соединен с вторым входом четвертой структуры "Равнозначность" элемента 4-РАВНОЗНАЧНОСТЬ-ИЛИ-НЕ, выход которою соединен с первым входом первого элемента И-НЕ и с вторым входом второго элемента И-НЕ, и рямой выход основного триггера соединен с вторым входом второй структуры И четвертого элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ и с первым входом первой структуры И четвертого элемента 2 И-ИЛИ, выход которого соединен с вторым входом третьего элемента И, выход которого соединен с О-входом дополнительного триггера, прямой выход дополнительного триггера соединен с вторь 1 м входом второй структуры И четвертого и с первым входом первой структуры И пятого элемента 2 И-ИЛИ, прямой выход резервного триггера соединен с вторым входом второй структуры И пятого элемента 2 И-ИЛИ, выход которого соединен с вторым входом четвертого элемента И-НЕ, выход которого является выходом делителя и соединен с й-входами первого-четвертого триггера счетчика импульсов, с первым входом первой структуры И пятого элемента 2 ИИЛИ/2 И-ИЛИ-НЕ, инверсный выход которого соединен с В-входом основного триггера, выход первого элемента ИЛИ соединен с вторым входом второй структуры И пятого элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ и с Р-входами дополнительного и резервного триггеров. выходы первого и второго элемента И-НЕ соединены соответственно с Я-входами основного и дополнительного триггеров, выход второго элемента И соединен со счетным входом основного триггера, выход третьего элемента И-НЕ соединен со счетным входом дополнительного триггера, выход третьего элемента И соединен с О-входом дополнительного триггера, о т л и ч а ю щ и й с я тем, что, с целью повышения эксплуатационной отказоустойчивости, в него введены элемент И/И-НЕ, два элемента ИЛИ, пять элементов ИЛИ/ИЛИ-НЕ, элемент НЕ, пять элементов И, а каждый триггер в своей структуре содержит элемент И, восемь элементов И-НЕ, четыре элементашестым входом второй, с пятым входом третьей и с пятым входом четвертой структур И элемента И-ИЛИ, вход установки в исходное состояние средств функциональ ного контроля каждого триггера соединен спервым входом седьмой структуры И элемента 7 И-ИЛИ, выход элемента И каждого 30 50 5 10 НЕ, элемент И/И-НЕ и элемент 7 И-ИЛИ, причем инверсный Я-вход каждого триггера соединен с первым входом элемента И, с входом третьего элемента НЕ, с первыми входами третьего и седьмого элементов ИНЕ, с третьим входом первой, с пятым входом второй, с четвертым входом третьей и четвертой структур И элемента 7 И-ИЛИ, О- вход каждого триггера соединен с первым входом первого элемента И-НЕ, с входом второго элемента НЕ и с вторым входом третьей структуры И элемента 7 И-ИЛИ, Ч- вход каждого триггера соединен с вторым входом элемента И, третий вход которого соединен со счетным входом каждого триггера, инверсный Й-вход каждого триггера соединен с четвертым входом элемента И, с входом четвертого элемента НЕ, с третьими входами четвертого и восьмого элементов И-НЕ, с четвертым входом первой, с триггера соединен с вторым входом первого и второго элементов И-НЕ и с входом первого элемента НЕ, выход которого соединен с входами элемента И/И-НЕ, с вторыми входами пятого и шестого элементов И-НЕ, с пятым входом первой и с третьим входом второй структуры И элемента 7 И-ИЛИ, выход первого элемента И-НЕ соединен с первым входом второго и с вторым входом третьего элементов И-НЕ, выход второго элемента И-НЕ соединен с вторым входом четвертого элемента И-НЕ, выход которого соединен с третьим входом третьего, с первым входом шестого элемента И-НЕ,с вторым входом первой, с первым входом третьей и пятой структур И элемента 7 ИИЛИ,выход третьего элемента И-НЕ соединен с первыми входами четвертого и пятого элементов И-НЕ, с вторым входом второй, с первыми входамичетвертой и шестой структур И элемента 7 И-ИЛИ, выходы пятого и шестого элементов И-НЕ соединены соответственно с вторыми входами седьмого и восьмого элементов И-НЕ, прямой выход элемента И/И-НЕ каждого триггера соединен с шестым входом первой и с четвертым входом второй структур И элемента 7 ИИЛИ, инверсный выход элемента И/И-НЕ соединен с третьими входами третьей и четвертой структур Иэлемента 7 И-ИЛИ, выход второго элемента НЕ соединен с вторым входом четвертой структуры И элемента 7 ИИЛИ, выходы третьего и четвертого злемента НЕ каждого триггера соединены соответственно с вторыми входами пятой и шестойструктуры И элемента 7 И-ИЛИ, выход седьмого элемента И-НЕ является прямым выходом каждого триггсра и соединен с 5первым входом восьмого элемента И-НЕ и спервым входом первой структуры И элемента 7 И-ИЛИ, выход восьмого элемента И-НЕявляется инверсным выходом каждоготриггера и соединен с третьим входом седьмого 10элемента И-НЕ и с первым входом второйструктуры И элемента 7 И-ИЛИ, выход которого является выходом "Отказ" каждоготриггера и соединен с вторьм входом свбейседьмой структуры И, тактовый вход делителя частоты следования импульсов дополнительно соединен с первым входом элементаИ/И-НЕ устройства, выход "Отказ" первоготриггера счетчика импульсов соединен" свходом элемента НЕ, с пеовым входом первой структуры И первого элемента 2 И-ИЛИ,с первым входом второй структуры Ипервого элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ с первымвходом четвертого элемента И и с первымвходом первого элемента ИЛИ/ИЛИ-НЕ, 25выход элемента НЕ устройства соединен свторым входом первой структуры И первогоэлемента 2 И-ИЛИ/2 И-ИЛИ-НЕ и с вторымвходом первого элемента И, выход "Отказ"второго триггера счетчика импульсов соединен с вторым входом четвертого элемента Ии с вторым входом первого элементаИЛИ/ИЛИ-НЕ, выход четвертого элементаИ соединен с первым входом третьего элемента ИЛИ, инверсный выход первого элемента ИЛИ/ИЛИ-НЕ соединен с вторымвходом первой структуры И второго элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ и с вторым входомвторой структуры И первого элемента 2 ИИЛИ, прямой выход первого элемента 40ИЛИ/ИЛИ-НЕ соединен с первым входомвторой структуры И второго элемента 2 ИИЛИ/2 И-ИЛИ-НЕ, с первым входом первойструктуры И второго элемента 2 И-ИЛИ, спервым входом пятого элемента И и с первым входом второго элемента ИЛИ/ИЛИНЕ, выход "Отказ" третьего триггерасчетчика импульсов соединен с вторыми "входами шестого элемента И и второго элемента ИЛИ/ИЛИ-НЕ, выход шестого элемента И соединен с вторым входом третьегоэлемента ИЛИ, инверсный выход второгоэлемента ИЛИ/ИЛИ-НЕ соединен с вторымвходом первой структуры И третьего элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ и с вторым входом второй структуры И второго элемента2 И-ИЛИ, прямой выход второго элементаИЛИ/ИЛИ-НЕ соединен с первым входом"второй структуры И третьего элемента2 И-ИЛИ/2 И,-ИЛИ,-НЕ, с первым входом первой структуры И третьего элемента 2 ИИЛИ и с первь:ми входами седьмого элемента И и третьего элемента ИЛИ/ИЛИ НЕ, выход "Отказ" четвертого триггера счетчика импульсов соединен с вторыми входами третьего элемента ИЛИ/ИЛИ-НЕ и седьмого элемента И, выход которого соединен с третьим входом третьегозлемента ИЛИ, ин. версный выход третьего элемента ИЛИ/ИЛИ-НЕ соединен с вторым входом первой структуры И четвертого элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ, с вторым входом второй структуры И третьего элемента 2 И-ИЛИ, прямой выход третьего элемента ИЛИ/ИЛИ-НЕ соединен с первым вхЬдом второй структуры И четвертого элемента 2 И-ИЛИ-НЕ/2 И-ИЛИ, с первыми входами восьмого элемента И и четвертого элемента ИЛИ/ИЛИ-НЕ, с вторым входом второго элемента И и с вторым входом первой структуры И пятого элемента 2 И-ИЛИ/2 И-ИЛИНЕ, выход "Отказ" основного триггера соединен с вторыми входами четвертого элемента ИЛИ/ИЛИ-НЕ и восьмогоэлемента И, выход которого соединен с четвертым входом третьего элемента ИЛИ, инверсный выход четвертого элемента ИЛИ/ИЛИ-НЕ соединен с вторым входом первой структуры И четвертого элемента 2 И-ИЛИ, с вторым входом первого элемента И-НЕ и с первым входом второй структуры И пятого элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ, прямой выход четвертого элемента ИЛИ/ИЛИ-НЕ соединен с первым входом второй структуры И пятого элемента 2 И-ИЛИ, с первым входом второго элементаИ-НЕ и с первыми входами восьмого элемента И и пятого элемента ИЛИ/ИЛИ-НЕ, выход "Отказ" дополнительного триггера соединен с вторыми входами пятого элементао ИЛИ/ИЛИ-НЕ и восьмого элемента И, выход которого соединен с пятым входом третьего элемента ИЛИ, инверсный выход пятого элемента ИЛИ/ИЛИ-НЕ соединен с вторым входом первой структуры И шестого элемента 2 И-ИЛИ, с вторым входом третьего элемента И-НЕ и с первым входом третьего элемейта И, прямой выход пятого элемента ИЛИ/ИЛИ-НЕ соединен с первым входом второй структуры И шестого элемента 2 И-ИЛИ и с первыми входами девятого элемента И и второго элем:.чта ИЛИ, выход "Отказ" резервного триггера соединен с вторыми входами второго элемента ИЛИ и девятогоэлемента И, выход которого соединен с шестым входом третьего элемента ИЛИ, выход второго элемента ИЛИ является выходом "Частичный отказ" устройства, прямой выход элемента И/ИНЕ устройства соединен с первым входом35 1757097 ного триггера, выход четвертого элемента И-НЕ является информационным выходом устройства, выход третьего Элемента ИЛИ является выходом "Отказ" устройСтва,6 нитекущего с емени последуо состояние сигн ноъ состояние с низкого логичес щее состояние остбяНМя каждбго трищего состояйиякаждала "на"соответствуЪ 4оответству)ощего выхкого уровня ситнала кгсоответствуй цего выхода триггер а третьего элемента И-НЕ, инверсный выход элемента И/И-НЕ соединен со счетным входом резервного триггера, выход четвертого элемента 2 И-ИЛИ соединен с вторам входом элемента И/И-НЕ и с О-входом резервр и м е ч а н и е: Т, - момент арам Тпй момейт" вр1757097 Составитель А, СоколовТехред М,Моргентал дактор ктор Н, Слободяник к Производственно-издательский комбинат "Патент", г, Ужгород, ул. Гагарина, 10 Заказ 3099 Тираж Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ ССС 113035, Москва, Ж, Раушская наб., 4/5выми входами триггеров счетчика импульсов, а выход первого элемента 2 И-НЕ подключен к С-входудополнительного триг-ера,Недостатком делителя является сравнительно низкая ремонтопригодность, обусловленная тем, что выход из строя (отказ) любого из триггеров устройства приводит к отказу устройства в целом,Наиболее близким по техническойсущности к предлагаемому является управляемый делитель частоты следования импульсов, содержащий счетчик импульсов на триггерах, основной, дополнительныйи резервный триггеры, четь,ре элемента 2 И-НЕ, элемент ИЛИ, элемент 4 - РАВНОЗНАЧНОСТЬ- ИЛИ-НЕ, три элемента И, два элемента И/И-НЕ, пять элементов И-ИЛИ/ИИЛИ-НЕ, три элемента НЕ, пять элементов2-2 И-ИЛИ, элемент 2 И-ИЛИ-НЕ, четыре элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ, причем шины управления кодом коэффициента деления подключены к вторым входам соответствующих групп РАВНОЗНАЧНОСТЬ элемента4 - РАВНОЗНАЧНОСТЬ - ИЛИ-НЕ, счетный вход устройства соединен с первым входомпервого элемента И, с первым входом элемента ИЛИ, с первым входом второго элемента 2 И-НЕ, с вторым входом первой стоуктуры И первого элемента 2 И-ИЛИ и с первымвходом второго элемента И/И-,НЕ, шины управления работой триггеров устройстваподключены к входам соответствующихэлементов НЕ, ксоответствующим входам первого элемента И/И-НЕ и к соответствующим входам второй структуры И элементов И-ИЛИ/И-ИЛИ-НЕ, выходы элементовНЕ подключены также к соответствующимвходам вторых структур И элементов ИИЛИ/И-ИЛИ-НЕ, инверсный выходэлемента И/И-НЕ соединен с вторым входом первого элемента И и с вторым входом первой струуры И ерванда элемента 2 ИИЛИ/2 И-ИЛИ-НЕ, выход первого элемента И соединен со счетным входом первого триггера счетчика импульсов, прямой выходкоторого соединен с первым входом первой структуры И первого элемента 2 И-ИЛИ/2 ИИЛИ-НЕ, прямой выход первого элемента И/И-НЕ соединен с первым входом второйструктуры И первого элемента 2 И-ИЛИ/2 ИИЛИ-НЕ, с первым входом первой структуры И первого элемента 2 И-ИЛИ и с входомпервой структуры И первого элемента ИИЛИ/И-ИЛИ-НЕ, инверсный выход котороГо соединен с вторым Входам первой структуры И второго элемента 2 И-ИЛИ/2 ИИЛИ-НЕ и с вторым входом второй структуры И первого элемента 2 И-ИЛИ, выход которого соединен со счетным входом второго триггера счетчика импульсов, выход которога соединен с вторым входом второй структуры И первого и с первым входом 5 первой структуры И второго элемента 2 ИИЛИ/2 И-ИЛИ-НЕ, прямой вьход первого элемента И-ИЛИ/И-ИЛИ-НЕ соединен с первым входом второй структуры И второго элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ, с первым 10 входом первой стауктуры И второго элемента 2 И-ИЛИ и с входом первой структуры И второго элемента И-ИЛИ/И-ИЛИ-НЕ, инверсный выхац которого соединен с вторым входам первой структуры И третьего эле мента 2 И-ИЛИ/2 И-ИЛИ-НЕ и с вторым входом второй структуры И второго элемента 2 И-ИЛИ, выход которого соединен со счетным входам третьего триггера счетчика импульсов, прямой выход которого соединен 20 с вторым входом второй структуры И второго и с первьм входом первой структуры И третьего элемента 2 И-ИЛ И/2 И-ИЛ И-Н Е, прямой выход второго элемента И-ИЛИ/ИИЛИ-НЕ соединен с первым входом второй 25 структуры И третьего элемента 2 ИИЛИ/2 И-ИЛИ-НЕ, с первым входам первой структуры И третьего элемента 2 И-ИЛИ и с входом первой структуры И третьего элемента И-ИЛИ/И-ИЛИ-НЕ, выход третьего 30 элемента 2 И-ИЛИ соединен со счетным входом четвертого триггера счетчика импульсов, выход которого соецинен с вторым входом второй структуры И третьего и с первым входом первой структуры И четвертого 35 элементов 2 И-ИЛИ/2 И-ИЛИ-НЕ, инверсный выход третьео элемента И-ИЛИ/ИИЛИ-НЕ соецинен с вторым входом первой структуры И четвертого элемента 2 ИИЛИ/2 И-ИЛИ-НЕ и с втоаым входом второй 40 структуры И третьего элемента 2 И-ИЛИ,прямой выход третьего элемента И-ИЛИ/ИИЛИ-НЕ соединен с первым входом первой структуры И четвертого элемента 2 ИИЛИ/2 И-ИЛИ-НЕ, с вторым входом второго 45 элемента И, с первым входом первой структуры И элемента 2 И-ИЛИ-НЕ и с входом первой структуры И четвертого элемента ИИЛИ/И-ИЛИ-НЕ, инверсный выход которого соединен с вторым входом первой 50 структуры И четвертога элемента 2 И-ИЛИ,с первым входом третьего элемента 2 И-НЕ и с первым входом второй структуры И элемента 2 И-ИЛИ-НЕ, прямой выхац четверто го элемента И-ИЛИ/И-ИЛИ-НЕ соединен с 55 первым входом второй структуаы И четвертога элемента 2 И-ИЛИ, с первым входом четвертого элемента 2 И-НЕ и с входам первой структуры И пятого элемента И-ИЛИ/ИИЛИ-НЕ, инверсный выход котарога соединен с вторым входом первой структуры И пятого элемента 2 И-ИЛИ, с вторым входом первого элемента 2 И-ЙЕ и с первым входом третьего элемента И, прямой выход пятого элемента И-ИЛИ/И-ИЛИ-Н соеди-; нен с первым входом второй структурь;Ц 5 пятого элемента 2 И-И/Й, выход третьещ элемента 2 И-ИЛИсоединен с инверсйымЯ-входом основного триггера, счетный вход которого соединен с выходом второго эле- мента И, выход элемента 2 И-ИЛИ-НЕ сое динен с инверсным Я-входом основного триггера, прямой выход которого соедйнен. с вторым входом" второй структуры И четвер-, того элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ и с пер-, вым входом первой структуры И четвертого .15 элемента 2 И-ИЛИ, прямой и инверсный выходы вторбго элЕмента И/И-НЕ соединены,:, соответстветйно с первым входом первогоэлемента 2 И-НЕ и со счетным входом резер-, вного триггера, оыход четвертого элемента 20 2 И-НЕ соединен с инверсным Я-входом дО- полнительйого триггера, счетный вход которого соединенс "выходом первого элемента 2 И-НЕ, выход"третьего элемента И соеди-т нен с О-входосмдосполйительйого триггера, 25 прямой выхбдркотонрого соддйнен с втОоым входом второй "Структуры И четвертого эле-, мента 2 И-ИЛИ и спервым входом первои структурй И пятого"элемента 2 И-ИЛИ, прямой выход рсезервного триггера соеди нен с вторым входом второй структуры И пятогО элемейта 2 И-ИЛИ; прямой выход первого элемента 2 И-ИЛ.И/2 И-ИЛИ-НАЕ соединен с вторым"входом элемента ИЛИ, йн-, версный выход, первого" элемента 35 2 И-ИЛИ/2 И-ИЛИ-НЕ соединен с первым, входом первой структуры РАВНОЗНАЧ-, НОСТЬ элемента 4 РАВНОЗНАЧНОЧТЬ:-, ИЛИ-НЕ, с первым входом второй структуры И первого элемента 2 И-ИЛИи с,40 вторым входомпервой структуры И"второ- го элемента 2 И-ИЛИ, прямой выход втосро-" го .элемента 2 И-ИЛ И /2 И-ИЛИ-,Й Е соединен с четвертым входом элементаИЛИ, инверсный выход второго элемента" 45 2 И-ИЛИ/2 И-ИЛИ-НЕ соединен с псеурвЬм, входом второй структуры РАВНОЗНАЧ, ,". НОСТЬ элемента 4-РАВНОЗНАЧНОСТЬ;, ИЛИ-НЕ, с первым входом второй структуры И второго элемента 2 И-ИЛИ.и с 0 вторым входом первой структуры И третьего элемента 2 И-ИЛИ, прямой выход третье-", го элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ соедйонней.кумо ув уэс третьим входом элемента ИЛИ, инверс-.,.ный выхоД тРетьего элемента 2 И-ИЛИ/2 т,И-",Ъ 5 н ИЛИ-НЕ соединен с первым входом третьей,структуры РАВНОЗНАЧНОСТЬ элемента 4, РАВНОЗНАЧНОСТЬ-ИЛИ-НЕ, с первым входом второй структуры И третьего эле;, , мента 2 И-ИЛИ й с первым входом второго элемента И, прямой выход. четвертого элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ соединен с пятым входом элемента ИЛИ, инверсный выход четвертого элемента 2 И-ИЛИ/2 ИИЛИ-НЕ соединен с первым входом чЕтвертой структуры РАВНОЗНАЧНОСТЬ элемента 2-РАВНОЗНАЧНОСТЬ-ИЛИ-НЕ, выход которого соединен с вторым входомтретьего элемента 2 И-НЕ и с вторым входомчетвертого элемента 2 И-НЕ, выход четвертого элемента 2 И-ИЛИ соединен с вторым входом второго элемента И/И-НЕ, с вторым входом третьего элемейта И и с О-входомрезервного триггера, выход элемента ИЛИ соединен с вторым входом второй структуры И элемента 2 И-ИЛИ-НЕ и с й-входом"дополнительного и резервного триггеров,выход пятого элемента 2 И-ИЛИ соединен свторым входом второго"элемента 2 И-ИЛИ,выход которого является выходом дерпеляи соединен с нулевыми. входами триггеровсчетчика и с вторым входОмйервЬй структуры И элемента 2 И-ИЛИ-НЕ;Устройство позволяет при отказе одного из триггеров счетчика импульсов, илиосновного и дополнительного триггеров,автоматически восстаяоввить работоспо-собность устройства путем подачи соответствующего кода на шину управленияработоспособной структурой устройства..Недостатком известного устройстваявляется необходимость проведенияспециальных диагностических процедурдля выявления отказавшего триггера исредств для реконфигурации работоспособной структуры устройства,то т.тц т др,к, о " "оЦель изобретения - повышение эксплуатационной отказоустойчивости устройства путем включения в структуру.триггера каждого разряда счетчика, основного, дополнительного и резервного триггеров, средств встроенного .контроля заправильностью срабатывания и автоматизации процесса реконфигурации работоспособной структурц устройства,Поставленная цель достигается темчто управляемый делитель частоты "ледования импульсов, содержащий счетчикимпульсов, на триггерах, основной, дополнительный и резервный триггеры, чагыре элемента И, пять элементов 2 И-ИЛИ,пять элементов 2 И-ИЛИ/2 И-ИЛИ-НЕ, четырЕ ЭЛЕМЕНта И-НЕ, йвЕрВЫнтй ЗЛЕМЕНт ИЛИ Иэлемент 4-РАВКОЗНАЧЙОСТЬ-ИЛИ-НЕ.причем шины управления кодомткоэффициента деления подключены к первым входамсоответствуаотих структур РАВНОЗНАН10 НОСТЬ элемента 4-РАВНОЗНАЧНОСТЬИЛИ-НЕ, счетный вход устройства соединен с вторым входом первой структуры И первого элемента 2 И-ИЛИ, с пецм входом первого элемента И, с первым входом первого элемента ИЛИ и с первым входом четвертого элемента И-НЕ, выход первого элемента И соединен со счетным входом первого триггера счетчика импульсов, выходы первого-третьего элементов 2 И-ИЛИ соединены соответственно со счетным входом второго-четвертого триггеров счетчика импульсов, прямой выход первого триггера счетчика импульсов соединен с первым входом первой структуры И первого элемента 2 И-ИЛ И/2 И-ИЛ И-Н Е, прямой выход которого соединен с вторым входом первого элемента ИЛИ, инверсный выход первого элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ соединен с вторым входом первой структуры РАВНОЗНАЧНОСТЬ элемента 4-РАВНОЗНАЧНОСТЬ-ИЛИ-НЕ и с первым входом второй структуры И первого и с вторым входом первой структуры И второго элемента 2 И-ИЛИ, п. мой выход второго триггера счетчика импульсов соединен с вторым входом второй структуры И пеового элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ и с первым входом первой структуры И второго элемента 2 И-ИЛИ/2 И-ИЛИ-Н Е, прямой выход которого соединен с третьим входом первого элемента ИЛИ, инверсный выход второго элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ соединен с вторым входом второй структуры РАВНО НАЧ НОСТЬ элемента 4-РАВ НО 3 НАЧНОСТЬ-ИЛИ-НЕ, с первым входом второй структуры И второго и с вторым входом первой структуры И третьего элементов 2 ИИЛИ, прямой выход третьего триггера счетчика импульсов соединен с вторым входом второй структуры И второго элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ и с первым входом первой структуры И третьего элемента 2 ИИЛИ/2 И-ИЛИ-НЕ, прямой выход которого соединен с четвертым входом первого элемента ИЛИ, инверсный выходтретьего элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ соединен с вторым входом третьей структуры РАВНОЗНАЧНОСТЬ элемента 4-РАВНОЗНАЧНОСТЬ-ИЛИ-НЕ, с первым входом второй структуры И третьего элемента 2 И-ИЛИ и с первым входом второго элемента И, прямой выход четвертого триггера счетчика импульсов соединен с вторым входом второй структуры И третьего элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ и с первым входом первой структуры И четвертого элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ, прямой выход которого соединен с пятым, входом первого элемента ИДИ, инвереньй выход четвертого элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ соединен с вторым входом четвертой структуры РАВНОЗНАЧНОСТЬ элемента 4-РАВЧОЗНАЧНОСТЬ-ИЛИ-НЕ, выход которого соединен с первым входом первого элемента И-НЕ и с вторым входом второго элемента И-НЕ, прямой выход основного триггера соединен с вторым входом второй структуры И четвертого элемента 2 И-ИЛ И/2 И-ИЛИ-Н Е и с первым входом первой структуры И четвертого элемента 2 И-ИЛИ, выход которого соединен с вторым входом третьего элемента И, выход которого соединен с О-входом дополнительного триггера, прямой выход дополнительного триггера соединен с вторым входом второй структуры И четвертого и с первым входом первой структуры И пятого элемента 2 И-ИЛИ, прямой выход резервного триггера соединен с вторым входом второй структуры И пятого элемента 2 И-ИЛИ, выход которого соединен с вторым входом четвертого элемента И-НЕ, выход которого является выходом делителя, и соединен с В-входами первого-четвертого триггеров счетчика импульсов, с первым входом первой структуры И пятого элемента 2 И-ИЛИ/2 ИИЛИ-НЕ, инверсный выход которого соединен с В-входом основного триггера, выход первого элемента ИЛИ соединен с вторым входом второй структуры И пятого элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ и с В-входами дополнительного и резервного триггеров, выходы первого и второго элементов И-НЕ соединены соответственно с Я-входами основного и дополнительного триггеров, выход второго элемента И соединен со счетным входом основного триггера, выход третьего элемента И-НЕ соединен со счетным входом дополнительного триггера, выход третьего элемента И соединен с О-входом дополнительного триггера, дополнительно содержит элемент И/И-НЕ, два элемента ИЛИ, пять элементов ИЛИ/КЛИНЕ, элемент НЕ, пять элементов И, а каждый триггер в своей структуре содержит элемент И, восемь элементов И-НЕ, четыре элемента НЕ, элемент. И/И-НЕ и элемент 7 И-ИЛИ, причем инверсный Я-вход каждого триггера соединен с первым входом элемента И, с входом третьего элемента НЕ, с первыми входами третьего и восьмогс элементов И-НЕ, с третьим входом первой, с пятым входом второй, с четвертым входом третьей и с четвертым входом четвертой структур И элемента 7 И-ИЛИ, О- вход каждого триггера соединен с первым входом первого элемента И-НЕ, с входом второгоэлемента НЕ и с вторым входом третьей структуры И элемента 7 И-ИЛИ,входом седьмого элемента И-НЕ и с первым входом второй структуры И элемента 7 ИИЛИ, выход которого является выходом "Отказ каждого триггера и соединен с вторым входом своей седьмой структуры И, тактовый вход делителя частоты следования импульсов дополнит"ельнб с"оединен с первым входом элемента И/И-НЕ делителя, в ыход "Отказ" первого триггера счетчика 0 импульсов соединен с входом элемента НЕ,с первым входом первой структуры И первого элемента 2 И-ИЛИ, с первым входом второй структуры И первоо элемента 2 И-ИЛИ,2 И-ИЛИ-НЕ, с первым входом четвертого элемента И и с первым входом первого элемента ИЛИ/ИЛИ-НЕ, выход элемента НЕ делителя соединен с вторым входом первой структуры И первого элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ и с вторым входом первого элемента И, выход "Отказ" второго триггера счетчика импульСов соединен с втбрым входом четвертогоэлемента И и с вторым входом первого элемента ИЛИ/ИЛИ-НЕ, выход четвертого элемента И соединен с первым входом третьего элемента ИЛИ, инверсный выход первого элемента ИЛИ/ИЛИ-НЕ соединен с вторым входом первой структуры И второго элемента 2 ИИЛИ/2 И-ИЛИ-НЕ и с вторым входом второй структуры И первого элемента 2 И-ИЛИ, прямой выход первого элемента ИЛИ/ИЛИ-НЕ соединен с первым входом второй структуры И второго элемента 2 ИИЛИ/2 И-ИЛИ-НЕ, с первым входом первой структуры И второго элемента 2 И-ИЛИ, с первым входом пятого элемента И и с первым входом второго элемента ИЛИ/ИЛИНЕ, выход "Отказ" третьего триггера счетчика импульсов соединен с вторыми входами шестого элемента И и второго элемента ИЛИ/ИЛИ-НЕ, выход шестого элемента И соединен с вторым входом третьего элемента ИЛИ, инверсный выход второго элемента ИЛИ/ИЛИ-НЕ соединен с вторым входом первой структуры И третьего элемента 2 И-ИЛИ/2 И-ИЛИ-КЕ и с вторым входом второй структуры И второго элемента 2 И-ИЛИ, прямой выход второго элемента ИЛИ/ИЛИ-НЕ соединен с первым входом второй структуры И третьего элемента 2 ИИЛИ/2 И-ИЛИ-НЕ, с первым входом пе вой структуры И третьего элемента 2 И-ИЛ ; и спервыми входами седьмого элемента И итретьего элемента ИЛИ/ИЛИ-НЕ, выход "Отказ" четвертого триггера счетчика импульсов соединен с вторыми входами третьего элемента ИЛИ/ИЛИ-НЕ и седьмого элемента И, выход которого соединен с третьим входом третьего элемента ИЛИ, инверсный выход третьего элемента ИЛИ/ИЛИ-НЕ соединен с Ч-вход каждого триггера соединен с вторымвходом элемента И., третий вход которогосоединен со счетным входом каждого триг-гера, инверсный В-вход каждого триггерасоединен с четвертым входом элемента 5И, с входом четвертого элемента НЕ, стретьими входами четвертого и восьмогоэлементов И-НЕ, с четвертым входомпервой, с шестым входом второй, с пятымвходом третьей и с пятым входом четвертой структур И элемента 7 И-ИЛИ, вход Йгустановки в исходное состояние средствФункционального контроля каждого триггера соединен с первым входом седьмойструктуры И элемента 7 И-ИЛИ, выход 15элемента И каждого триггера соединен свторым входом первого и второго элементов И-НЕ и с входом первого элемента НЕ, выход которого соединен свходами элемента И/И-НЕ, с вторыми 20входами пятого и шестого элементов ИНЕ, с пятым входом первой и с третьимвходом второй структуры И элемента 7 ИИЛИ, выход первого элемента И-НЕсоединен с первым входом второго и с вторым 25входом третьего элементов И-НЕ, выходвторого элемента И-НЕ соединен с вторымвходом четвертого элемента И-НЕ, выходкоторого соединен с третьим входом третьего, с первым входом шестого элементов 30И-НЕ, с вторым входом первой, с первымвходом третьей и с первым входом пятойструктур И элемента 7 И-ИЛИ, выход третьего элемента И-НЕ соединен с первыми входами четвертого и пятого элементов И-НЕ, с 35вторым входом второй, с первым входомчетвертой и с первым входом шестой структур И элемента 7 И-ИЛИ, выходы пятого ишестого элементов И-НЕ соединены соответственно с вторыми входами седьмого и 40восьмого элементов И-НЕ, прямой выходэлемента И/И-НЕ каждого триггера соединен с шестым входом первой и с четвертымвхбдом второй структуры И элемента 7 ИИЛИ, инверсный выход элемента И/И-НЕ 45соединен с третьими входами третьей ичетвертой структур И элемента 7 И-ИЛИ,выход второго элемента НЕ соединен свторым входом четвертой структуры И элемента 7 И-ИЛИ, выходы третьего и четвертого элементов НЕ каждого триггерасоединены соответственно с вторыми- входами пятой и шестой структур И элемента7 И-ИЛИ, выход седьмого элемента И-НЕявляется прямым выходом каждого триггера и соединен с первым входом восьмогоэлемента И-НЕ и с первым входом первойструктуры И элемента 7 И-ИЛИ, выход восьмого элемента И-НЕ является инверсным выходом каждого триггера и соединен с третьим5 10 25 30 вторым входом первой структуры И четвертого элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ и с втооым входом второй структуры И ретьего элемента 2 И-ИЛИ, прямой выход третьего элемента ИЛИ/ИЛИ-НЕ соединен с первым входом второй структуры И четвертого элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ, с первыми входами восьмого элемента И и четвертого элемента ИЛИ/ИЛИ-НЕ, с вторым входом второго элемента И и с вторым входом первой структуры И пятого элемента 2 И-ИЛИ/2 ИИЛИ-НЕ, выход "Отказ" основного триггера соединен с вторыми входами четвертого элемента ИЛИ/ИЛИ-НЕ и восьмого элемента И, выход которого соединен с четвертым входом третьего элемента ИЛИ. инверсный выход четвертого элемента ИЛ И/ИЛ И-Н Е соединен с вторым входом первой структуры И четвертого элемента 2 И-ИЛИ и с вторь 1 м входом первого элемента И-НЕ и с первьм входом второй структуры И пятого элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ, прямой выход четвертого элемента ИЛИ/ИЛИ-НЕ соединен с первым входом второй структуры И пятого элемента 2 И-ИЛИ, с первым входом второго элемента И-НЕ и с первыми входами девятого элемента И и пятого элемента ИЛИ/ИЛИ-НЕ, выход "Отказ" дополнительного триггера соединен с вторыми входами пятого элемента ИЛИ/ИЛИ-НЕ и девятого элемента И, выход которого соединен с пятым входом третьего элемента ИЛИ, инверсный выход пятого элемента ИЛИ/ИЛИ-НЕ соединен с вторым входом первой структуры И шестого элемента 2 ИИЛИ, с вторым входом третьего элемента ИНЕ и спервым входом третьего элемента И, прямой выход пятого элемента ИЛИ/ИЛИНЕ соединен с первым входом второй структурц И шестого элемента 2 И-ИЛИ и с первыми входами десятого элемента К и второго элемента ИЛИ, выход "Отказ" резервного триггера соединен с вторыми входами второго элемента ИЛИ и десятого элемента И, выход которого соединен с шестым входом третьего элемента ИЛИ, выход второго элемента ИЛИ является выходом "Частичный отказ" делителя, прямой выход элемента И/И-НЕ делителя соединен с первым входом третьего элемента И-НЕ, инверсный вцход элемента И/И-НЕ соединен со счетным входом резервного триггера, выход четвертого элемента 2 И-ИЛИ соединен с вторцм входом элемента И/И-НЕ и с О-входом резервного триггера, выход четвертого элемента И-НЕ является информационнцм выходом делителя, выход третьего элемента ИЛИ является выходом "Отказ" делителя.Иа фиг, 1 приведена структурная схема преИдгаемого делителя частоты следования импульсов; на фиг, 2 - функциональная схема каждого триггера; на фиг, 3 - временные диаграмма работы каждого триггера,Управляемый делитель частоты следования импульсов содержит счетчик 1 импульсов с триггерами 1,1-1.4, основной 2, дополнительный 3 и резервный 4 триггеры, элементы И 5,1-5.9., элемент НЕ 6,1, элементы ИЛИ 7,1-7.3, элементы 2 И-ИЛИ 8.2-8,6,элементы ИЛИ/ИЛИ-НЕ 9.2-9.6, элементы 2 И-ИЛИ/2 И-ИЛИ-НЕ 10,1-10,5, элементы И-НЕ 11.1-11,4, элемент И/И-НЕ 12, элемент 4-РАВНОЗНАЧНОСТЬ-ИЛИ-НЕ 13,Тактовый вход 14 соединен с первым входом элемента И/И-НЕ 12, с вторым входом первой структуры И элемента 2 И-ИЛИ 8,2, с первым входом элемента И 5.1, с первым входом элемента ИЛИ 7,1 и с первым входом элемента И-НЕ 11.4. Вход 15 управления кодом деления частоты следования импульсов соединен соответственно с соответствующими первыми входами структур РАВНОЗНАЧНОСТЬ злемента 4-РАВНОЗНАЧНОСТЬ-ИЛИ-НЕ 13. Выход элемента И 5.1 соединен со счетным входом триггера 1,1, прямой выход которого соединен с первым входом первой структуры И элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ 10,1, прямой выход которого соединен с вторым входом элемента ИЛИ 7.1. Выход "Отказ" триггера 1,1 соединен с входом элемента НЕ 6,1, с первым входом второй структуры И элемента 2 И-ИЛ И/2 И-ИЛИ-Н Е 10.1, с первым входом первой структуры И элемента 2 И-ИЛИ 8,1, с первым входом элемента И 5.2 и с первым входом элемента ИЛИ/ИЛИ-НЕ 9.2, Выход элемента НЕ 6.1 соединен с вторым входом первой структуры И элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ 10,1 и с вторым входом элемента И 5,1. Инверсный выход элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ 10.1 соединен с вторым входом первой структуры РАВНОЗНАЧНОСТЬ элемента 4- РАВНОЗНАЧНОСТЬ-ИЛИ-НЕ 13, с первым входом второй структуры И элемента 2 ИИЛИ 8.2 и с вторым входом первой структуры И элемента 2 И-ИЛИ 8.3. Выход элемента 2 И-ИЛИ 8.2 соединен со счетным входом триггера 1,2, поямой выход которого соединен с вторым входом второй структуры И элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ 10,1 и с первым входом первой структуры И элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ 10.2, Выход"Отказ" триггера 1,2 соединен с вторым входом элемента И 5,2 и с вторым входом злемента ИЛИ/ИЛИ-НЕ 9,2, Выход элемента И 5.2 соединен с первым входом элемента ИЛИ 7,3. Инверсный выход элементаИЛИ/ИЛИ-НЕ 9.2 соединен с вторым входом первой структуры И элемента 2 ИИЛИ/2 И-ИЛИ-НЕ 10,2 и с вторым входом второй структуры И элемента 2 И-ИЛИ 8.2. Прямой выход элемента ИЛИ/ИЛИ-НЕ 9,2 5 соединен с первым входом первой структуры И элемента 2 И-ИЛИ 8,3, с первым входом элемента И 5,3, с первым входом элемента ИЛИ/ИЛИ-НЕ 9.3 и с первым входом второй структуры И элемента 2 И ИЛИ/2 И-ИЛИ-НЕ 10.2, прямой выход которого соединен с третьим входом элемента ИЛИ 7,1. Инверсный выход элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ 10,2 соединен с вторым входом второй структуры РАВНО ЗНАЧНОСТЬ элемента 4-РАВНОЗНАЧНОСТЬ-ИЛИ-НЕ 13, с первым входом второй структуры И элемента 2 И-ИЛИ 8,3 и с вторым входом первой структуры И элемента 2 И-ИЛИ 8.4, 20Выход элемента 2 И-ИЛИ 8,3 соединен со счетным входом триггера 8,3, прямой выход которого соединен с вторым входом второй структуры И элемента 2 И-ИЛИ/2 ИИЛИ-НЕ 10,2 и с первым входом первой 25 структуры И элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ 10,3, Выход "Отказ" триггера 1,3 соединен с вторым входом элемента И 5,3 и с вторым входом элемента ИЛИ/ИЛИ-НЕ 9,3, инверсный выход которого соединен с вторым 30 входом второй структуры И элемента 2 ИИЛИ 8,3 и с вторым входом первой структуры И элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ 10,3. Выход элемента И 5,3 соединен с вторым входом элемента ИЛИ 7,3. Прямой выход 35 элемента ИЛИ/ИЛИ-НЕ 9.3 соединен с первым входом первой структуры И элемента 2 И-ИЛИ 8,4, с первым входом элемента И 5,4, с первым входом элемента ИЛИ/ИЛИНЕ 9.4 и с первым входом второй структурь 40 И элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ 10,3, прямой выход которого соединен с четвертымвходом элемента ИЛИ 7,1, Инверсный выход элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ 10,3 соединен с вторым входом третьей струк туры РАВНОЗНАЧНОСТЬ элемента 4-РАВНОЗНАЧНОСТЬ-ИЛИ-НЕ 13, с первым входом второй структуры И элемента 2 ИИЛИ 8.4 и с первым входом элемента И 5.8. 50Выход элемента 2 И-ИЛИ 8.4 соединен со счетным входом триггера 1,4, прямой вы.- ход которого соединен с вторым входом- - второй структуры И элемента 2 И-ИЛИ/2 ИИЛИ-НЕ 10,3 и с первым входом первой струк туры И элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ 10.4. Выход "Отказ" триггера 1,4 соединен с вторым входом элемента ИЛИ/ИЛИ-НЕ 9.4 и вторым входом элемента И 5,4, выход кото- рого соединен с третьим входом элемента" ИЛИ 7.3, Инверсный выход элемента ИЛИ/ИЛИ-НЕ 9.4 соединен с вторым входом второй группы входов элемента 2 И-ИЛИ 8.4 и с вторым входом первой структуры И элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ 10.4. Прямой выход элемента ИЛИ/ИЛИ-НЕ 9.4 соединен с вторым входом элемента И 5,8, с вторым входом первой структуры И элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ 10,5, с первым входом элемента И 5.5, с первым входом элемента ИЛИ/ИЛИ-НЕ 9,5 и с первым входом второй структуры И элемента 2 И-ИЛИ/2 И-ИЛИ-Н Е 10.4, прямой выход которого соединен с пятым входом элеме нта ИЛ И 7. 1. И н ве рсный выход элемента ИЛИ/ИЛИ-НЕ 10.4 соединен с вторым входом четвертой структуры РАВНОЗНАЧНОСТЬ элемента 4- РАВНОЗНАЧНОСТЬ-ИЛИ-НЕ 13.Выход элемента И-НЕ 11.1 соединен с инверсным Я-входом триггера 2, счетньцл вход которого соединен с выходом элемента И 5.8; В ыход элемента 2 И-ИЛИ/2 И-ИЛИ-Н Е 10.5 соединен с инверсным Я-входом триггера 2, прямой выход которого соединен с вторым входом второй структуры И элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ 10.4 и с первым входом первой структуры И элемента 2 И-ИЛИ 8,5, Выход "Отказ" триггера 2 соединен с вторым входом элемента ИЛИ/ИЛИ-НЕ 9,5 и с вторым входом элемента И 5.5, выход которого соединен с четвертым входом элемента ИЛИ 7,3, Инверсный выход элемента ИЛИ/ИЛИ-НЕ 9,5 соединен с вторым входом элемента И-НЕ 11.1, с первым входом второй структурь 1 И элемента 2 И-ИЛИ/2 ИИЛИ-НЕ 10.5 и с вторым входом первой структуры И элемента 2 И-ИЛИ 8,5. Прямой выход элемента ИЛИ/ИЛИ-Н.Е 9.5 соединен с первым входом элемента И-НЕ 11.2, с первым входом элемента И 5,6, с первым входом элемента ИЛИ/ИЛИ-НЕ 9,6 и с первым входом второй структуры И элемента 2 ИИЛИ 8,5, выход которого соедйнен с вторым входом элемента И/И-НЕ 12 и с вторым входом элемента И 5.9. Прямой выход элемента И/И-НЕ 12 соединен с первым входом элемента И-НЕ 11.3, выход которого соединен со счетным входом триггера 3. Выход элемента И-НЕ 11,2 соединен с инверсным Я-входом триггераа 3, О-вход которого соединен с вых ом элемента И 5.9, Прямойвыход триггера 3 соединен с вторым входом второй структуры И элемента 2 И-ИЛИ 8.5 и с первым входом первой группы входов элемента 2 И-ИЛИ 8.6. Выход "Отказ" триггера 3 соединен с вторым входом элемента ИЛИ/ИЛИ-НЕ 9.6 и с вторым входом элемента И 5.6, выход кдторого соединен с пятым"входом элементавторым входом элеМента И 5,7, выход которого соединен с шестым входом элементаИЛИ 7,3, Выход элемента ИЛИ 7.1 соединен 20 30 35 ИЛИ 7,3. Инверсный выход элемента ИЛИ/ИЛИ-НЕ 9,6 соединен с вторым вхо",ом элемента И-НЕ 11.3, с первы" входом элемента И 5,9 и с вторым входом первой структуры И элемента 2 И-ИЛИ 8,6. Прямой выходзлемента ИЛИ/ИЛИ-НЕ 9.6 соединен с первым входом элемента И 5,7 с первым входом элемента ИЛИ 7,2 и с первым входом второй структуры И элемента 2 И-ИЛИ 8,6, выход которого соединен с вторым входом элемента И-НЕ 11.4,Инверсный выход элемента И/И-НЕ 12 соединен со счетным ходом триггера 4, прямой выход которого соединен с вторым входом второй структуры И элемента 2 ИИЛИ 8.6, Выход "Отказ" триггера 4 соединен с вторым входом элемента ИЛИ 7,2 и с с вторым входом второй структуры И элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ 10.5 и с инверсными й-входами триггеров 3 и 4.Выход элемента И-НЕ 11.4 является информационным выходом 16 делителя и соединен с первым входом первой структуры И элемента 2 И-ИЛИ/2 И-ИЛИ-НЕ 10.5 и с инверсными Йо-входами триггеров 1,1-1.4. Выход элемента ИЛИ 7,2 является выходом 17"Частичный отказ" делителя, Выход элемента 4-РАВНОЗНАЧНОСТЬ-ИЛИ-НЕ 13 соединен с первым входом элемента И-НЕ 11.1 и с вторым входом элемента И-НЕ 11.2. Выход элемента ИЛИ 7,3 является выходом 18 "Отказ" делителя, Вход 19 установки в исходное состояние средств Функционального контроля делителя соединен с Йр-входами триггеров 1.1-1.4, 2-4.Каждый триггер (Фиг,2) содержит элемент И 20, элементы И-НЕ 21-28, элементы НЕ 29, 31-33, элемент И/И-НЕ 30 и элемент 7 И-ИЛИ 34.Инверсный Я-вход 35 каждого триггера соединен с первым входом элемента И 20, с входом элемента НЕ 32, с первыми входами элементов И-НЕ 23 и 27, с третьим входом первой, с пятым входом второй, с четвертым входом третьей и с пятым входом четвертой структур И элемента 7 И-ИЛИ 34.О-вход 36 каждого триггера соединен с первым входом элемента И-НЕ 21, с входом элемента НЕ 31 и с вторым входом третьей структурц И элемента 7 И-ИЛИ 34.Ч-вход 37 и счетный вход 38 каждого триггера соединены соответственны с вторым и третьим входами элемента И 20.Во-вход 39 каждого триггера соединен с четвертым входом элемента И 20, с входом элемента НЕ 33, с третьими входами элементов И-НЕ 24 и 28, с четвертым входом 5 10 15 первой, с шестым входом второй, с пятым входом третьей и с пятым входом четвертой структуры И элемента 7 И-ИЛИ 34.Вр-вход 40 каждого триггера соединен с первым входом седьмой структуры И элемента 7 И-ИЛИ 34.Выход элемента И 20 соединен с вторым входом элемента И-НЕ 21, с вторым входом элемента И-НЕ 22 и с входом элемента НЕ 29, выход которого соединен с входами элемента И/И-НЕ 30, с вторыми входами элементов И-НЕ 25 и 26, с пятым входом первой и с третьим входом второй структур И элемента 7 И-ИЛИ 34,Выход элемента И-НЕ 21 соединен с вторым входом элемента И-НЕ 23 и с первым входом элемента И-НЕ 22, выход которого соединен с вторым входом элемента И-НЕ 24,Выход элемента И-НЕ 23 соединен с первым входом элемента И-НЕ 25, с вторым входом второй, с первым входом четвертой, с первым входом шестой структур И элемента 7 И-ИЛИ 34 и с первым входом элемента И-НЕ 24, выход которого соединен с третьим входом элемента И-НЕ 23, с первым входом элемента И-НЕ 26, с вторым входом первой, с первым входом третьей и с первым входом пятой структур И элемента 7 ИИЛИ 34,Выходы элементов И-НЕ 25 и 26 соединены соответственно с вторыми входами элементов И-НЕ 27 и 28.Прямой выход элемента И/И-НЕ 30 соединен с шестым входом первой и с четвертым входом второй структур И элемента 7 И-ИЛИ 34. Инверсный выход элемента И/И-НЕ 30 соединен с третьим входом третьей и с третьим входом четвертой структур И элемента 7 И.ИЛИ 34,Выход элемента НЕ 31 соединен с вторцм входом четвертой структуры И элемента 7 И-ИЛИ 34. Выходы элементов НЕ 32 и ЗЗ соединены соответственно с вторыми входами пятой и шестой структур И элемента 7 И-ИЛИ 34.Выход элемента И-НЕ 27 является прямым выходом 40 каждого триггера и соединен с первым входом элемента И-НЕ 28 и с первым входом первой структуры И элемента 7 И-ИЛИ 34. Выход элемента И-НЕ 28 является инверсным выходом 41 каждого триггера и соединен с третьим входом элемента И-НЕ 27 и с первым входом второй структуры И элемента 7 И-ИЛИ 34, выход которого является выходом 42 "Отказ" какдого триггера и соединен с вторым входом своей седьмой структуры И.Рассмотрим функциональное назначе- ров 2 и 3 соответственно либо, в случаение логических элементов структуры управ- отказа одного из триггеров 1.1-1,4, с выхоляемого делителя частоты следования дов триггеров 3 и 4 соответственно.импульсов. Элементы ИЛИ/ИЛИ-Н Е 9,2-9.6 форСчетчик 1 считает входные импульсы, 5 мируютнасвоихвыходах(прямомиинверпоступающие на вход 14 до тех пор, пока сном) управляющие сигналы настроечнойв нем не установится код, совпадающий с функции работоспособнбй структуры дедвоичным кодом коэффициента деления, ус- лителя, Кроме того, эти элементы, как итэновленного на управляющей шине 15. элементы И 5,2-5.7 составляют функциоОсновной триггер 2 повышает досто нальную группу, формирующую последоваверность сигнала, формируемого на инфор- тельное обобщение сигналов "Частичныймационном выходе 16 делителя, отказ" и "Отказ" устройства в целом.Дополнительный триггер 3 предназна- Элементы 2 И-ИЛИ/2 И-ИЛИ-НЕ 10.1 чен для повышения надежности делителя в 10.4 пропускают на свои выходы сигналы сработе путем уменьшения зависимости по выходов триггеров 1.1-1.4 одноименногоявления выходного импульса от времени разряда счетчика 1 импульсов в случае ихсрабатывания элементов устройства, . исправного состояния либо с выходов тригРезервный триггер 4 предназначен для геров последующего разряда, начиная с отоперативной замены триггера 3 в случае казавшего триггера,отказа в процессе работы любого изтригге Элемент 2 И-ИЛИ/2 И-ИЛИ-НЕ 10.5ров 1,1-1.4,2 и 3, пропускает сигнал установки в "0" триггераЭлемент И 5,1 пропускает тактовый сиг в случае исправного состояния триггеровнал с входа 14 делителя на счетный вход 1.1-1.4 с выхода элемента ИЛИ.7,1 и с выхотриггера 1,1 вслучае его исправного состо- да элемента И-НЕ 11.4 в случае неисправнояния, 25 го состояния хотя бы одного из триггеровЭлементы И 5,2 Д 5,7 составляют функ,1-1,4,циональную группу элементов делителя, Элемент И-НЕ 11.1 йропускает сигналыформирующую сигнал "Отказ" устройства на инверсный вход триггера 2 с выхода элепри отказе двух и более триггеров 1.1-1.4,мента 4-РАВНОЗНАЧНОСТЬ-ИЛИ-НЕ 13 в2-4, 30 случае исправного состояния триггеров 1.1 Элемент И 5.8 пропускает на счетный 1.4 и 2.вход триггера 2 изменения состояний сигна- Элемент И-Н Е 11.2 пропускает сигналыла с выхода триггеров 1.4 или 1.3, который на инверсный вход триггера 3 с выхода элепоступает через элемент 2 И-ИЛИ/2 И-ИЛИ- мента 4-РАВНОЗНАЧНОСТЬ-ИЛИ-НЕ 13 вНЕ 10,3, 35 случае неисправного состояния хотя бы одЭлемент И 5.9 пропускает сигнал на 0- ного из триггеров 1.1-1.4 или 2,вход триггерав случае его исправного Элемент И-НЕ 11,3 пропускает тактосостояния. вый сигнал на счетный вход триггера 3 вЭлемент НЕ 6,1 инвертирует сигнал с случае неисправного состояния хотя бы одвыхода "Отказ" триггера 1,1, 40 ного из триггеров 1,1-1,4, или 2,Элемент ИЛИ 7.1 формирует на своем Элемент И-НЕ 11.4 пропускает на выходвыходе сигналустановки в "0" триггеров 2-4 16 делителя тактовый сигнал с входа 14 впри нулевом состоянии триггеров 1,1-1.4; случае появления единичного сигнала наЭлемент ИЛИ 7,2 формирует на своем выходе элемента 2 И-ИЛИ 8.6.выходе сигнал "Частичный отказ" в случае 45 Элемент И/И-НЕ 12 формирует на своотказа хотя бы одного из триггеров 1,1-1.4, их прямом и инверсном выходах прямой2,3 или 4, и инверсный тактовый сигнал в случаеЭлемент ИЛИ 7,3 формирует на своем появления единичного потенциала на выховыходе сигнал "Отказ". при появлении еди- де элемента 2 И-ИЛИ 8,5,ничного сигнала хотя бы на одном из эле Элемент 4-РАВНОЗНАЧНОСТЬ-ИЛИментов И 5.2-5.7, НЕ 13 формирует на своем выходе сигналЭлементы 2 И-ИЛИ 8,2-8.4 пропускают установки в единичное состояние тр ерана счетные входы триггеров 1.2-1,4 сигналы 2 (в случае исправного состояния триггерови их изменения с тактового входа 14 и с 1,1-1.4) либо триггера 3(в случае неисправвыхода предыдущего триггера через эле ного состояния хотя бы одного из триггеровменты 2 И-ИЛИ/2 И-ИЛИ-НЕ 10,1-10.4, в за,1-1.4 и 2),висимости от исправного или неисправного Элементы И-НЕ 21-24(фиг.2) образуютсостояния этих триггеров. схему основного триггера, а элементы ИЭлементы 2 И-ИЛИ 8.5 и 8.6 пропускают НЕ 25-28 - схему вспомогательного триггена свои выходы сигналы с выходов тригге- ра триггеров 1,1-1.4, 2-4,

Смотреть

Заявка

4793376, 19.02.1990

ВОЙСКОВАЯ ЧАСТЬ 25840

ПАРХОМЕНКО АНАТОЛИЙ НИКИФОРОВИЧ, ГОЛУБЦОВ ВИКТОР ВАСИЛЬЕВИЧ, ЕРШОВА ЕЛЕНА ГРИГОРЬЕВНА, ХАРЛАМОВ ВИКТОР СЕРГЕЕВИЧ

МПК / Метки

МПК: H03K 23/00, H03K 23/66

Метки: импульсов, частоты, делитель, следования, управляемый

Опубликовано: 23.08.1992

Код ссылки

<a href="http://patents.su/19-1757097-upravlyaemyjj-delitel-chastoty-sledovaniya-impulsov.html" target="_blank" rel="follow" title="База патентов СССР">Управляемый делитель частоты следования импульсов</a>

Похожие патенты